TAS5086
www.ti.com
SLES131A - FEBRRUARY 2005年 - 修订2006年5月
的PurePath 数字音频六通道PWM处理器
特点
音频输入/输出
- 自动主时钟速率和数据
采样率检测
- 四个串行音频输入( 8通道)
- 支持32位, 44.1- , 48- , 88.2- , 96-, 176.4- ,
和192 - kHz的采样率
- 数据格式: 16-, 20-,和24位输入数据;
左对齐,右对齐,而我
2
S
- 64或48- F
S
位时钟速率
- 128位,192 , 256 , 384和512- F
S
主
时钟速率(高达50 MHz的最高)
- 六个PWM音频输出通道
- 任何输出通道可以映射到任何
输出引脚
- 支持单端和桥绑
负载
– I
2
s串行音频输出
音频处理
- 音量控制范围48 dB到-100 dB的
- 主音量控制24分贝到-100分贝
0.5 - dB步进
- 六个独立声道音量控制
24 dB到-100 dB的衰减
0.5 - dB步进
- 串口输出,可通过生产
缩混的5.1声道输入或4
th
串行
输入
- 5.1声道缩混到2.1或3.1 PWM
输出扬声器系统
- 集成低音管理
- 在低音炮的两个可编程的双二阶滤波器
通道
- 全六路输入和输出映射
- 可选择DC阻断滤波器
PWM处理
- 8倍过采样随着4
th
阶噪声
塑造为44.1 , 48千赫; 4倍过采样
在88.2 , 96千赫; 2倍过采样的176.4 ,
192千赫;和12×过采样,在32千赫
–
≥105-dB
动态范围
(TAS5086+TAS5186)
- THD < 0.06 % ( TAS5086只)
- 20赫兹 - 为44.1- 20 kHz的平坦底噪声,
48- , 88.2- , 96-, 176.4-和192 kHz的数据
价格
- 数字去重为32千赫, 44.1千赫
和48 kHz的数据速率
- 智能AM避免干扰
系统提供了清晰的AM接收
- 可调节调制限制从93.8 %到
99.2%
一般特点
- 自动操作使用易于使用
控制界面
– I
2
串行控制接口的奴隶
- 控制界面操作无
MCLK
- 3.3 V单电源
- 38引脚TSSOP封装
请注意,一个重要的通知有关可用性,标准保修,并在得克萨斯州的关键应用程序使用
仪器的半导体产品和免责条款及其出现在此数据表的末尾。
的PurePath Digital是德州仪器的商标。
所有其他商标均为其各自所有者的财产。
PRODUCTION数据信息为出版日期。
产品符合占德州条款规范
仪器标准保修。生产加工过程中不
不一定包括所有参数进行测试。
版权所有2005-2006 ,德州仪器
TAS5086
www.ti.com
SLES131A - FEBRRUARY 2005年 - 修订2006年5月
这些器件具有有限的内置ESD保护。引线应短接在一起或设备放置在导电泡棉
储存或搬运过程中,以防止对静电损坏MOS大门。
描述
该TAS5086是一个六声道数字脉宽调制器(PWM ),其提供两个先进性能
和系统集成的高水平。该TAS5086的设计与大多数音频数字接口无缝连接
信号处理器和MPEG解码器,接受一个宽范围的输入数据和时钟格式。
该TAS5086驱动6声道扬声器的单端或桥接负载配置,
接受1N + 1接口格式。该TAS5086还支持2N + 1的功率级配合使用一些外部的
逻辑(例如, TAS5112 ) 。立体声线路输出的我
2
S格式可配备直通信号( SDIN4 )或
内部缩混。
该TAS5086采用AD调制在384 kHz的开关频率为32-, 44.1- , 48- , 88.2- , 96-操作, 176.4- ,
和192 - kHz的数据。的8倍过采样,结合第四阶噪声整形器,提供了一个宽,平的噪声
地板和优异的动态范围从20赫兹到20千赫。
该TAS5086是唯一一个I
2
I2C从器件,它总是受到MCLK ,SCLK和LRCLK从其他系统
组件。该TAS5086接受的128 , 192, 256 , 384 ,和512 f个时钟速率
S
。 TAS5086接受64 -F
S
主时钟为176.4 - kHz和192 kHz的数据。
该TAS5086接受64 -F
S
位时钟为所有的数据传输速率。该TAS5086还可以接受48 -F
S
SCLK率
192 F MCLK比
S
和384 F
S
.
该TAS5086是由五个功能模块。
电源
时钟,PLL和串行数据接口
串行控制接口
设备控制
PWM节
有关详细的申请信息,请参阅
使用的PurePath数字PWM处理器
应用报告
(SLEA046).
图1
示出了TAS5086的功能结构。
2
提交文档反馈
TAS5086
www.ti.com
SLES131A - FEBRRUARY 2005年 - 修订2006年5月
DVDD
DVSS
DVSS_ESD
VR_DIG
VR_ANA
VR_OSC
AVDD
AVSS_PLL
VREG_EN
1 LF
动力
供应
L’
2 RF
MUX
6
MUX
PWM1
6
SDIN1
SDIN2
SDIN3
SDIN4
串行
数据
接口
陈。
16
MUX
R’
MUX
MUX
PWM2
3 LS
Ch
16
6
MUX
PWM3
SDIN4
15
MCLK
SCLK
LRCLK
PLLFLTP
PLLFLTM
HFCLK
OSCFLT
OSC_RES
通道
选择器
块
1 5
下}
混
L’
R’
4 RS
VOL
PWM
6
MUX
PWM4
时钟速率
/ ERROR
发现
和PLL
5C
(L’+R’)/2
( L' + R ') / 2的
MUX
6
MUX
PWM5
1 6
SDA
SCL
串行
控制
接口
六通道处理
低音管理
6
MUX
PWM6
PWM
控制
RESET
PDN
MUTE(静音)
BKNDERR
系统
控制
VALID1
VALID2
缩混
SDIN4
MUX
I2S串行
产量
SDOUT
B0080-01
图1. TAS5086功能框图
提交文档反馈
3
TAS5086
www.ti.com
SLES131A - FEBRRUARY 2005年 - 修订2006年5月
绝对最大额定值
在工作自由空气的温度范围内(除非另有说明)
(1)
单位
电源电压
输入电压
DVDD和DVD_ESD
AVDD
3.3 -V数字输入
5-V-tolerant
(2)
数字输入
0.3 V至3.6 V
0.3 V至3.6 V
-0.5 V至DVDD + 0.5 V
-0.5V至至6 V
±20
mA
±20
mA
0 ° C至70℃
-65_C到150_C
输入钳位电流,I
IK
(V
I
& LT ; 0或V
I
> 1.8 V
输出钳位电流,I
OK
(V
O
& LT ; 0或V
O
> 1.8 V
工作自由空气的温度
存储温度范围,T
英镑
(1)
(2)
超出“绝对额定值”,强调可能会造成永久性损坏设备。这些压力额定值只,和
该设备在这些或超出下标明的任何其他条件的功能操作“推荐工作条件”
是不是暗示。暴露在绝对最大值条件下工作会影响器件的可靠性。
5 V容限输入复位, PDN ,静音, SCLK , LRCLK , MCLK ,SDA和SCL 。
耗散额定值
包
DBT
T
A
≤
25°C
额定功率
817.16 W
降额因子
上述牛逼
A
= 25°C
10.214毫瓦/ C
T
A
= 70°C
额定功率
357.5毫瓦
T
A
= 85°C
额定功率
204.29毫瓦
推荐工作条件
在工作自由空气的温度范围内(除非另有说明)
民
数字电源电压
模拟电源电压
V
IH
V
IL
T
A
高电平输入电压
低电平输入电压
DVDD
AVDD
3.3 -V TTL , 5 V宽容
3.3 -V TTL , 5 V宽容
0
25
3
3
2
0.8
70
喃
3.3
3.3
最大
3.6
3.6
单位
V
V
V
V
°C
工作环境空气的温度范围
电气特性
在工作自由空气的温度范围内(除非另有说明)
参数
V
OH
V
OL
I
OZ
I
IL
I
IH
高电平输出电压
低电平输出电压
高阻抗输出电流
低电平输入电流
高层次的输入电流
3.3 V TTL和5 V
(1)
宽容
3.3 V TTL和5 V
(1)
宽容
3.3 -V TTL
3.3 -V TTL
5-V
5-V
宽容
(2)
宽容
(2)
3.3 -V TTL
V
I
= V
IL
V
I
= 0 V , DVDD = 3 V
V
I
= V
IH
V
I
= 5.5 V , DVDD = 3 V
f
S
= 48千赫
数字供电电压, DVDD
I
DD
输入电源电流
模拟电源电压AVDD
f
S
= 96千赫
f
S
= 192千赫
掉电
正常
掉电
140
150
155
8
20
2
mA
mA
测试条件
I
OH
= -4毫安
I
OL
= 4毫安
民
2.4
0.5
20
1
1
1
20
典型值
最大
单位
V
V
A
A
A
(1)
(2)
5 V容错输出SCL和SDA
5 V容限输入为SDA , SCL , RESET , PDN ,静音, HP_SEL , SCLK , LRCLK , MCLK , SDIN1 , SDIN2 , SDIN3和SDIN4 。
4
提交文档反馈
TAS5086
www.ti.com
SLES131A - FEBRRUARY 2005年 - 修订2006年5月
物理特性
DBT包装
( TOP VIEW )
VR_ANA
AVDD
AVSS
AVSS
PLL_FLTM
PLL_FLTP
AVSS
MCLK
RESET
PDN
DVDD
DVSS
DVSS_OSC
OSC_RES
VR_OSC
MUTE(静音)
SDA
SCL
LRCLK
1
2
3
4
5
6
7
8
9
10
11
12
13
14
15
16
17
18
19
38
37
36
35
34
33
32
31
30
29
28
27
26
25
24
23
22
21
20
PWM_1
PWM_2
PWM_3
PWM_4
PWM_5
PWM_6
VALID2
VALID1
VR_DIG
DVSS
DVSS
BKND_ERR
SDIN1
SDIN2
SDIN3
SDIN4
SDOUT
版权所有
SCLK
P0034-01
终端功能
终奌站
名字
AVDD
AVSS
BKND_ERR
DVDD
DVSS
DVSS_ESD
DVSS_OSC
LRCLK
MCLK
号
2
3, 4,
7
27
11
12
29
13
19
8
I / O
(1)
P
P
DI
P
P
P
P
DI
DI
5-V
5-V
下拉
下拉
上拉
5-V
终止
(2)
宽容
3.3 V模拟电源
模拟电源接地
低电平有效。甲后端误差序列是通过将逻辑产生
低到这个终端。 BKND_ERR导致在不改变任何系统
参数而VALID2变低。
3.3 V数字电源
数字地
ESD引脚为数字电源
振荡器数字地
输入的串行音频数据的左/右时钟(采样速率时钟)
MCLK是3.3 V时钟主时钟输入。这种输入频率
时钟范围为4 MHz到50 MHz的。
执行的输出软静音,低电平有效(静音信号=逻辑低,
正常运行=逻辑高电平) 。静音控制提供了无噪音
体积坡道沉默。解除静音提供了一个无噪声坡道
收市成交量。
振荡器微调电阻
描述
MUTE(静音)
OSC_RES
16
14
DI
AO
5-V
上拉
(1)
(2)
TYPE : A =模拟; D = 3.3 V数字; P =电源/地/去耦; I =输入; O =输出
所有的上拉是20 μA
弱
上拉和下拉全部都是20 μA
弱
下拉。的上拉和下拉包括保证
正确的输入逻辑电平的电极是否悬空(上拉电阻= >逻辑1输入;下拉= >逻辑0输入) 。设备驱动
上拉输入必须能吸收20
A
同时保持逻辑0电平驱动。设备驱动输入,下拉必须
能源20
A
同时保持逻辑1驱动电平。
提交文档反馈
5