添加收藏夹  设为首页  深圳服务热线:13692101218  13751165337
51电子网联系电话:13692101218
位置:首页 > IC型号导航 > 首字符T型号页 > 首字符T的型号第553页 > T7121-PL2
数据表
1997年4月
T7121 HDLC接口用于ISDN ( HIFI - 64 )
特点
s
描述
在T7121 HDLC接口用于ISDN ( HIFI - 64 ) CON-
nects串行通信链路承载HDLC比特
同步数据帧的8位微型计算机系
TEMS 。有能操作的一个可选的透明模式
其中没有HDLC处理执行上ATION
用户数据。该设备与系统通信
微处理器,存储器映射的外设和
通过读,写19内部寄存器控制
字符。该芯片可以被指示以中断
微处理器检测到某些事件时,要求还
荷兰国际集团微处理器的关注。在HDLC发射器
和接收缓冲每个64字节,连接RST- IN-
音响首先出(FIFO )存储器。 64字节的缓冲区
深度减少状态轮询或接口的数量
中断产生于由微处理器,这不仅改善被处理
荷兰国际集团整个系统的EF网络效率。主要模块有
微处理器接口,发送和接收
FIFO存储器缓冲器,HDLC处理器,和一个反面
中心定位高速公路接口(见图1) 。该
T7121器件采用28引脚塑料DIP或
28引脚,塑料,小外形, J形引脚( SOJ )封装
用于表面安装。
低成本的设备为B信道(64千位/秒)或
D信道(16千位/秒)的数据传输。
可选透明模式没有HDLC帧是
进行。
帧同步( FS )允许一个吸入式选择功能
访问单个时隙中的任何TDM数据
流(例如,朗讯科技微电子
集团集中总线接口[ CHI ]或
子集) 。
位屏蔽选项允许8有效的数据传输速率,
16,24, 32 ,40, 48 ,和56千位/秒。
最大数据传输速率高达4.096兆赫。
可直接连接到串行数据传输引脚
朗讯ISDN线路收发器T7250C 。
支持IOM2 , K2 , GCI ,和SLD接口。
无论是与多并行微处理器接口
路开关连接或用于解复用地址和数据线
简单的接口与任何微处理器。
七屏蔽一个中断输出信号
中断的条件。
可编程中断模式。
内存映射寄存器的读写。
TTL / CMOS兼容输入/输出。
三态输出引脚,以协助系统诊断。
低功耗1.25
m
CMOS :
- 在12 MHz 30 mW的典型操作。
- 5 mW的待机模式(典型值) 。
HDLC收发器:
- 单机HDLC组帧操作。
- 在这两个64字节的FIFO发送和接收方向
系统蒸发散。
- 支持块移动指令。
- 在FIFO允许多个帧。
- 可编程的FIFO满和空级间
中断。
s
s
s
s
s
s
s
s
s
s
s
s
s
s
T7121 HDLC接口用于ISDN ( HIFI - 64 )
数据表
1997年4月
目录
目录
页面
产品特点................................................................................................................................................................... 1
Description................................................................................................................................................................ 1
销信息......................................................................................................................................................... 4
功能描述.............................................................................................................................................. 8
微处理器总线接口................................................................................................................................ 8
地址.......................................................................................................................................................... 8
中断............................................................................................................................................................. 8
复位................................................................................................................................................................. 9
FIFO内存缓冲区............................................................................................................................................ 9
发送FIFO ..................................................................................................................................................... 9
接收FIFO .................................................................................................................................................... 10
块Move........................................................................................................................................................ 10
串行接口.......................................................................................................................................... 10
使能发送器和接收器............................................................................................................. 10
时隙功能............................................................................................................................................. 13
在传输过程中未分配的时隙............................................. .................................................. .... 14
位顺序在传输.......................................................................................................................... 14
位Masking........................................................................................................................................................ 16
SLD和IOM2 Examples.................................................................................................................................. 19
HDLC操作.................................................................................................................................................. 19
零位插入/缺失(位填充/去填充) ..................................... .................................................. .. 19
发送FIFO ............................................................................................................................................... 21
发送1字节帧.................................................................................................................................... 21
发射器欠载........................................................................................................................................ 21
使用变送器状态和补平...................................................................................................... 21
接收FIFO ................................................................................................................................................... 21
接收器溢出.............................................................................................................................................. 23
操作说明( T7121 -EL , T7121 -PL , T7121 - EL2和T7121 - PL2 ) .............................. .............................. 23
透明Mode................................................................................................................................................ 24
诊断模式................................................................................................................................................ 25
环回......................................................................................................................................................... 25
三态Mode..................................................................................................................................................... 28
其他................................................................................................................................................................. 28
掉电模式................................................................................................................................................ 28
Registers.............................................................................................................................................................. 28
绝对最大Ratings.................................................................................................................................... 45
电气特性........................................................................................................................................ 45
时钟Characteristics.............................................................................................................................................. 46
时序特性............................................................................................................................................ 46
TDM帧定时Diagrams.............................................................................................................................. 46
复用的地址和数据............................................................................................................................. 51
独立的地址和Data................................................................................................................................. 53
浓度Highway........................................................................................................................................ 55
操作注意事项............................................................................................................................................. 59
轮廓Diagrams.................................................................................................................................................... 60
28引脚塑料DIP ............................................................................................................................................... 60
28引脚,塑料SOJ ,表面Mounting................................................................................................................ 61
订购Information............................................................................................................................................... 62
Appendix................................................................................................................................................................. 63
透明Mode................................................................................................................................................ 63
HDLC模式......................................................................................................................................................... 63
一般特点................................................................................................................................................. 64
电源和Ground............................................................................................................................................... 66
2
朗讯科技公司
数据表
1997年4月
T7121 HDLC接口用于ISDN ( HIFI - 64 )
描述
(续)
MICRO-
处理器
公共汽车
接口
RESET
内存
缓冲器
HDLC
处理
透明
模式
DXA
RD
国内
注册
银行
发送
FIFO
64 x 8
DXB / TSCA
HDLC
发射机
CLKX
concen-
tration
公路
接口
CLK
FS
DRA
CLKR / DRB
WR
CS
INT
(R0—R15)
(AR11—AR13)
并行
数据I / O
AD0—AD7
ALE
A0—A3
接受
FIFO
64 x 8
HDLC
接收器
透明
模式
5-5027
图1.框图
朗讯科技公司
3
T7121 HDLC接口用于ISDN ( HIFI - 64 )
数据表
1997年4月
销信息
ALE
AD0
AD1
AD2
AD3
V
SS
AD4
AD5
AD6
AD7
WR
RD
CS
INT
1
2
3
4
5
6
7
8
9
10
11
12
13
14
28
27
26
25
24
23
22
21
20
19
18
17
16
15
朗讯
T7121
HIFI-64
V
DD
A0
A1
A2
A3
CLK
V
SS
CLKR / DRB
DRA
DXA
CLKX
DXB / TSCA
FS
RESET
5-5028
图2.引脚图
表1.引脚分配
时钟芯片
电力&地
微处理器总线接口
符号
CLK
V
DD
V
SS
RD
WR
CS
功能
0兆赫, 12兆赫
5 V电源
芯片选择
打断
RESET
地址/数据总线
地址锁存使能
地址总线(非ALE寻址模式)
传送数据的
发送数据B
时隙控制DXA
发送时钟
帧同步
接收时钟
接收数据的
接收数据B
INT
RESET
AD7—AD0
ALE
A3—A0
串行接口
DXA
DXB
TSCA
CLKX
FS
CLKR
DRA
DRB
4
朗讯科技公司
数据表
1997年4月
T7121 HDLC接口用于ISDN ( HIFI - 64 )
销信息
(续)
表2.引脚说明
1
符号
ALE
TYPE
I
名称/功能
地址锁存使能。
在这个引脚从高电平到低电平的跳变锁存寄存器
地址引脚AD3 - AD0 。 ALE应保持高电平,在解复用( sep-
独的地址/数据)的模式。 ALE锁存状态的地址无关
CS
.
地址/数据总线。
的数据总线的方向由的逻辑状态控制的
CS
,
RD
WR
销。使用多路复用总线供电的微处理器
在读地址信息或写周期上AD6 , AD3 - AD0同步的
认列的ALE信号。在读周期中,数据是可用的微处理器的
处理器上AD7 - AD0 。在写周期中,数据是由供给
微处理器在这些线路上。当
CS
不活跃时, AD7 - AD0引脚
置于高阻抗状态(三态) 。 AD0是最显着的
地址/数据位。
块移动是多路复用地址和数据模式,可通过设置BM位
在寄存器0 ( R0 - B3)为1,期间的地址周期控股AD6高
ALE 。所有的写操作,然后直接到发送FIFO ,以及所有读取解决
接收FIFO 。普通ALE模式寻址是通过举办AD6完成
低在ALE地址周期。块移动可以通过清除被禁用
BM位为0 。
地面上。
写(低电平有效) 。
当数据被写入到所述寄存器,该信号控制。
CS
WR
都低,有效数据被提供在线路AD7 - AD0
微处理器。芯片锁存的上升沿的数据
WR
.
阅读(低电平有效) 。
这个信号被用于读取来自寄存器的数据。当
CS
WR
较低时,该芯片使上线提供所请求的数据AD7-
AD0至由微处理器读取。
片选(低电平有效) 。
这个信号必须为低的内部寄存器,以
进行读或写。
中断。
产生中断信号时,任何中断的条件
系统蒸发散是真实的。中断信号保持有效,直到微处理器读取
中断状态寄存器(R15)如果DINT (R0 - B 0 )= 0 ,或者直到满足条件
造成中断缓解,如果DINT = 1中断可以由屏蔽
适当地设置相应的中断,在中断允许位
屏蔽寄存器( R14) 。中断信号输出的极性是由控制
寄存器0 IPOL位( R0 - B1 ) 。该引脚
漏极开路输出。
复位。
该引脚上的高复位装置,并强制高阻抗
(三态)的所有输出条件。所有的寄存器位被强制复位值。
(有关详细信息,请参见注册部分。)复位,必须在pow-进行
喷发。一个完整的系统复位时使用或不使用时钟输入。
帧同步。
该信号标志着一个TDM信道的开始
框架。输入脉冲的极性可以通过在寄存器中FSPOL位来调整
计数器0 ( R0 - B6 ) 。单个时隙的相对分配到FS的检测
通过使用寄存器7-11 。当HWYEN (R0 - B7)为0时,输入到该引脚
被忽略。
2—5,
7—10
AD0—AD7
I / O
6, 22
11
V
SS
WR
I
12
RD
I
13
14
CS
I
O
INT
15
RESET
I
16
FS
I
朗讯科技公司
5
查看更多T7121-PL2PDF信息
推荐型号
供货商
型号
厂家
批号
数量
封装
单价/备注
操作
    QQ: 点击这里给我发消息 QQ:2880707522 复制 点击这里给我发消息 QQ:2369405325 复制

    电话:0755-82780082
    联系人:杨小姐
    地址:深圳市福田区振兴路156号上步工业区405栋3层

    T7121-PL2
    -
    -
    -
    -
    终端采购配单精选

查询更多T7121-PL2供应信息

深圳市碧威特网络技术有限公司
 复制成功!