T6B70AF
功能说明
(1)
伪正弦波发生器和4位的DA转换器(发送块)
与FOSC / 16频率模拟正弦波信号从模拟正弦波输出引脚赶出
( SOUT +和SOUT- ) 。
销SOUT +和SOUT-的输出具有相反的极性。
伪正弦波发生器和4位的DA转换器( SOUT +端子侧)的块示
下文。
SOUT +引脚
最高位
伪正弦波发生器
R
R
R
SOUT +
R
R
R
R
最低位
R
R
SOUT-
FOSC
RST
V
SS
伪正弦波发生器的数据被驱动出,以如下顺序。
0
→
1
→
3
→
6
→
9
→
C
→
E
→
F
→
F
→
E
→
C
→
9
→
6
→
3
→
1
→
0(十六进制)
FF
E
C
E
C
2R
9
R
R
9
6
3
0 1
FSIN
250千赫
@FOSC = 4兆赫
6
3
1 0
这样,正向和负向输出端的伪正弦波波形是像楼梯
无负载。
模拟开关被结合,以使驱动器输出缓存器被连接到传输
线仅当进行传输。
然而,发射极跟随器电路被从外部连接到驱动器的输出缓冲器。
正向和负向输出之间的相位差是在180 °±5° 。 (伪
正弦波输出相位波动)
3
2002-02-28
T6B70AF
(2)
放大器的输入电路和信号检测/非检测电路(接收块)
该调制信号输入块包含两个电平比较器的具有高和低的
阈值,以检测外部正弦波信号具有比指定的振幅较高
门槛。因此,它避免了与振幅低于指定的阈值(例如,噪声信号
错误地检测信号)。
检测频率范围(频率窗口)由分频比1/18至1/14确定
FOSC 。
在检测/非检测来确定条件下,当在规定的频率范围内的信号
范围检测(或检测不到)顺序,信号使用的是多数人的统治控制。该
这时候检测/非检测确定需要9到15波来传递,当一个波
参考FOSC / 16的频率。
V
DD
R1
APU
V
DD
参考
电压
VH
RESET
比较高
VA
R
Q
周期
测量
计数器
APD
R3
7
AMPIN销
参考
电压
VL
VBIAS
比较低
VB
S
Q
RESET
类似物
信号
发现
9
/无
发现
DOUT
针
电路
R4
R2
V
SS
V
SS
V
DD
6
AMPOUT销
AMPIN输入正弦波
VH
输入
灵敏度
V
PP
VL
检测接收
无法检测到前台
无法检测到前台
无法检测到前台
AMPOUT输出时序(当
RESET
低)
VH
VBIAS
AMPOUT真值表
VA
VBIAS > VH
VH > VBIAS > VL
L
H
H
VB
H
H
L
AMPOUT
L
HOLD
H
VL
举行高
保持低温
VBIAS < VL
AMPOUT
VBIAS < VL
VBIAS > VH
VH > VBIAS > VL VH > VBIAS > VL
4
2002-02-28
T6B70AF
(3)
发送模块的功能描述和时序图
当调制控制输入(
SCTL
)是在高级别,伪正弦波输出被保持在0°
伪正弦波的相位角。当调制器输入来自高层变动
低电平时,模拟正弦波输出( SOUT +)开始从
90°
( SOUT-开始从+ 90 °)。
在这种情况下,这需要以导通时间如下。
TD ( ON) < 500纳秒
当调制器输入从低级到高级的变化,相位角被强制
在0℃保持而不管模拟正弦波输出的相位。 (伪正弦波输出是
停止)。在这种情况下,这需要向关闭(OFF)时间如下。
TD ( OFF) < 1微秒
SCTL
TD (上)
SOUT +准正弦波输出
( SOUT-输出引脚有
极性相反)
TD (关闭)
(4)
接收模块的功能描述和时序图
当它准备好接收放大器的输入信号,时间T( DET ),它接受从改
高到低处
DOUT
脚是9到15波传递的时间内。在这种情况下,一个波是
参考16 FOSC时钟。的时间宽度由内部时钟和放大器的输入确定
信号。内部时钟和内部检测信号中的多数逻辑电路的定时是
相互同步。当使用周期,这是所指定的范围内的输入信号
由频率窗口中,被检测(或检测不到)顺序,这条规则是有效的(大多数
规则)。
放大器的输入
T( DET )
T( DET )
DOUT
注1:在任何通信协议被使用,然而,它需要15载波时的信号变化来传递其
状态。
注2 :当
DOUT
输出被保持在如下计算被检测到低电平,低频率的波。
(分钟)
(典型值)。
(最大)
f
18 × n + 17
~
f
18 × n + 16
~
f
18 × n + 15
N =整数0至12
F:时钟源
当以上两个载波是根据一个系统中使用的,与Toshiba 。
5
2002-02-28
T6B70AF
功能说明
(1)
伪正弦波发生器和4位的DA转换器(发送块)
与FOSC / 16频率模拟正弦波信号从模拟正弦波输出引脚赶出
( SOUT +和SOUT- ) 。
销SOUT +和SOUT-的输出具有相反的极性。
伪正弦波发生器和4位的DA转换器( SOUT +端子侧)的块示
下文。
SOUT +引脚
最高位
伪正弦波发生器
R
R
R
SOUT +
R
R
R
R
最低位
R
R
SOUT-
FOSC
RST
V
SS
伪正弦波发生器的数据被驱动出,以如下顺序。
0
→
1
→
3
→
6
→
9
→
C
→
E
→
F
→
F
→
E
→
C
→
9
→
6
→
3
→
1
→
0(十六进制)
FF
E
C
E
C
2R
9
R
R
9
6
3
0 1
FSIN
250千赫
@FOSC = 4兆赫
6
3
1 0
这样,正向和负向输出端的伪正弦波波形是像楼梯
无负载。
模拟开关被结合,以使驱动器输出缓存器被连接到传输
线仅当进行传输。
然而,发射极跟随器电路被从外部连接到驱动器的输出缓冲器。
正向和负向输出之间的相位差是在180 °±5° 。 (伪
正弦波输出相位波动)
3
2002-02-28
T6B70AF
(2)
放大器的输入电路和信号检测/非检测电路(接收块)
该调制信号输入块包含两个电平比较器的具有高和低的
阈值,以检测外部正弦波信号具有比指定的振幅较高
门槛。因此,它避免了与振幅低于指定的阈值(例如,噪声信号
错误地检测信号)。
检测频率范围(频率窗口)由分频比1/18至1/14确定
FOSC 。
在检测/非检测来确定条件下,当在规定的频率范围内的信号
范围检测(或检测不到)顺序,信号使用的是多数人的统治控制。该
这时候检测/非检测确定需要9到15波来传递,当一个波
参考FOSC / 16的频率。
V
DD
R1
APU
V
DD
参考
电压
VH
RESET
比较高
VA
R
Q
周期
测量
计数器
APD
R3
7
AMPIN销
参考
电压
VL
VBIAS
比较低
VB
S
Q
RESET
类似物
信号
发现
9
/无
发现
DOUT
针
电路
R4
R2
V
SS
V
SS
V
DD
6
AMPOUT销
AMPIN输入正弦波
VH
输入
灵敏度
V
PP
VL
检测接收
无法检测到前台
无法检测到前台
无法检测到前台
AMPOUT输出时序(当
RESET
低)
VH
VBIAS
AMPOUT真值表
VA
VBIAS > VH
VH > VBIAS > VL
L
H
H
VB
H
H
L
AMPOUT
L
HOLD
H
VL
举行高
保持低温
VBIAS < VL
AMPOUT
VBIAS < VL
VBIAS > VH
VH > VBIAS > VL VH > VBIAS > VL
4
2002-02-28
T6B70AF
(3)
发送模块的功能描述和时序图
当调制控制输入(
SCTL
)是在高级别,伪正弦波输出被保持在0°
伪正弦波的相位角。当调制器输入来自高层变动
低电平时,模拟正弦波输出( SOUT +)开始从
90°
( SOUT-开始从+ 90 °)。
在这种情况下,这需要以导通时间如下。
TD ( ON) < 500纳秒
当调制器输入从低级到高级的变化,相位角被强制
在0℃保持而不管模拟正弦波输出的相位。 (伪正弦波输出是
停止)。在这种情况下,这需要向关闭(OFF)时间如下。
TD ( OFF) < 1微秒
SCTL
TD (上)
SOUT +准正弦波输出
( SOUT-输出引脚有
极性相反)
TD (关闭)
(4)
接收模块的功能描述和时序图
当它准备好接收放大器的输入信号,时间T( DET ),它接受从改
高到低处
DOUT
脚是9到15波传递的时间内。在这种情况下,一个波是
参考16 FOSC时钟。的时间宽度由内部时钟和放大器的输入确定
信号。内部时钟和内部检测信号中的多数逻辑电路的定时是
相互同步。当使用周期,这是所指定的范围内的输入信号
由频率窗口中,被检测(或检测不到)顺序,这条规则是有效的(大多数
规则)。
放大器的输入
T( DET )
T( DET )
DOUT
注1:在任何通信协议被使用,然而,它需要15载波时的信号变化来传递其
状态。
注2 :当
DOUT
输出被保持在如下计算被检测到低电平,低频率的波。
(分钟)
(典型值)。
(最大)
f
18 × n + 17
~
f
18 × n + 16
~
f
18 × n + 15
N =整数0至12
F:时钟源
当以上两个载波是根据一个系统中使用的,与Toshiba 。
5
2002-02-28