特点
集成的PLL环路滤波器
ESD保护也是在ANT1 / ANT2
( 4千伏HBM / MM 200V ;除针2: 4 kV的HBM / 100V MM )
高输出功率( 7.5 dBm的)与低电源电流(9.0 mA)的
调制方式ASK / FSK
- FSK调制是通过连接一台附加的电容达标
XTAL负载电容和调制单片机的开漏输出
易于设计中由于PLL与功率放大器和电源良好的隔离
单节锂电池进行供电
电源电压2.0V到4.0V在-40°C的温度范围为85°C / 125°C
包装TSSOP8L
单端天线输出与高效功率放大器
CLK输出的时钟的微控制器
用最少的外部电路的单芯片解决方案
125 ° C操作的轮胎气压系统
超高频ASK / FSK
发射机
T5754
1.描述
的T5754是已被开发用于RF的需求的PLL发送器集成电路
低成本的传输系统,数据速率高达32千波特。发射
频率范围为429兆赫至439兆赫。它可以在两个FSK直接或ASK
系统。
图1-1 。
1锂电池
系统框图
超高频ASK / FSK
遥控发射器
T5754
U3741B/
U3745B/
T5743/
T5744
PLL
天线
XTO
VCO
天线
PLL
XTO
超高频ASK / FSK
遥控接收器
1至3个
解调
控制
MICRO-
调节器
钥匙
编码器
ATARx9x
动力
安培。
LNA
VCO
4511I–RKE–02/07
3.概述
这种完全集成的PLL发射器可特别简单,低成本的射频微型和Transmit
TER值进行组装。所述VCO锁定到32女性
XTAL
因此一个13.56MHz的晶体是需要一
433.92 MHz发射器。所有其他PLL和VCO外围元件集成。
所述XTO是一个串联谐振振荡器,以便只有一个电容器与一个晶体CON-
连接的串联接地系统所需要的外部元件。
晶体振荡器与PLL一起需要通常< 1毫秒直到PLL被锁定,并且
CLK输出稳定。还有一个等待时间
≥
1毫秒,直到CLK被用于微控制器
而PA接通。
功率放大器是集电极开路输出,可提供的电流脉冲是几乎不知疲倦
从负载阻抗悬垂。输送的输出功率是经由从而可控
连接的负载阻抗。
此输出配置使一个简单的匹配,以任何形式天线或50Ω 。高
电源效率
η=
P
OUT
/(I
S, PA
V
S
)的36 %,用于功率放大器的结果,当一个优化的
的Z负载阻抗
负载
= ( 166 + j223 ) Ω是用在3V电源电压。
4.功能描述
如果ENABLE = L和PA_ENABLE = L时,电路处于待机模式仅消耗非常
少量的电流,以便用作电源的锂电池可以连续数年的工作。
具有使能= H的XTO , PLL和CLK司机接通。如果PA_ENABLE仍然L
只有锁相环和所述XTO正在运行,并且CLK信号被传递给微控制器。该
的VCO锁定到32倍的XTO频率。
用ENABLE = H和PA_ENABLE = H的PLL , XTO , CLK驱动器和功率放大器
上。与PA_ENABLE功率放大器可以打开和关闭切换,其用于执行
ASK调制。
4.1
ASK传输
该T5754是由ENABLE = H PA_ENABLE必须保持L代表吨启动
≥1
毫秒,那么CLK
信号可采取时钟的微控制器和输出功率可以通过调制
指脚PA_ENABLE的。后变速器PA_ENABLE被切换到L和单片机
控制器切换到内部时钟。在T5754切换回待机模式
ENABLE = L。
4.2
FSK传送
该T5754是由ENABLE = H PA_ENABLE必须保持L代表吨启动
≥1
毫秒,那么CLK
信号可采取时钟的微控制器和功率放大器被接通以
PA_ENABLE = H的芯片,然后准备进行FSK调制。微控制器开始
接通和切断的XTAL负载电容器和GND与开漏之间的电容器
输出端口,从而改变了PLL的基准频率。如果该开关被闭合时,输出
频率是比如果开关打开更低。后变速器PA_ENABLE被切换到L
和微控制器切换到内部时钟。在T5754切换回
待机模式, ENABLE = L。
与XTAL提拉法的频率偏差的精度大约为± 25%时,跟着
降脂公差考虑在内。
4
T5754
4511I–RKE–02/07
T5754
图4-1 。
调频公差
V
S
C
Stray1
L
M
XTAL
C
M
R
S
C
Stray2
C
4
C
0
晶体等效电路
C
5
C
开关
用C
4
= 9.2 pF的± 2 % ,C
5
= 6.8 pF的±5% ,用C交换机端口
开关
= 3 pF的±10 % ,杂散电容
对C的晶体的每一侧可用距离
Stray1
= C
Stray2
= 1 pF的± 10 %,则一个并联电容
的C晶
0
= 3.2 pF的± 10%,并且用C晶
M
= 13 fF的± 10%, ± 21千赫的FSK偏差
典型为± 16.3 kHz的最坏情况下的容差为± 28.8千赫的结果。
4.3
CLK输出
的输出CLK信号被提供给一个连接的微控制器,所述传送的信号是CMOS
兼容如果负载电容小于10pF的。
4.3.1
时钟脉冲接管
晶体振荡器的时钟可以用于时钟信号的微控制器。爱特梅尔
’s
ATARx9x有起有一个集成的RC振荡器在交换机上的特殊功能
T5754与ENABLE = H,且后1毫秒承担传输IC的时钟信号,因此
该消息可与晶体精度进行发送。
输出匹配和功率设定
输出功率由天线的负载阻抗设定。的最大输出功率是
实现了与Z构型的负载阻抗
负载,选择
= ( 166 + j223 ) Ω 。必须有一个低阻抗路径
到V
S
以提供直流电流。
功率放大器的传递电流脉冲为9毫安,上述最大输出功率为
递送至465Ω的电阻性负载,如果功率放大器的1.0 pF的输出电容是
由负载阻抗补偿。
的最佳负载阻抗:
Z
负载
= 465 || j/(2
× π
1.0 pF的)=( 166 + j223 ) Ω由此结果的最大输出功率
7.5 dBm的。
负载阻抗被定义为从T5754的ANT1, ANT2看出入的阻抗
匹配网络。不要用小信号输入混淆大信号负载阻抗
阻抗交付射频放大器的输入特性和测量的应用
入IC ,而不是从集成电路到应用程序中的功率放大器。
少输出功率被降低465Ω的真实平行部取得其中平行imag-
inary部分应保持恒定。
输出功率的测量可以用的电路来完成
图4-2第6页。
需要注意的是
元件值必须改变,以补偿各个电路板寄生直到
T5754拥有正确的负载阻抗Z
负载,选择
= ( 166 + j223 ) Ω 。电缆还阻尼
用于测量输出功率必须被校准。
4.3.2
5
4511I–RKE–02/07