Si
I
161A的PanelLink
接收器
数据表
概述
在的SiI 161A接收器使用的PanelLink数字技术,支持高
显示分辨率高达UXGA 。在的SiI 161A接收器最多可支持真
彩色面板( 24比特/像素, 1677万颜色)在1或2个像素/时钟模式。在
此外,接收数据输出是时间错开,以减小接地反弹
影响EMI。由于所有的PanelLink产品的可扩展设计
CMOS结构,以支持未来的同时,性能要求
保持相同的逻辑接口,系统设计者可以放心
该接口将通过一些技术和性能的固定
几代人。
的PanelLink数字技术简化了PC和显示器的接口设计
通过解决与高速相关的许多系统的电平的问题
混合信号设计,提供了系统设计者用数字接口
的解决方案,是更快地市场和成本更低。
2001年3月
特点
§
低功耗: 3.3V核心业务
时间交错数据输出,可降低接地
BOUNCE
同步检测:为插件&显示“热插拔”
电缆距离支持: 5m以上用双绞线,
纤维光学准备
符合DVI 1.0 ( DVI是向下
与VESA兼容
P&D
Tm值
和DFP )
支持双链路运行可达330兆
像素/秒
控制
HSYNC
VSYNC
OGND
输出时钟
Si
I
161
A管脚图
GPO
OVCC
QE23
CTL3
CTL2
CTL1
GND
VCC
甚至8位红
OGND
OVCC
QE22
QE21
QE20
QE19
QE18
QE17
QE16
QE15
QE14
ODCK
QO1
QO0
DE
ODD 8位blue
QO2
QO3
QO4
QO5
QO6
QO7
OVCC
OGND
QO8
QO9
QO10
QO11
QO12
QO13
QO14
QO15
VCC
GND
QO16
QO17
QO18
QO19
QO20
QO21
QO22
51
52
53
54
55
56
57
58
59
60
61
62
63
64
65
66
67
68
69
70
71
72
73
74
100
75
76
77
78
79
80
81
82
83
84
85
86
87
88
89
90
91
92
93
94
95
96
97
98
99
25
24
23
22
21
20
19
18
17
16
15
14
13
12
11
10
9
8
7
6
5
4
3
2
1
QE13
QE12
QE11
QE10
QE9
QE8
OGND
OVCC
QE7
QE6
QE5
QE4
QE3
QE2
QE1
QE0
PDO
SCDT
VCC
GND
161A的SiI
100引脚TQFP
( TOP VIEW )
STAG_OUT / SYNC
ODD 8位红
PIXS / M_S
ST
PD
S_D
DIFFERENTIALSIGNAL
PLL
矽映公司
如有更改,恕不另行通知
版权所有
OCK_INV
EXT_RES
CONFIG 。引脚
OGND
AGND
AGND
AGND
AGND
AGND
OVCC
AVCC
AVCC
AVCC
AVCC
保护地
QO23
RX2+
RX1+
RX0+
RX2-
RX1-
RX0-
PVCC
RXC +
RXC-
甚至8位blue
PWR
管理
ODD 8位green
甚至8位green
50
49
48
47
46
45
44
43
42
41
40
39
38
37
36
35
34
33
32
31
30
29
28
27
26
矽映公司
功能框图
PIXS
DF0
OCK_INV
EXT_RES
终止
控制
数据恢复
SYNC2
CH2
数据恢复
SYNC1
CH1
数据恢复
SYNC0
CH0
的SiI 161
A
SII
-DS-0009-D
RX2+
RX2-
RX1+
RX1-
RX0+
RX0-
RXC +
RXC-
PDO
STAG_OUT
ST
录像机
SYNC2
数据
CTL3
CTL2
数据
解码器CTL1
数据
VSYNC
HSYNC
PANEL
之间
脸
逻辑
24
24
录像机
通道
SYNC SYNC1
录像机
SYNC0
QE [23:0 ]
QO [23:0 ]
ODCK
DE
HSYNC
VSYNC
SCDT
CTL1
CTL2
CTL3
录像机
PLL
绝对最大条件
符号
参数
V
CC
电源电压3.3V
V
I
输入电压
V
O
T
A
T
英镑
θ
JA
1
民
-0.3
-0.3
-0.3
-25
-65
典型值
输出电压
环境温度(带电源
应用)
储存温度
热阻(结到
环境)
最大
4.0
V
CC
+
0.3
V
CC
+
0.3
105
150
单位
V
V
V
°C
°C
° C / W
21
注意:如果绝对最大条件超出,可能会出现永久性设备损坏。
2
功能操作应限制在正常工作条件下所描述的条件。
正常工作条件
符号
参数
V
CC
电源电压
V
CCN
电源电压噪声
T
A
环境温度(带电源
应用)
民
3.0
0
典型值
3.3
25
最大
3.6
100
70
单位
V
mV
P-P
°C
矽映公司
2
如有更改,恕不另行通知
矽映公司
DC数字I / O规格
的SiI 161
A
SII
-DS-0009-D
正常工作条件下,除非另有规定。
符号
V
IH
V
IL
V
OH
V
OL
V
CinL
V
CIPL
V
CONL
V
COPL
I
OL
1
参数
高级别输入
电压
低电平输入
电压
高电平的输出
电压
低电平输出
电压
输入钳位电压
1
输入钳位电压
1
输出钳位
电压
1
输出钳位
电压
1
输出漏
当前
条件
民
2
典型值
最大
单位
V
V
V
0.8
2.4
0.4
I
CL
= -18mA
I
CL
= 18毫安
I
CL
= -18mA
I
CL
= 18毫安
高
阻抗
-10
GND -0.8
IVCC + 0.8
GND -0.8
OVCC + 0.8
10
V
V
V
V
V
A
注:通过设计保证。电压冲或上冲不能超过绝对最大条件的脉冲
大于3毫微秒或时钟周期的三分之一。
DC特定网络阳离子
正常工作条件下,除非另有规定。
符号
I
OHD
I
老
参数
高输出驱动器的数据和
控制
低输出驱动器的数据和
控制
V
OUT
V
OUT
条件
= 2.4 V ; ST = 1
ST = 0
= 0.8 V;
ST = 1
ST = 1
ST = 0
ST = 1
ST = 0
ST = 1
ST = 1
ST = 0
民
4.2
2.1
-7
-5.2
-2.6
8.5
4.2
-15
-10.4
-5.2
75
典型值
8
4
-11
-5.5
-2.8
17
9
-20
-16
-8
最大
18
9
-15
-11
-5.5
37
18
-25
-23
-11
1000
1
270
单位
mA
mA
mA
mA
mA
mA
mV
mA
mA
V
OUT
= 0.4 V;
I
OHC
I
OLC
ODCK ,德高驱动
ODCK , DE低驱动
V
OUT
= 2.4 V;
V
OUT
= 0.8V;
V
OUT
= 0.4 V;
V
ID
I
PD
I
CCR
差分输入电压
单端幅度
掉电电流
2
接收器电源电流
I
PDO
接收器电源电流
OUPUTS断电
ODCK=82.5MHz,
2像素/时钟模式
C
负载
= 10pF的
R
EXT_SWING
= 510
典型的模式
3
ODCK=82.5MHz,
2像素/时钟模式
C
负载
= 10pF的
R
EXT_SWING
= 510
最坏的情况下格局
4
ODCK=82.5MHz,
2像素/时钟模式
C
负载
= 10pF的
R
EXT_SWING
= 510
最坏的情况下格局
4
240
270
330
mA
240
mA
注意事项:
1
通过设计保证。
矽映公司
3
如有更改,恕不另行通知
矽映公司
2
的SiI 161
A
SII
-DS-0009-D
发射器必须在掉电模式下,关闭电源或断开当前要根据本
在典型模式中包含的灰度区域,棋盘区域和文本。
黑色和白色的棋盘图案,每个格子是2像素宽。
最大。
3
4
矽映公司
4
如有更改,恕不另行通知
矽映公司
AC规格
正常工作条件下,除非另有规定。
的SiI 161
A
SII
-DS-0009-D
符号
T
DPS
T
CCS
T
IJIT
参数
对内( +到 - )差分输入偏移
1
通道到通道差分输入偏移
1
最坏的情况下差分输入时钟抖动
公差
2,3
由低到高的转变时间:数据与控制
( 70℃, 82.5兆赫, 2像素/时钟, PIXS = 1)
D
汉莎技术公司
由低到高的转变时间:数据与控制
( 70℃, 165兆赫, 1个像素/时钟, PIXS = 0)的
由低到高的转变时间: ODCK
( 70℃, 82.5兆赫, 2像素/时钟, PIXS = 1)
由低到高的转变时间: ODCK
( 70℃, 165兆赫, 1个像素/时钟, PIXS = 0)的
D
HLT
高到低转换时间:数据与控制
( 70℃, 82.5兆赫, 2像素/时钟, PIXS = 1)
高到低转换时间:数据与控制
( 70℃, 165兆赫, 1个像素/时钟, PIXS = 0)的
高到低转换时间: ODCK
( 70℃, 82.5兆赫, 2像素/时钟, PIXS = 1)
高到低转换时间: ODCK
( 70℃, 165兆赫, 1个像素/时钟, PIXS = 0)的
T
格局
数据,DE, VSYNC , HSYNC和CTL [3: 1]设置
时间ODCK下降沿( OCK_INV = 0) ,或
ODCK上升沿( OCK_INV = 1) ,在165兆赫
* OCK_INV = 1
数据,DE, VSYNC , HSYNC和CTL [3: 1]保持时间
从ODCK下降沿( OCK_INV = 0) ,或从
ODCK上升沿( OCK_INV = 1) ,在165兆赫,
* OCK_INV = 0
1
2
3
4
5
条件
165MHz
165MHz
65兆赫
112兆赫
165兆赫
C
L
= 10pF的;
ST = 1
C
L
= 5pF的;
ST = 0
C
L
= 10pF的;
ST = 1
C
L
= 5pF的;
ST = 0
C
L
= 10pF的;
ST = 1
C
L
= 5pF的;
ST = 0
C
L
= 10pF的;
ST = 1
C
L
= 5pF的;
ST = 0
C
L
= 10pF的;
ST = 1
C
L
= 5pF的;
ST = 0
C
L
= 10pF的;
ST = 1
C
L
= 5pF的;
ST = 0
C
L
= 10pF的;
ST = 1
C
L
= 5pF的;
ST = 0
C
L
= 10pF的;
ST = 1
C
L
= 5pF的;
ST = 0
C
L
= 10pF的;
ST = 1
C
L
= 5pF的;
ST = 0
C
L
= 10pF的;
ST = 1
C
L
= 5pF的;
ST = 0
民
典型值
最大
245
4
465
270
182
2.6
2.7
2.4
3.0
1.3
1.7
1.4
1.7
2.8
3.4
2.3
3.3
1.1
1.5
1.2
1.5
单位
ps
ns
ps
ps
ps
ns
ns
ns
ns
ns
ns
ns
ns
ns
ns
ns
ns
ns
ns
ns
ns
ns
0.7
*0.7
0.7
*0.4
3.8
*3.8
4.2
*3.8
ns
ns
T
HOLD
ns
注意事项:
通过设计保证。
抖动定义为每DVI 1.0规格, 4.6节
抖动规格。
抖动时钟恢复单元以每DVI 1.0规格, 4.7节
电气测量程序。
输出时钟的占空比是独立的差分输入时钟的占空比和IDCK占空比。
当发射器被断电测量(见的SiI / AN -0005 “的PanelLink基本设计/应用指南”第2.4节) 。
矽映公司
5
如有更改,恕不另行通知
Si
I
161A的PanelLink
接收器
数据表
概述
在的SiI 161A接收器使用的PanelLink数字技术,支持高
显示分辨率高达UXGA 。在的SiI 161A接收器最多可支持真
彩色面板( 24比特/像素, 1677万颜色)在1或2个像素/时钟模式。在
此外,接收数据输出是时间错开,以减小接地反弹
影响EMI。由于所有的PanelLink产品的可扩展设计
CMOS结构,以支持未来的同时,性能要求
保持相同的逻辑接口,系统设计者可以放心
该接口将通过一些技术和性能的固定
几代人。
的PanelLink数字技术简化了PC和显示器的接口设计
通过解决与高速相关的许多系统的电平的问题
混合信号设计,提供了系统设计者用数字接口
的解决方案,是更快地市场和成本更低。
2001年3月
特点
§
低功耗: 3.3V核心业务
时间交错数据输出,可降低接地
BOUNCE
同步检测:为插件&显示“热插拔”
电缆距离支持: 5m以上用双绞线,
纤维光学准备
符合DVI 1.0 ( DVI是向下
与VESA兼容
P&D
Tm值
和DFP )
支持双链路运行可达330兆
像素/秒
控制
HSYNC
VSYNC
OGND
输出时钟
Si
I
161
A管脚图
GPO
OVCC
QE23
CTL3
CTL2
CTL1
GND
VCC
甚至8位红
OGND
OVCC
QE22
QE21
QE20
QE19
QE18
QE17
QE16
QE15
QE14
ODCK
QO1
QO0
DE
ODD 8位blue
QO2
QO3
QO4
QO5
QO6
QO7
OVCC
OGND
QO8
QO9
QO10
QO11
QO12
QO13
QO14
QO15
VCC
GND
QO16
QO17
QO18
QO19
QO20
QO21
QO22
51
52
53
54
55
56
57
58
59
60
61
62
63
64
65
66
67
68
69
70
71
72
73
74
100
75
76
77
78
79
80
81
82
83
84
85
86
87
88
89
90
91
92
93
94
95
96
97
98
99
25
24
23
22
21
20
19
18
17
16
15
14
13
12
11
10
9
8
7
6
5
4
3
2
1
QE13
QE12
QE11
QE10
QE9
QE8
OGND
OVCC
QE7
QE6
QE5
QE4
QE3
QE2
QE1
QE0
PDO
SCDT
VCC
GND
161A的SiI
100引脚TQFP
( TOP VIEW )
STAG_OUT / SYNC
ODD 8位红
PIXS / M_S
ST
PD
S_D
DIFFERENTIALSIGNAL
PLL
矽映公司
如有更改,恕不另行通知
版权所有
OCK_INV
EXT_RES
CONFIG 。引脚
OGND
AGND
AGND
AGND
AGND
AGND
OVCC
AVCC
AVCC
AVCC
AVCC
保护地
QO23
RX2+
RX1+
RX0+
RX2-
RX1-
RX0-
PVCC
RXC +
RXC-
甚至8位blue
PWR
管理
ODD 8位green
甚至8位green
50
49
48
47
46
45
44
43
42
41
40
39
38
37
36
35
34
33
32
31
30
29
28
27
26
矽映公司
功能框图
PIXS
DF0
OCK_INV
EXT_RES
终止
控制
数据恢复
SYNC2
CH2
数据恢复
SYNC1
CH1
数据恢复
SYNC0
CH0
的SiI 161
A
SII
-DS-0009-D
RX2+
RX2-
RX1+
RX1-
RX0+
RX0-
RXC +
RXC-
PDO
STAG_OUT
ST
录像机
SYNC2
数据
CTL3
CTL2
数据
解码器CTL1
数据
VSYNC
HSYNC
PANEL
之间
脸
逻辑
24
24
录像机
通道
SYNC SYNC1
录像机
SYNC0
QE [23:0 ]
QO [23:0 ]
ODCK
DE
HSYNC
VSYNC
SCDT
CTL1
CTL2
CTL3
录像机
PLL
绝对最大条件
符号
参数
V
CC
电源电压3.3V
V
I
输入电压
V
O
T
A
T
英镑
θ
JA
1
民
-0.3
-0.3
-0.3
-25
-65
典型值
输出电压
环境温度(带电源
应用)
储存温度
热阻(结到
环境)
最大
4.0
V
CC
+
0.3
V
CC
+
0.3
105
150
单位
V
V
V
°C
°C
° C / W
21
注意:如果绝对最大条件超出,可能会出现永久性设备损坏。
2
功能操作应限制在正常工作条件下所描述的条件。
正常工作条件
符号
参数
V
CC
电源电压
V
CCN
电源电压噪声
T
A
环境温度(带电源
应用)
民
3.0
0
典型值
3.3
25
最大
3.6
100
70
单位
V
mV
P-P
°C
矽映公司
2
如有更改,恕不另行通知
矽映公司
DC数字I / O规格
的SiI 161
A
SII
-DS-0009-D
正常工作条件下,除非另有规定。
符号
V
IH
V
IL
V
OH
V
OL
V
CinL
V
CIPL
V
CONL
V
COPL
I
OL
1
参数
高级别输入
电压
低电平输入
电压
高电平的输出
电压
低电平输出
电压
输入钳位电压
1
输入钳位电压
1
输出钳位
电压
1
输出钳位
电压
1
输出漏
当前
条件
民
2
典型值
最大
单位
V
V
V
0.8
2.4
0.4
I
CL
= -18mA
I
CL
= 18毫安
I
CL
= -18mA
I
CL
= 18毫安
高
阻抗
-10
GND -0.8
IVCC + 0.8
GND -0.8
OVCC + 0.8
10
V
V
V
V
V
A
注:通过设计保证。电压冲或上冲不能超过绝对最大条件的脉冲
大于3毫微秒或时钟周期的三分之一。
DC特定网络阳离子
正常工作条件下,除非另有规定。
符号
I
OHD
I
老
参数
高输出驱动器的数据和
控制
低输出驱动器的数据和
控制
V
OUT
V
OUT
条件
= 2.4 V ; ST = 1
ST = 0
= 0.8 V;
ST = 1
ST = 1
ST = 0
ST = 1
ST = 0
ST = 1
ST = 1
ST = 0
民
4.2
2.1
-7
-5.2
-2.6
8.5
4.2
-15
-10.4
-5.2
75
典型值
8
4
-11
-5.5
-2.8
17
9
-20
-16
-8
最大
18
9
-15
-11
-5.5
37
18
-25
-23
-11
1000
1
270
单位
mA
mA
mA
mA
mA
mA
mV
mA
mA
V
OUT
= 0.4 V;
I
OHC
I
OLC
ODCK ,德高驱动
ODCK , DE低驱动
V
OUT
= 2.4 V;
V
OUT
= 0.8V;
V
OUT
= 0.4 V;
V
ID
I
PD
I
CCR
差分输入电压
单端幅度
掉电电流
2
接收器电源电流
I
PDO
接收器电源电流
OUPUTS断电
ODCK=82.5MHz,
2像素/时钟模式
C
负载
= 10pF的
R
EXT_SWING
= 510
典型的模式
3
ODCK=82.5MHz,
2像素/时钟模式
C
负载
= 10pF的
R
EXT_SWING
= 510
最坏的情况下格局
4
ODCK=82.5MHz,
2像素/时钟模式
C
负载
= 10pF的
R
EXT_SWING
= 510
最坏的情况下格局
4
240
270
330
mA
240
mA
注意事项:
1
通过设计保证。
矽映公司
3
如有更改,恕不另行通知
矽映公司
2
的SiI 161
A
SII
-DS-0009-D
发射器必须在掉电模式下,关闭电源或断开当前要根据本
在典型模式中包含的灰度区域,棋盘区域和文本。
黑色和白色的棋盘图案,每个格子是2像素宽。
最大。
3
4
矽映公司
4
如有更改,恕不另行通知
矽映公司
AC规格
正常工作条件下,除非另有规定。
的SiI 161
A
SII
-DS-0009-D
符号
T
DPS
T
CCS
T
IJIT
参数
对内( +到 - )差分输入偏移
1
通道到通道差分输入偏移
1
最坏的情况下差分输入时钟抖动
公差
2,3
由低到高的转变时间:数据与控制
( 70℃, 82.5兆赫, 2像素/时钟, PIXS = 1)
D
汉莎技术公司
由低到高的转变时间:数据与控制
( 70℃, 165兆赫, 1个像素/时钟, PIXS = 0)的
由低到高的转变时间: ODCK
( 70℃, 82.5兆赫, 2像素/时钟, PIXS = 1)
由低到高的转变时间: ODCK
( 70℃, 165兆赫, 1个像素/时钟, PIXS = 0)的
D
HLT
高到低转换时间:数据与控制
( 70℃, 82.5兆赫, 2像素/时钟, PIXS = 1)
高到低转换时间:数据与控制
( 70℃, 165兆赫, 1个像素/时钟, PIXS = 0)的
高到低转换时间: ODCK
( 70℃, 82.5兆赫, 2像素/时钟, PIXS = 1)
高到低转换时间: ODCK
( 70℃, 165兆赫, 1个像素/时钟, PIXS = 0)的
T
格局
数据,DE, VSYNC , HSYNC和CTL [3: 1]设置
时间ODCK下降沿( OCK_INV = 0) ,或
ODCK上升沿( OCK_INV = 1) ,在165兆赫
* OCK_INV = 1
数据,DE, VSYNC , HSYNC和CTL [3: 1]保持时间
从ODCK下降沿( OCK_INV = 0) ,或从
ODCK上升沿( OCK_INV = 1) ,在165兆赫,
* OCK_INV = 0
1
2
3
4
5
条件
165MHz
165MHz
65兆赫
112兆赫
165兆赫
C
L
= 10pF的;
ST = 1
C
L
= 5pF的;
ST = 0
C
L
= 10pF的;
ST = 1
C
L
= 5pF的;
ST = 0
C
L
= 10pF的;
ST = 1
C
L
= 5pF的;
ST = 0
C
L
= 10pF的;
ST = 1
C
L
= 5pF的;
ST = 0
C
L
= 10pF的;
ST = 1
C
L
= 5pF的;
ST = 0
C
L
= 10pF的;
ST = 1
C
L
= 5pF的;
ST = 0
C
L
= 10pF的;
ST = 1
C
L
= 5pF的;
ST = 0
C
L
= 10pF的;
ST = 1
C
L
= 5pF的;
ST = 0
C
L
= 10pF的;
ST = 1
C
L
= 5pF的;
ST = 0
C
L
= 10pF的;
ST = 1
C
L
= 5pF的;
ST = 0
民
典型值
最大
245
4
465
270
182
2.6
2.7
2.4
3.0
1.3
1.7
1.4
1.7
2.8
3.4
2.3
3.3
1.1
1.5
1.2
1.5
单位
ps
ns
ps
ps
ps
ns
ns
ns
ns
ns
ns
ns
ns
ns
ns
ns
ns
ns
ns
ns
ns
ns
0.7
*0.7
0.7
*0.4
3.8
*3.8
4.2
*3.8
ns
ns
T
HOLD
ns
注意事项:
通过设计保证。
抖动定义为每DVI 1.0规格, 4.6节
抖动规格。
抖动时钟恢复单元以每DVI 1.0规格, 4.7节
电气测量程序。
输出时钟的占空比是独立的差分输入时钟的占空比和IDCK占空比。
当发射器被断电测量(见的SiI / AN -0005 “的PanelLink基本设计/应用指南”第2.4节) 。
矽映公司
5
如有更改,恕不另行通知