添加收藏夹  设为首页  深圳服务热线:13692101218  13751165337
51电子网联系电话:13692101218
位置:首页 > IC型号导航 > 首字符S型号页 > 首字符S的型号第1669页 > SY89429A
可编程
频率合成器
(为25MHz至400MHz )
特点
s
在SY89429改善抖动性能
s
为25MHz至400MHz差分PECL输出
s
±
为25ps峰 - 峰输出抖动
s
最小频率过冲
s
合成架构
s
串行3线接口
s
并行接口电
s
内部石英振荡器的参考石英驱动
晶体或PECL源
s
PECL输出可以为+ 3.3V或+ 5V操作
VCC_OUT电源
s
外部环路滤波器优化性能/成本
s
应用说明( AN- 06) ,便于设计插件
s
可在PLCC和SOIC 28引脚封装
发条
SY89429A
描述
该SY89429A是一个通用的,合成的时钟
源针对需要应用串行和
并行接口。其内部的VCO将工作在一个
频率范围从400MHz至800MHz的。该
差分PECL输出可被构造为将VCO
频率除以2 ,4,8或16相构成的输出
除以2的VCO频率,并配有16MHz的
外部石英晶体用于提供参考
频率时,输出频率可以在1MHz的指定
步骤。
引脚配置
GND( TTL)的
V
CC
( TTL)的
V
CC_OUT
FOUT
FOUT
GND
TEST
M[0]
M[1]
M[2]
18
17
1
2
3
4
5
6
7
8
9
10
11
12
13
14
28
27
26
25
24
23
P
●负载
V
CC1
XTAL
2
XTAL
1
REF
\u003c过滤器
V
CC_QUIET
S
●负载
S
数据
S
●时钟
V
CC_OUT
FOUT
FOUT
GND
25 24 23 22 21 20 19
S
●时钟
S
数据
S
●负载
V
CC_QUIET
\u003c过滤器
REF
XTAL1
26
27
28
1
2
3
4
5
6
7
8
9
10 11
N[1]
N[0]
M[8]
M[7]
M[6]
M[5]
M[4]
M[3]
M[4]
M[5]
M[6]
M[7]
M[8]
PLCC
顶视图
16
15
14
13
12
顶视图
SOIC
Z28-1
22
21
20
19
18
17
16
15
P
●负载
M[0]
M[1]
M[2]
XTAL2
V
CC1
M[3]
N[0]
N[1]
GND( TTL)的
应用
s
s
s
s
s
s
s
s
工作站
先进的通信
高端消费
高性能计算
RISC CPU时钟
图形像素时钟
测试设备
其它高性能的基于处理器的
应用
1
TEST
V
CC
( TTL)的
冯:H
修订: / 0
发行日期: 1998年10月
麦克雷尔
发条
SY89429A
框图
+5.0V
÷8
F
REF
PLL
相位检测器
VCO
10-25MHz
基本
水晶
or
PECL
来源
PECL
OSC
÷M
400 – 800
兆赫
÷N
FOUT
3线
接口
串行
并行
接口
逻辑
TEST
配置信息
详细的框图。
+5.0V
2
LOOP_FILTER
FREF
3
LOOP_REF
1
V
CC_QUIET
+5.0V
6, 21
V
CC1
÷8
相位检测器
VCO
400-800
兆赫
T110
÷N
(2,4,8,16)
V
CC_OUT
+5.0V
25
24
23
FOUT
FOUT
10–25MHz
基本
水晶
or
PECL
来源
4
XTAL1
OSC
9位÷ M
计数器
L = LATCH
H =透明
1
0
5
XTAL2
FOUT ÷ 4 - 7
28
S_
负载
P_
负载
7
LATCH
LATCH
S_
时钟
÷ M — 6
LATCH
0
1
0
1
LOW - 5
FOUT - 4
÷M— 3
FREF - 2
20
TEST
S_
数据
S_
时钟
27
26
HIGH = 1
9位SR
2位的SR
3位的SR
0
8 -> 16
9
M[8:0]
17,18
2
N[1:0]
19,22
注意:
引脚数引用PLCC引脚排列。
2
麦克雷尔
发条
SY89429A
引脚说明
输入
XTAL1 , XTAL2
这些销形成一个振荡器,当连接到一个外部
水晶。该晶体是串联谐振。或者,这些
引脚可以由外部进行驱动100K PECL电平
源。
S_
负载
这TTL引脚加载配置锁存器的内容
的移位寄存器。该锁存器是透明的,当这
信号为高电平;因此,寄存器的数据必须是稳定的
HIGH到LOW S_过渡
负载
正确操作。
S_
数据
这个TTL引脚是输入到串行配置移
寄存器。
S_
时钟
此TTL电针钟表串行配置的移位寄存器。上
此信号的上升沿,从S_数据
数据
进行采样。
P_
负载
这TTL引脚加载配置锁存器的内容
并行输入。该锁存器是透明的,当这
信号为低电平;因此,该并行数据必须是稳定的
低到高P_过渡
负载
正确操作。
M[8:0]
这些TTL引脚用来配置PLL环路分频器。
他们采样P_的低到高的转变
负载
.
M [ 8]是MSB中,M [0]是LSB 。在M中的二进制计数
销相当于为PLL分频值。
N[1:0]
这些TTL引脚用来配置输出分频器
模量。他们被采样到低到高的转变
P_的
负载
.
N[1:0]
00
01
10
11
输出部
2
4
8
16
输出
FOUT , FOUT
这些差分正ECL参考信号( PECL )
是合成器的输出。
TEST
这个TTL输出的功能由串行确定
配置位T [ 2 : 0 ] 。
动力
V
CC1
这是正电源的芯片和被正常地连接
为+ 5.0V 。
V
CC_OUT
这是PECL输出, FOUT和正参考
FOUT 。它被限制为小于或等于
VCC1
.
V
CC_QUIET
这是正电源的PLL和应作为加热器
免费尽可能低抖动的操作。
GND
这些引脚是负电源的芯片,并
通常都连接到地。
其他
LOOP_FILTER
这是一个模拟I / O引脚,提供了环路滤波器的
PLL 。
LOOP_REF
这是一个模拟I / O引脚,提供了一个参考电压
该PLL 。
3
麦克雷尔
发条
SY89429A
与16MHZ输入
VCO频率
(兆赫)
400
402
404
406
794
796
798
800
M的数量
200
201
202
203
397
398
399
400
256
M8
0
0
0
0
1
1
1
1
128
M7
1
1
1
1
1
1
1
1
64
M6
1
1
1
1
0
0
0
0
32
M5
0
0
0
0
0
0
0
0
16
M4
0
0
0
0
0
0
0
1
8
M3
1
1
1
1
1
1
1
0
4
M2
0
0
0
0
1
1
1
0
2
M1
0
0
1
1
0
1
1
0
1
M0
0
1
0
1
1
0
1
0
绝对最大额定值
(1)
符号
V
CC
V
I
I
OUT
T
商店
T
A
注意:
如果绝对最大额定值被超过,可能会出现1永久性设备损坏。这是一个额定值只和功能的操作是不是在暗示
条件比本数据表中的操作部分详述的其他。长期在绝对最大RATlNG条件下长时间可能
影响器件的可靠性。
参数
电源电压
输入电压
输出源
储存温度
工作温度
连续
浪涌
价值
-0.5到+7.0
-0.5到+7.0
50
100
-65到+150
-0至+75
单位
V
V
mA
°C
°C
功能说明
内部振荡器使用外部石英晶体作为
依据其频率基准。基准电压源的输出
振荡器由8被发送到相位前分割
探测器。用16MHz晶振,这提供了一个参考频率
的2MHz的。
在PLL中的VCO工作的范围内400-
800MHz的。它的输出端通过由构成的分压器按比例
无论是串行或并行的接口。此回路的输出
除法器也被施加到相位检测器。
鉴相器和环路滤波器迫使VCO输出
频率为M倍,通过调整基准频率
VCO控制电压。需要注意的是对于M的某些值(要么太
高或过低) ,PLL将无法实现环锁。外循环
过滤器组件被用于允许对最佳相位抖动
性能。
该VCO的输出也通过一个输出
被发送到的PECL输出驱动器之前除法器。输出
分频器或者通过串行或并行配置
接口,并可以提供四个分频比(2 ,4,8或16)之一。
这个除法器延伸部分的性能,同时提供
一个占空比为50% 。
输出驱动器从输出分频器采用差分驱动
并能够驱动一对传输线终止
4
在50Ω 。用于输出驱动器的正参考由设置
一个专用的电源引脚(V
CC_OUT
),以减少噪声,并提供
应用的灵活性。
构造逻辑有两部分:串联和并联。
并行接口使用的值在M [ 8:0]和N [1 :0]的
输入配置内部计数器。在系统正常
复位时, P_
负载
输入保持低电平,直到一段时间后,
电源变为有效。随着S_
负载
保持为低电平,在LOW-
到高P_过渡
负载
,平行输入捕获。
并行接口的优先级高于所述串行接口。
被设置在M个内部上拉电阻[8:0 ]和N [1:0 ]
投入减少元件数量。
串行接口逻辑与一个14位的移位来实现
注册方案。每个上升沿一旦寄存器移
S_
时钟
输入。串行输入S_
数据
必须满足设置和
在这个数据的AC参数部分指定举行时间
表。随着P_
负载
举高,配置龙头将
捕捉高到低的优势,在移位寄存器中的值
在对S_
负载
输入。见编程节以了解更多
信息。
测试输出反映了各种内部节点值是
位串行数据流中:通过T [0 2]控制。见
有关更多信息,编程部分。
麦克雷尔
发条
SY89429A
编程接口
编程器件时,通过适当完成
配置内部分隔,以产生所希望的
频率处的输出。输出频率可以是
代表的这个公式:
M
值为fXTAL
FOUT = (
)x
8
N
其中f
XTAL
是晶体频率, M是环路除法
模量,和N是输出分频器模量。应注意的是
可以选择的M值,使得在PLL无法
实现循环锁定。为了避免这种情况,始终确保M是
选择为200
M
400为16MHz的输入参考。
M [ 8:0]和N [ 1:0] ,通常在上电时指定一次,
通过并行接口,然后可能再次通过
串行接口。这种方法允许设计师带来
向上以一个频率的应用程序,然后改变或细
调的时钟,以控制串行接口的能力
变得可用。为了最大限度地减少在频率瞬变
域,输出应在最小步长大小而变化
可能。
T2
0
0
0
0
1
1
1
1
T1
0
0
1
1
0
0
1
1
T0
0
1
0
1
0
1
0
1
FREF
TEST
数据输出 - 最后位SR
FOUT / FOUT
FVCO
÷
N
FVCO
÷
N
FVCO
÷
N
FVCO
÷
N
FVCO
÷
N
FVCO
÷
N
S_
时钟
÷
N
FVCO
÷
N
M计数器输出
FOUT
S_
时钟
÷
M
FOUT
÷
4
测试输出为几个中的一个提供可见性
内部节点(如通过T测定[1:0 ]中的串行比特
配置流)。它不是通过平行配置的
界面。虽然它是可以选择的节点
表示FOUT ,将TTL输出可能不能够切换
足够快一些的更高的输出频率。在T2 ,
T1 , T0配置锁存器预设为000时P_LOAD
低,从而使FOUT输出作为无抖动成为可能。
串行配置端口可用于选择的所述一个
复用功能该引脚。
测试寄存器装入的前三个比特, N个
注册到未来两年的M寄存器与八强
对S_数据流的比特
数据
输入。对于每个寄存器
最显著位被首先加载(T2, N1和M8) 。
当T [2:0 ]被设定为100的SY89429A被置于PLL的
旁路模式。在这种模式下, S_
时钟
输入被直接送入
成M和N分频器。 N分频器驱动FOUT
差分对和所述M计数器驱动测试输出引脚。
在这种模式下, S_
时钟
输入可用于低速
板级功能测试和调试。旁路PLL和
驾驶FOUT直接为用户提供了在测试更多的控制
通过时钟树发送时钟(详细见框图) 。
由于S_
时钟
是一个TTL电平的输入频率
不限于250MHz的或更少。这意味着最快的FOUT
引脚可通过S_进行切换
时钟
是125MHz的作为
在N计数器的最小分频比为2。注意,对M
在测试输出计数器输出将不会是一个50%的占空比
由于该方法的分频器来实现。
S
●时钟
S
数据
T2
T1
第一次
T0
N1
N0
M8
M7
M6
M5
M4
M3
M2
M1
M0
LAST
S
●负载
M[8:0]
N[1:0]
M,N
P
●负载
输入S_
数据
到M0则M1,则M 2,等等,如上文所示。
5
查看更多SY89429APDF信息
推荐型号
供货商
型号
厂家
批号
数量
封装
单价/备注
操作
    QQ: 点击这里给我发消息 QQ:2880707522 复制 点击这里给我发消息 QQ:2369405325 复制

    电话:0755-82780082
    联系人:杨小姐
    地址:深圳市福田区振兴路156号上步工业区405栋3层

    SY89429A
    -
    -
    -
    -
    终端采购配单精选

查询更多SY89429A供应信息

深圳市碧威特网络技术有限公司
 复制成功!