麦克雷尔INC 。
SY89221U
引脚说明
引脚数
1, 2
3, 4
15, 16
17, 18
5, 8,
11, 14
引脚名称
FSELA1 , FSELA0
FSELB1 , FSELB0
FSELC1 , FSELC0
FSELD1 , FSELD0
IN0 , / IN0
IN1 , / IN1
引脚功能
单端输入:这些TTL / CMOS输入选择分频比为每个四
输出银行。请注意,每个这些输入在内部连接到一为25kΩ的上拉
电阻将默认为逻辑高电平状态,如果处于打开状态。在输入切换阈值是
V
CC
/2.
差动输入:这些输入对是差分信号输入到该设备。他们
接受AC或DC耦合信号小到100mV的。内部的输入对
终止于VT引脚通过50Ω 。注意,这些输入将默认为一个不确定
状态,如果处于打开状态。请参阅“输入接口应用”部分了解更多
详细信息。
输入端接中心抽头:差分输入对的每一侧终止于VT
引脚。在VT引脚提供一个中心抽头到终端网络的最大接口
灵活性。请参阅“输入接口应用程序”一节了解更多详情。
参考电压:这些输出偏置到V
CC
-1.2V 。它们被用于AC耦合
投入和/ IN 。直接连接VREF -AC到相应的VT引脚。带旁路
0.01μF的低ESR电容VCC 。由于驱动能力有限,在VREF -AC引脚
仅用于驱动其各自的VT引脚。最大的灌/拉电流为± 1.5毫安。
请参阅“输入接口应用”一节了解更多详情。
单端输入:此TTL / CMOS兼容的主复位功能异步
设置如此低产出,免费输出高电平,并保持他们的状态
只要/ MR仍然很低。该输入在内部连接到一个25kΩ的上拉电阻
并且将默认为逻辑高电平状态,如果处于打开状态。在输入切换阈值是V
CC
/2.
单端输入:此TTL / CMOS兼容输入选择输入到
多路复用器。注意,此输入在内部连接到一为25kΩ的上拉电阻而将
默认为逻辑高电平状态,如果处于打开状态。在输入切换阈值是V
CC
/2.
正电源。绕过一个0.1μF || 0.01μF的低ESR电容尽量靠近V
CC
销越好。
6, 12
VT0 , VT1
7,
13
VREF-AC0,
VREF-AC1
9
/先生
10
CLK_SEL
20, 25, 30, 33,
40
41, 48, 50, 55,
62
21, 22
23, 24
26, 27
28, 29
31
34, 35,
36, 37
38, 39,
42, 43
44, 45,
46, 47
51, 52
53, 54
56, 57
58, 59
60, 61
VCC
/ QC0 , QC0
/ QC1 , QC1
/ QC2 , QC2
/ QC3 , QC3
NC
/ QD0 , QD0
/ QD1 , QD1
/ QD2 , QD2
/ QD 3 , QD 3
/ QD4 , QD4
/ QD5 , QD5
/ QA0 , QA0
/ QA1 , QA1
/ QB0 , QB0
/ QB1 , QB1
/ QB2 , QB2
通过FSELC0和FSELC1控制C银行LVPECL差分输出对。请参阅
“功能表”的详细信息。未使用的输出对可能被悬空。每路输出
专为驱动为800mV到50Ω端接于V
CC
– 2V.
无连接。
通过FSELD0和FSELD1控制组D LVPECL差分输出对。请参阅
“功能表”的详细信息。未使用的输出对可能被悬空。每路输出
专为驱动为800mV到50Ω端接于V
CC
– 2V.
通过FSELA0和FSELA1控制银行A LVPECL差分输出对。请参阅
“功能表”的详细信息。未使用的输出对可能被悬空。每路输出
专为驱动为800mV到50Ω端接于V
CC
– 2V.
通过FSELB0和FSELB1控制B银行LVPECL差分输出对。请参阅
“功能表”的详细信息。未使用的输出对可能被悬空。每路输出
专为驱动为800mV到50Ω端接于V
CC
– 2V.
2007年1月
4
M9999-012407-B
hbwhelp@micrel.com
或(408) 955-1690