添加收藏夹  设为首页  深圳服务热线:13751165337  13692101218
51电子网联系电话:13751165337
位置:首页 > IC型号导航 > 首字符S型号页 > 首字符S的型号第1052页 > SY89218U
SY89218U
精密1:15 LVDS扇出缓冲器以2: 1
MUX和四÷ 1 / ÷ 2 / 4 ÷时钟分频器输出
银行
概述
该SY89218U是2.5V精密,高速,
集成的时钟分频器和LVDS扇出缓冲器可
处理时钟可达1.5GHz 。优化
通信应用,所述四个独立
受控的输出银行相匹配,并且可以是
通过( ÷ 1 ) ÷ 2 ÷或4分频比配置为合格。
差分输入包括Micrel的独特的, 3针
输入终端的体系结构,它允许用户以
接口的任何差分信号(交流或直流耦合)
小到100mV的( 200mV的
PP
)没有任何电平转换
或终端电阻网络中的信号路径。该
低偏移,低抖动输出为LVDS兼容
极快的上升/下降时间保证是小于
200ps.
在/ MR (主复位)输入异步复位
输出。不声明后的四时钟延迟/ MR允许
专柜同步,并开始从输出
相同的状态,没有任何矮脉冲。
该SY89218U是麦瑞半导体的精密边缘的一部分
产品系列。所有支持文档,可以发现
在麦克雷尔公司的网站:
www.micrel.com 。
特点
低抖动LVDS输出银行独立
可编程÷ 1 , ÷ 2 ÷和4分频选项
四个输出银行,15个总产出
保证AC性能随温度和
电压:
- 接受一个时钟频率高达1.5GHz
- <1600ps IN到输出的传播延迟
<200ps上升/下降时间
- 在银行歪斜<35ps
故障安全输入
- 防止振荡输出
超低抖动设计:
<1ps
RMS
随机抖动
<10ps
PP
总抖动(时钟)
正在申请专利的输入终端和VT引脚接受
直流和交流耦合输入( CML , PECL , LVDS )
LVDS兼容输出
CMOS / TTL兼容的输出使能( EN)和
分选控制
2.5V ± 5 %电源
-40 ° C至+ 85 °C温度范围
可提供64引脚TQFP
应用
所有的SONET / SDH应用
所有的光纤通道应用
全千兆以太网应用
MARKETS
LAN / WAN路由器/交换机
存储
测试与测量
精密Edge是麦克雷尔公司的注册商标。
麦克雷尔公司 2180财富驱动圣何塞,加利福尼亚95131 USA 电话: +1 ( 408 ) 944-0800 传真:+ 1 ( 408 ) 474-1000 http://www.micrel.com
2007年1月
M9999-012407-B
hbwhelp@micrel.com
或(408) 955-1690
麦克雷尔INC 。
SY89218U
功能框图
2007年1月
2
M9999-012407-B
hbwhelp@micrel.com
或(408) 955-1690
麦克雷尔INC 。
SY89218U
订购信息
(1)
产品型号
SY89218UHY
SY89218UHYTR
注意事项:
1.联系工厂用于芯片的可用性。骰子是保证在T
A
= 25 ° C,仅直流ELECTRICALS 。
2.磁带和卷轴。
(2)
TYPE
T64-1
T64-1
操作
范围
产业
产业
包装标志
SY89218UHY与
无铅扎线指标
SY89218UHY与
无铅扎线指标
领导
无铅
雾锡
无铅
雾锡
引脚配置
64引脚EPAD - TQFP ( T64-1 )
2007年1月
3
M9999-012407-B
hbwhelp@micrel.com
或(408) 955-1690
麦克雷尔INC 。
SY89218U
引脚说明
引脚数
1, 2
3, 4
15, 16
17, 18
5, 8,
11, 14
引脚名称
FSELA1 , FSELA0
FSELB1 , FSELB0
FSELC1 , FSELC0
FSELD1 , FSELD0
IN0 , / IN0
IN1 , / IN1
引脚功能
单端输入:这些TTL / CMOS输入选择分频比为每个
四家银行的输出。请注意,每个这些输入在内部连接到一为25kΩ
上拉电阻和将默认为逻辑高电平状态,如果处于打开状态。输入切换
门槛V
CC
/2.
差动输入:这些输入对是差分信号输入到该设备。
这些输入接收AC或DC耦合信号小到100mV的。输入对
在内部终止于VT引脚通过50Ω 。注意,这些输入将默认为一个
不确定的状态,如果处于打开状态。请参阅“输入接口应用”
更多的细节部分。
输入端接中心抽头:差分输入对的每一侧终止于VT
引脚。在VT引脚提供一个中心抽头到终端网络的最大接口
灵活性。请参阅“输入接口应用程序”一节了解更多详情。
参考电压:这些输出偏置到V
CC
-1.2V 。它们被用于AC耦合
投入和/ IN 。直接连接VREF -AC到相应的VT引脚。带旁路
0.01μF的低ESR电容VCC 。由于驱动能力有限,在VREF -AC引脚
仅用于驱动其各自的VT引脚。最大的灌/拉电流为± 1.5毫安。
请参阅“输入接口应用”一节了解更多详情。
单端输入:此TTL / CMOS兼容的主复位功能异步
设置如此低产出,免费输出高电平,并保持他们的状态
只要/ MR仍然很低。该输入在内部连接到一个25kΩ的上拉
电阻将默认为逻辑高电平状态,如果处于打开状态。在输入切换阈值是
V
CC
/2.
单端输入:此单端TTL / CMOS兼容输入选择输入
到多路复用器。注意,此输入在内部连接到一为25kΩ的上拉电阻
并且将默认为逻辑高电平状态,如果处于打开状态。在输入切换阈值是V
CC
/2.
正电源。绕过一个0.1μF || 0.01μF的低ESR电容尽量靠近
V
CC
销越好。
6, 12
VT0 , VT1
7,
13
VREF-AC0,
VREF-AC1
9
/先生
10
CLK_SEL
20, 25, 30, 33,
40
41, 48, 50, 55,
62
21, 22
23, 24
26, 27
28, 29
31
34, 35,
36, 37
38, 39,
42, 43
44, 45,
46, 47
51, 52
53, 54
56, 57
58, 59
60, 61
VCC
/ QC0 , QC0
/ QC1 , QC1
/ QC2 , QC2
/ QC3 , QC3
NC
/ QD0 , QD0
/ QD1 , QD1
/ QD2 , QD2
/ QD 3 , QD 3
/ QD4 , QD4
/ QD5 , QD5
/ QA0 , QA0
/ QA1 , QA1
/ QB0 , QB0
/ QB1 , QB1
/ QB2 , QB2
通过FSELC1和FSELC0控制C银行LVDS差分输出对。请参阅
“功能表”的详细信息。未使用的输出对应该100Ω终止
跨越差动对
无连接。
组D LVDS由FSELD1和FSELD0控制差分输出对。请参阅
“功能表”的详细信息。未使用的输出对应该100Ω终止
跨越差动对
通过FSELA1和FSELA0控制银行A LVDS差分输出对。请参阅
“功能表”的详细信息。未使用的输出对应该100Ω终止
跨越差动对
通过FSELB1和FSELB0控制B银行LVDS差分输出对。请参阅
“功能表”的详细信息。未使用的输出对应该100Ω终止
跨越差动对
2007年1月
4
M9999-012407-B
hbwhelp@micrel.com
或(408) 955-1690
麦克雷尔INC 。
SY89218U
引脚说明
(续)
引脚数
64
引脚名称
EN
引脚功能
单端输入:此TTL / CMOS输入启用和禁用输出。这是
内部连接到一个25kΩ的上拉电阻,并默认为逻辑高电平状态,如果不
开。禁用时,真正的输出变为低电平和互补输出切换到HIGH 。
输入切换阈值是V
CC
/ 2 。为输入使能和禁止功能
说明,请参阅图2d和2e 。
地面和裸露焊盘必须连接到主板上的同一个接地平面。
19, 32, 49, 63
GND ,
裸露焊盘
功能表
/先生
1
1
1
1
1
1
1
0
注意事项:
1.
2.
3.
4.
/ MR异步强制Q为低电平( / Q到高) 。
EN势力q低2至6个输入时钟周期EN的下降沿之后。请参阅“时序图”部分。
EN后EN的上升沿同步地使2和6的输入时钟周期之间的Q值。请参阅“时序图”部分。
FSEL有效每个银行的A, B,C和D的银行可以编程相互独立的。
(1)
EN
(2, 3)
CLK_SEL
0
1
0
1
0
1
X
X
FSELx0
0
0
1
1
X
X
X
X
(4)
FSELx1
0
0
0
0
1
1
X
X
(4)
Q
IN0÷1
IN1÷1
IN0÷2
IN1÷2
IN0÷4
IN1÷4
0
0
1
1
1
1
1
1
0
X
2007年1月
5
M9999-012407-B
hbwhelp@micrel.com
或(408) 955-1690
SY89221U
精密1:15 LVPECL扇出缓冲器,
2 : 1 MUX和四÷ 1 / ÷ 2 / 4 ÷时钟分频器
输出银行
概述
该SY89221U是2.5 / 3.3V的精密,高速,
集成的时钟分频器和LVPECL扇出缓冲器
能够处理时钟可达1.5GHz 。优化
用于通信应用,这四个
独立控制的输出银行的相位
匹配,并且可以通过÷ 1被配置为通,
÷2 ÷或4分频比。
差分输入包括Micrel的独特的, 3针
输入终端的体系结构,它允许用户以
接口的任何差分信号(交流或直流耦合)
小到100mV的( 200mV的
PP
)没有任何电平
信号在移动或终止电阻网络
路径。低偏移,低抖动输出LVPECL
以极快的上升/下降时间是兼容
保证是小于220ps 。
在/ MR (主复位)输入异步复位
的输出。不声明/ MR后的四时钟延迟
使计数器同步并启动
从同态输出没有任何矮脉冲。
该SY89221U是麦瑞半导体的精密边缘的一部分
产品系列。所有支持文档可
发现在麦克雷尔公司的网站:
www.micrel.com 。
特点
四低偏移的LVPECL输出银行
独立的可编程÷ 1 , ÷ 2 ÷和4分
选项
四个输出银行,15个总产出
保证AC性能随温度和
电压:
- 接受一个时钟频率高达1.5GHz
- <1600ps IN到输出的传播延迟
- <270ps上升/下降时间
- <35 PS内银行歪斜
故障安全输入
- 防止振荡输出
超低抖动设计:
<1ps
RMS
随机抖动
<10ps
PP
总抖动(时钟)
正在申请专利的输入终端和VT引脚
接受直流和交流耦合输入( CML , PECL ,
LVDS )
CMOS / TTL兼容的输出使能( EN)和
分选控制
2.5V ±5%或3.3V ± 10%的电力供应
-40 ° C至+ 85 °C温度范围
可提供64引脚TQFP
应用
所有的SONET / SDH应用
所有的光纤通道应用
全千兆以太网应用
MARKETS
LAN / WAN路由器/交换机
企业级服务器
存储
测试与测量
精密Edge是麦克雷尔公司的注册商标。
麦克雷尔公司 2180财富驱动圣何塞,加利福尼亚95131 美国电话+1 (
408
) 944-0800 传真:+ 1 ( 408 ) 474-1000 http://www.micrel.com
2007年1月
M9999-012407-B
hbwhelp@micrel.com
或(408) 955-1690
麦克雷尔INC 。
SY89221U
功能框图
2007年1月
2
M9999-012407-B
hbwhelp@micrel.com
或(408) 955-1690
麦克雷尔INC 。
SY89221U
订购信息
(1)
产品型号
SY89221UHY
SY89221UHYTR
注意事项:
1.联系工厂用于芯片的可用性。骰子是保证在T
A
= 25 ° C,仅直流ELECTRICALS 。
2.磁带和卷轴。
(2)
TYPE
T64-1
T64-1
操作
范围
产业
产业
包装标志
SY89221UHY与
无铅扎线指标
SY89221UHY与
无铅扎线指标
领导
无铅
雾锡
无铅
雾锡
引脚配置
64引脚EPAD - TQFP ( T64-1 )
2007年1月
3
M9999-012407-B
hbwhelp@micrel.com
或(408) 955-1690
麦克雷尔INC 。
SY89221U
引脚说明
引脚数
1, 2
3, 4
15, 16
17, 18
5, 8,
11, 14
引脚名称
FSELA1 , FSELA0
FSELB1 , FSELB0
FSELC1 , FSELC0
FSELD1 , FSELD0
IN0 , / IN0
IN1 , / IN1
引脚功能
单端输入:这些TTL / CMOS输入选择分频比为每个四
输出银行。请注意,每个这些输入在内部连接到一为25kΩ的上拉
电阻将默认为逻辑高电平状态,如果处于打开状态。在输入切换阈值是
V
CC
/2.
差动输入:这些输入对是差分信号输入到该设备。他们
接受AC或DC耦合信号小到100mV的。内部的输入对
终止于VT引脚通过50Ω 。注意,这些输入将默认为一个不确定
状态,如果处于打开状态。请参阅“输入接口应用”部分了解更多
详细信息。
输入端接中心抽头:差分输入对的每一侧终止于VT
引脚。在VT引脚提供一个中心抽头到终端网络的最大接口
灵活性。请参阅“输入接口应用程序”一节了解更多详情。
参考电压:这些输出偏置到V
CC
-1.2V 。它们被用于AC耦合
投入和/ IN 。直接连接VREF -AC到相应的VT引脚。带旁路
0.01μF的低ESR电容VCC 。由于驱动能力有限,在VREF -AC引脚
仅用于驱动其各自的VT引脚。最大的灌/拉电流为± 1.5毫安。
请参阅“输入接口应用”一节了解更多详情。
单端输入:此TTL / CMOS兼容的主复位功能异步
设置如此低产出,免费输出高电平,并保持他们的状态
只要/ MR仍然很低。该输入在内部连接到一个25kΩ的上拉电阻
并且将默认为逻辑高电平状态,如果处于打开状态。在输入切换阈值是V
CC
/2.
单端输入:此TTL / CMOS兼容输入选择输入到
多路复用器。注意,此输入在内部连接到一为25kΩ的上拉电阻而将
默认为逻辑高电平状态,如果处于打开状态。在输入切换阈值是V
CC
/2.
正电源。绕过一个0.1μF || 0.01μF的低ESR电容尽量靠近V
CC
销越好。
6, 12
VT0 , VT1
7,
13
VREF-AC0,
VREF-AC1
9
/先生
10
CLK_SEL
20, 25, 30, 33,
40
41, 48, 50, 55,
62
21, 22
23, 24
26, 27
28, 29
31
34, 35,
36, 37
38, 39,
42, 43
44, 45,
46, 47
51, 52
53, 54
56, 57
58, 59
60, 61
VCC
/ QC0 , QC0
/ QC1 , QC1
/ QC2 , QC2
/ QC3 , QC3
NC
/ QD0 , QD0
/ QD1 , QD1
/ QD2 , QD2
/ QD 3 , QD 3
/ QD4 , QD4
/ QD5 , QD5
/ QA0 , QA0
/ QA1 , QA1
/ QB0 , QB0
/ QB1 , QB1
/ QB2 , QB2
通过FSELC0和FSELC1控制C银行LVPECL差分输出对。请参阅
“功能表”的详细信息。未使用的输出对可能被悬空。每路输出
专为驱动为800mV到50Ω端接于V
CC
– 2V.
无连接。
通过FSELD0和FSELD1控制组D LVPECL差分输出对。请参阅
“功能表”的详细信息。未使用的输出对可能被悬空。每路输出
专为驱动为800mV到50Ω端接于V
CC
– 2V.
通过FSELA0和FSELA1控制银行A LVPECL差分输出对。请参阅
“功能表”的详细信息。未使用的输出对可能被悬空。每路输出
专为驱动为800mV到50Ω端接于V
CC
– 2V.
通过FSELB0和FSELB1控制B银行LVPECL差分输出对。请参阅
“功能表”的详细信息。未使用的输出对可能被悬空。每路输出
专为驱动为800mV到50Ω端接于V
CC
– 2V.
2007年1月
4
M9999-012407-B
hbwhelp@micrel.com
或(408) 955-1690
麦克雷尔INC 。
SY89221U
引脚说明
(续)
引脚数
64
引脚名称
EN
引脚功能
单端输入:此TTL / CMOS输入启用和禁用输出。这是
内部连接到一个25kΩ的上拉电阻,并默认为逻辑高电平状态,如果不
开。禁用时,真正的输出变为低电平和互补输出开关
HIGH 。输入切换阈值是V
CC
/ 2 。为输入使能和禁止功能
说明,请参阅图2d和2e 。
地面和裸露焊盘必须连接到主板上的同一个接地平面。
19, 32, 49, 63
GND ,
裸露焊盘
功能表
/先生
1
1
1
1
1
1
1
0
注意事项:
1.
2.
3.
4.
/ MR异步强制Q LOW ( / Q HIGH ) 。
EN势力q低2至6个输入时钟周期EN的下降沿之后。请参阅“时序图”部分。
EN同步地使2和6的输入时钟周期之间的输出后EN的上升沿。请参阅“时序图”部分。
FSEL有效每个银行的A, B,C和D的银行可以编程相互独立的。
(1)
EN
(2, 3)
CLK_SEL
0
1
0
1
0
1
X
X
FSELx0
0
0
1
1
X
X
X
X
(4)
FSELx1
0
0
0
0
1
1
X
X
(4)
Q
IN0÷1
IN1÷1
IN0÷2
IN1÷2
IN0÷4
IN1÷4
0
0
1
1
1
1
1
1
0
X
2007年1月
5
M9999-012407-B
hbwhelp@micrel.com
或(408) 955-1690
SY89218U
精密1:15 LVDS扇出缓冲器以2: 1
MUX和四÷ 1 / ÷ 2 / 4 ÷时钟分频器输出
银行
概述
该SY89218U是2.5V精密,高速,
集成的时钟分频器和LVDS扇出缓冲器可
处理时钟可达1.5GHz 。优化
通信应用,所述四个独立
受控的输出银行相匹配,并且可以是
通过( ÷ 1 ) ÷ 2 ÷或4分频比配置为合格。
差分输入包括Micrel的独特的, 3针
输入终端的体系结构,它允许用户以
接口的任何差分信号(交流或直流耦合)
小到100mV的( 200mV的
PP
)没有任何电平转换
或终端电阻网络中的信号路径。该
低偏移,低抖动输出为LVDS兼容
极快的上升/下降时间保证是小于
200ps.
在/ MR (主复位)输入异步复位
输出。不声明后的四时钟延迟/ MR允许
专柜同步,并开始从输出
相同的状态,没有任何矮脉冲。
该SY89218U是麦瑞半导体的精密边缘的一部分
产品系列。所有支持文档,可以发现
在麦克雷尔公司的网站:
www.micrel.com 。
特点
低抖动LVDS输出银行独立
可编程÷ 1 , ÷ 2 ÷和4分频选项
四个输出银行,15个总产出
保证AC性能随温度和
电压:
- 接受一个时钟频率高达1.5GHz
- <1600ps IN到输出的传播延迟
<200ps上升/下降时间
- 在银行歪斜<35ps
故障安全输入
- 防止振荡输出
超低抖动设计:
<1ps
RMS
随机抖动
<10ps
PP
总抖动(时钟)
正在申请专利的输入终端和VT引脚接受
直流和交流耦合输入( CML , PECL , LVDS )
LVDS兼容输出
CMOS / TTL兼容的输出使能( EN)和
分选控制
2.5V ± 5 %电源
-40 ° C至+ 85 °C温度范围
可提供64引脚TQFP
应用
所有的SONET / SDH应用
所有的光纤通道应用
全千兆以太网应用
MARKETS
LAN / WAN路由器/交换机
存储
测试与测量
精密Edge是麦克雷尔公司的注册商标。
麦克雷尔公司 2180财富驱动圣何塞,加利福尼亚95131 USA 电话: +1 ( 408 ) 944-0800 传真:+ 1 ( 408 ) 474-1000 http://www.micrel.com
2007年8月
M9999-082407-C
hbwhelp@micrel.com
或(408) 955-1690
麦克雷尔INC 。
SY89218U
功能框图
2007年8月
2
M9999-082407-C
hbwhelp@micrel.com
或(408) 955-1690
麦克雷尔INC 。
SY89218U
订购信息
(1)
产品型号
SY89218UHY
SY89218UHYTR
(2)
注意事项:
1.联系工厂用于芯片的可用性。骰子是保证在T
A
= 25 ° C,仅直流ELECTRICALS 。
2.磁带和卷轴。
TYPE
T64-1
T64-1
操作
范围
产业
产业
包装标志
SY89218UHY与
无铅扎线指标
SY89218UHY与
无铅扎线指标
领导
无铅
雾锡
无铅
雾锡
引脚配置
64引脚EPAD - TQFP ( T64-1 )
2007年8月
3
M9999-082407-C
hbwhelp@micrel.com
或(408) 955-1690
麦克雷尔INC 。
SY89218U
引脚说明
引脚数
1, 2
3, 4
15, 16
17, 18
5, 8,
11, 14
引脚名称
FSELA1 , FSELA0
FSELB1 , FSELB0
FSELC1 , FSELC0
FSELD1 , FSELD0
IN0 , / IN0
IN1 , / IN1
引脚功能
单端输入:这些TTL / CMOS输入选择分频比为每个
四家银行的输出。请注意,每个这些输入在内部连接到一为25kΩ
上拉电阻和将默认为逻辑高电平状态,如果处于打开状态。输入切换
门槛V
CC
/2.
差动输入:这些输入对是差分信号输入到该设备。
这些输入接收AC或DC耦合信号小到100mV的。输入对
在内部终止于VT引脚通过50Ω 。注意,这些输入将默认为一个
不确定的状态,如果处于打开状态。请参阅“输入接口应用”
更多的细节部分。
输入端接中心抽头:差分输入对的每一侧终止于VT
引脚。在VT引脚提供一个中心抽头到终端网络的最大接口
灵活性。请参阅“输入接口应用程序”一节了解更多详情。
参考电压:这些输出偏置到V
CC
-1.2V 。它们被用于AC耦合
投入和/ IN 。直接连接VREF -AC到相应的VT引脚。带旁路
0.01μF的低ESR电容VCC 。由于驱动能力有限,在VREF -AC引脚
仅用于驱动其各自的VT引脚。最大的灌/拉电流为± 1.5毫安。
请参阅“输入接口应用”一节了解更多详情。
单端输入:此TTL / CMOS兼容的主复位功能异步
设置如此低产出,免费输出高电平,并保持他们的状态
只要/ MR仍然很低。该输入在内部连接到一个25kΩ的上拉
电阻将默认为逻辑高电平状态,如果处于打开状态。在输入切换阈值是
V
CC
/2.
单端输入:此单端TTL / CMOS兼容输入选择输入
到多路复用器。注意,此输入在内部连接到一为25kΩ的上拉电阻
并且将默认为逻辑高电平状态,如果处于打开状态。在输入切换阈值是V
CC
/2.
正电源。绕过一个0.1μF || 0.01μF的低ESR电容尽量靠近
V
CC
销越好。
6, 12
VT0 , VT1
7,
13
VREF-AC0,
VREF-AC1
9
/先生
10
CLK_SEL
20, 25, 30, 33,
40
41, 48, 50, 55,
62
21, 22
23, 24
26, 27
28, 29
31
34, 35,
36, 37
38, 39,
42, 43
44, 45,
46, 47
51, 52
53, 54
56, 57
58, 59
60, 61
VCC
/ QC0 , QC0
/ QC1 , QC1
/ QC2 , QC2
/ QC3 , QC3
NC
/ QD0 , QD0
/ QD1 , QD1
/ QD2 , QD2
/ QD 3 , QD 3
/ QD4 , QD4
/ QD5 , QD5
/ QA0 , QA0
/ QA1 , QA1
/ QB0 , QB0
/ QB1 , QB1
/ QB2 , QB2
通过FSELC1和FSELC0控制C银行LVDS差分输出对。请参阅
“功能表”的详细信息。未使用的输出对应该100Ω终止
跨越差动对
无连接。
组D LVDS由FSELD1和FSELD0控制差分输出对。请参阅
“功能表”的详细信息。未使用的输出对应该100Ω终止
跨越差动对
通过FSELA1和FSELA0控制银行A LVDS差分输出对。请参阅
“功能表”的详细信息。未使用的输出对应该100Ω终止
跨越差动对
通过FSELB1和FSELB0控制B银行LVDS差分输出对。请参阅
“功能表”的详细信息。未使用的输出对应该100Ω终止
跨越差动对
2007年8月
4
M9999-082407-C
hbwhelp@micrel.com
或(408) 955-1690
麦克雷尔INC 。
SY89218U
引脚说明
(续)
引脚数
64
引脚名称
EN
引脚功能
单端输入:此TTL / CMOS输入启用和禁用输出。这是
内部连接到一个25kΩ的上拉电阻,并默认为逻辑高电平状态,如果不
开。禁用时,真正的输出变为低电平和互补输出切换到HIGH 。
输入切换阈值是V
CC
/ 2 。为输入使能和禁止功能
说明,请参阅图2d和2e 。
地面和裸露焊盘必须连接到主板上的同一个接地平面。
19, 32, 49, 63
GND ,
裸露焊盘
功能表
/先生
(1)
1
1
1
1
1
1
1
0
注意事项:
1.
2.
3.
4.
/ MR异步强制Q为低电平( / Q到高) 。
EN势力q低2至6个输入时钟周期EN的下降沿之后。请参阅“时序图”部分。
EN后EN的上升沿同步地使2和6的输入时钟周期之间的Q值。请参阅“时序图”部分。
FSEL有效每个银行的A, B,C和D的银行可以编程相互独立的。
EN
(2, 3)
1
1
1
1
1
1
0
X
CLK_SEL
0
1
0
1
0
1
X
X
FSELx0
(4)
0
0
1
1
X
X
X
X
FSELx1
(4)
0
0
0
0
1
1
X
X
Q
IN0÷1
IN1÷1
IN0÷2
IN1÷2
IN0÷4
IN1÷4
0
0
2007年8月
5
M9999-082407-C
hbwhelp@micrel.com
或(408) 955-1690
查看更多SY89218UPDF信息
推荐型号
供货商
型号
厂家
批号
数量
封装
单价/备注
操作
    QQ: 点击这里给我发消息 QQ:2880707522 复制 点击这里给我发消息 QQ:2369405325 复制

    电话:0755-82780082
    联系人:杨小姐
    地址:深圳市福田区振兴路156号上步工业区405栋3层

    SY89218U
    -
    -
    -
    -
    终端采购配单精选

查询更多SY89218U供应信息

深圳市碧威特网络技术有限公司
 复制成功!