麦克雷尔INC 。
SY58040U
封装/订购信息
GND
GND
VREF-AC3
IN3
VT3
/IN3
SOUT0
SOUT1
GND
GND
VCC
订购信息
(1)
SY58040U
33
32
31
30
29
28
27
26
25
24
23
封装工作
TYPE
范围
MLF-44
MLF-44
MLF-44
MLF-44
产业
产业
产业
产业
包
记号
SY58040U
SY58040U
领导
完
的Sn-Pb
的Sn-Pb
44 43 42 41 40 39 38 37 36 35 34
VREF-AC2
/IN2
VT2
IN2
CONFIG
VCC
负载
/IN1
VT1
IN1
VREF-AC1
1
2
3
4
5
6
7
8
9
10
11
12 13 14 15 16 17 18 19 20 21 22
/Q3
Q3
VCC
/Q2
Q2
VCC
/Q1
Q1
VCC
/Q0
Q0
SY58040UMI
SY58040UMITR
(2)
SY58040UMG
(3)
SY58040UMGTR
(2, 3)
注意事项:
SY58040U无铅
无铅,
扎线指标绿镍钯金
SY58040U无铅
无铅,
扎线指标绿镍钯金
1.联系工厂用于芯片的可用性。骰子是保证在T
A
= 25 ° C,仅直流ELECTRICALS 。
2.磁带和卷轴。
建议用于新设计3.无铅封装。
44引脚MLF
(MLF-44)
引脚说明
引脚数
17, 15,
10, 8,
4, 2,
41, 39
16, 9,
3, 40
14,
11,
1,
42
18
19
38
37
5
7
引脚名称
IN0 , / IN0
IN1 , / IN1
IN2 , / IN2
IN3 , / IN3
VT0 , VT1
VT2 , VT3
VRef_AC0
VRef_AC1
VRef_AC2
VRef_AC3
SIN0
SIN1
SOUT0
SOUT1
CONF ,
负载
引脚功能
差动输入:这些输入对是差分信号输入到该设备。输入接受
AC或DC耦合信号小到100mV的。一对每个引脚在内部终止于VT引脚
通过50Ω 。需要注意的是这些投入将默认为一个不确定的状态,如果处于打开状态。请参阅
“输入接口应用”一节了解更多详情。
输入端接中心抽头:差分输入对的每一侧终止于VT引脚。在VT
引脚提供了一个中心抽头,以终止网络接口的最大灵活性。请参阅“输入
接口应用“部分的更多细节。
参考电压:该输出偏置到V
CC
-1.2V 。它被用于在交流耦合的输入。
的VRef -AC输出引脚连接至VT输入引脚。旁路每个的VRef -AC引脚具有0.01μF的低ESR
电容V
CC
。请参阅“输入接口应用程序”一节了解更多详情。
这些单端TTL / CMOS兼容输入地址的数据输入。注意,这些输入
内部连接到一个25kΩ的上拉电阻,并会默认为逻辑高电平状态,如果处于打开状态。
这些单端TTL / CMOS兼容输入地址的数据输出。注意,这些输入
内部连接到一个25kΩ的上拉电阻将默认为逻辑高电平状态,如果处于打开状态。
这些单端TTL / CMOS兼容输入控制的地址的转移到
内部多路复用器。请参见“地址表”和“时序图”部分的更多细节。记
这些输入在内部连接到一个25kΩ的上拉电阻,并会默认为逻辑高电平
状态,如果处于打开状态。
配置顺序
1.负载:负载配置到缓冲区中,同时配置缓冲区保存现有的交换机配置。
2.配置:加载新的配置到配置缓冲区和更新交换机配置。
缓冲模式
该SY58040U默认缓冲模式(IN到Q的) ,如果负载和配置控制信号
浮动。
差分输出:这些CML输出对是该装置的输出。请参考真相
下表详情。未使用的输出对可能被悬空。每个输出用于驱动
为400mV到100Ω跨越对或50Ω到V
CC
.
正电源。旁路与0.1μF // 0.01μF的低ESR电容及地点接近,
V
CC
引脚。
地面上。 GND和EPAD必须都连接到片上地面最负的电势。
23, 24,
26, 27,
29, 30
32, 33
6, 22, 25,
28, 31, 34
12, 13, 20, 21,
GND ,
35 , 36 , 43 , 44裸露焊盘
M9999-020707
hbwhelp@micrel.com或(408) 955-1690
GND
GND
VREF-AC0
/IN0
VT0
IN0
SIN0
SIN1
GND
GND
VCC
Q0, /Q0,
Q1, /Q1,
Q2, /Q2,
Q3, /Q3,
VCC
3