添加收藏夹  设为首页  深圳服务热线:13692101218  13751165337
51电子网联系电话:13692101218
位置:首页 > IC型号导航 > 首字符S型号页 > 首字符S的型号第1023页 > STSAM9708
特点
多达128个语音顶级品质的波表合成芯片
- 两个64 - RISC语音DSP内核
- 两个高速CISC处理器控制
- 通用可编程数字音频路由的两个DSP之间
声音可以分配给合成和/或效果和/或音频处理
4M样品的最大单次PCM Wavesize ( 93秒@ 44.1千赫)
样品可以在16位浮点格式( 20位动态) , 16位的线性进行存储,
8位线性
标准的音频处理固件包括均衡器,环绕声, MPEG音频
解码器( 2级)
先进的内置缓存记忆
- 允许使用标准的90 ns的16位ROM的/ RAM的
- 担保酥响应,即使在重交通条件
GS
声音设置
(1)
根据罗兰许可证
公司其他声音设置
可用的
16路音频输入, 16路音频输出@ 22位音频/通道
28位内部音频路径
两个串行MIDI - IN,两个串行MIDI手续
固件/波表数据可以驻留ROM , DRAM , SDRAM
高达256M字节的外部存储器与支持SIMM ( DRAM )和DIMM的
(SDRAM)的
高速16位突发传输的固件下载或流式音频
兼容ATSAM9707 ,采用成熟的设计和开发工具
- 声音编辑器,音色库编辑器
- 算法的编译器,汇编器,调试器源代码
- 直接开发的PC环境,无特殊要求的仿真器
热门技术
- 单低频晶体和内置PLL
- 3.3V电源, 5V容限I / O的
- 节省空间的144引脚TQFP封装
掉电模式
典型应用:卡拉OK ,大范围的多媒体,古典风琴,数字
钢琴,专业键盘,音乐采样器
1. GS声音设置是受到特别许可的条件。不用于
乐器。
声音
合成
ATSAM9708
128-voice
集成
声音
合成
注意:
描述
该ATSAM9708是128的语音合成器的集成,集成了两个PDSP块
和一个存储器管理单元(MMU) 。一PDSP块是spe-的组合
cialized 64时隙的基于RISC的数字信号处理器(DSP) ,通用的16位
基于CISC控制处理器(P14 ) ,高速缓冲存储器和一个“智能”周
I / O接口。既PDSPs完全独立并共享相同的外部存储器
通过MMU 。
1772D–DRMSD–01/04
方框图
图1 。
ATSAM9708框图
16位总线
PDSP 1
MIDI和音频
MMU
内存
PDSP 2
图2中。
PDSP框图
I / O功能
16位总线
MIDI
控制/状态
MIDI UART
计时器
主机I / F
P16处理器
16位CISC
处理器内核
包括
256 ×16数据RAM
256 ×16的BOOTROM
MMU
合成/ DSP
RISC DSP核心
包括
512× 38 RAM海藻酸钠
128 ×28 MA1 RAM
256× 32 MA2 RAM
256× 32 MB RAM
128 ×16 MX RAM
256 ×16我的内存
64 ×13 ML RAM
音频
高速缓存存储器
128 x 16
2
ATSAM9708
1772D–DRMSD–01/04
ATSAM9708
引脚说明按功能
表1中。
电力集团
名字
GND
VC3
VCC1
VCC2
引脚数
19
8
5
5
TYPE
PWR
PWR
PWR
PWR
功能
电源地。所有GND引脚应返回到数字地。
核心电源, + 3.3V标称值( 3V至4.5V ) 。所有V
C3
引脚应退还
+3.3V.
垫(除记忆垫)电源, + 3.0V至+ 5.5V 。所有V
CC
引脚应
返回到+ 5V (或3.3V的情况下采用3.3V单电源供电) 。
内存垫电源, + 3.0V至+ 5.5V 。所有V
CC
引脚应返回到+ 5V (对于
RAM或DRAM)或3.3V (对于SDRAM或3.3V ,ROM) 。
表2中。
ISA总线组
(1)
名字
PC_D [15 :0]的
(2, 3)
引脚数
16
TYPE
I / O
功能
16位数据总线到主处理器。
这两个引脚上的信息是:
- 2个并行MIDI ( MPU - 401型应用)
- 2个高速突发数据传输到/来自外部存储器
选择8个内部寄存器之一:
0,1 : MPU 401寄存器处理器#1的
2,3 :突发数据( 16位)的处理器#1
4 - 5 : MPU - 401寄存器处理器# 2
6 - 7 :突发数据( 16位)处理器# 2
芯片从主机,低电平有效选择。
从主机,低电平有效写。
阅读来自主机,低电平有效。
开漏输出缓冲器。在16位的突发模式传送到驱动为低电平
同步主机到ATSAM9708内存。
开漏输出缓冲;在16位的突发模式传输驱动为低电平。
表示举办了一个16位的I / O正在进行中。
三态输出引脚,高电平有效。可以直接连接到主机PC_IRQ线。
PC_A [2 :0]的
3
IN
PC_CS
(4)
PC_WR
PC_RD
PC_READY
PC_IO16
PC_IRQ
注意事项:
1
1
1
1
1
1
IN
IN
IN
TSOUT
TSOUT
TSOUT
1. ISA总线组引脚由V供电
CC1
电源轨。
2. PC_D垫有4个mA驱动能力;其他输出焊盘为16 mA驱动能力。
3.与PC机的ISA总线, V接口
CC1
应连接到5V电源和PC_D总线应当被缓冲。方向由下式给出
PC_RD信号。
4.引脚名称本文档呈现一个划线( PC_CS例如)在表示该信号是低电平有效。
3
1772D–DRMSD–01/04
表3中。
MIDI和音频组
(1)
名字
MIDI1_IN
MIDI2_IN
MIDI1_OUT
MIDI2_OUT
OVCK_OUT
BCK_OUT
WS_OUT
SD_OUT [7 :0]的
SD_IN [7 :0]的
引脚数
1
1
1
1
1
1
1
8
8
TYPE
IN
I / O
OUT
OUT
OUT
OUT
OUT
OUT
I / O
功能
主要MIDI输入。路由到PDSP #1,也可以被路由到PDSP # 2 。
辅助MIDI输入。发送到PDSP # 2
(2)
主要MIDI输出。输出从PDSP # 1 。
辅助MIDI输出。从PDSP # 2输出
(2)
缓冲X2输出。通常用于驱动外部西格玛/ Δ型DAC / ADC
f
S
x 256.
音频数据的比特时钟。提供定时SD_OUT 。
音频数据字中进行选择。 WS_OUT定时可以被选择为I2S-或
日本兼容。
8路立体声音频串行数据输出( 16个音频通道) 。每个输出端保持64位
(2× 32),每帧的串行数据。音频数据具有22位精度
(2)
.
8个立体声串行音频数据输入( 16个音频通道) 。每个输入拥有64位
(2× 32),每帧的串行数据。音频数据接收与20位
精确
(2)
.
注意事项:
1. MIDI和音频组引脚由V供电
CC1
电源轨。
2.这些引脚复用功能的GPIO引脚(通用输入/输出引脚) 。请参阅“通用输入/输出
路由“第24页了解更多详情。
表4 。
记忆组
(1)
名字
CK_OUT
WA [ 26 : 0 ]
引脚数
1
27
TYPE
OUT
OUT
功能
主时钟的SDRAM运行。频率为4倍X1的频率
(典型值45.1584兆赫) 。
外部存储器地址(ROM / SRAM / DRAM / SDRAM ),最高达128M字
( 256M字节)。
的DRAM / SDRAM的地址被时分复用在这些引脚上,如下所示:
WA0 - WA8 : DRA0 - DRA8
WA18 : DRA9
WA20 : DRA10
WA22 : DRA11
SRAM字节选择。应连接到下部RAM地址时8位
宽的SRAM被使用。的RAM ( 16位/ 8位)的类型可以通过选择
程序。
PCM ROM / SRAM / DRAM / SDRAM数据
PCM ROM芯片选择,低电平有效
SRAM芯片选择,低电平有效
SRAM / DRAM / SDRAM写使能,低电平有效。定时与SIMM兼容
早期的DRAM写入功能。
PCM ROM / SRAM输出使能,低电平有效
苏格兰皇家银行
1
OUT
WD [15:0 ]
WCS0
WCS1
WWE
WOE
16
1
1
1
1
I / O
OUT
OUT
OUT
OUT
4
ATSAM9708
1772D–DRMSD–01/04
ATSAM9708
表4 。
记忆组
(1)
(续)
名字
RAS
引脚数
1
TYPE
I / O
功能
DRAM / SDRAM行地址选通。在复位的RAS的端部被检测到
确定内存类型配置(拉高选择SDRAM类型)。 RAS
应拉至V
CC
或者通过外部10K电阻GND 。
DRAM / SDRAM列地址选通。在复位结束的CAS进行测试,以
确定内存类型配置(拉高选择DRAM的类型) 。 CAS
应拉至V
CC
或者通过外部10K电阻GND 。
表示的DRAM / SDRAM存储器的刷新周期正在进行中。要
与多个SIMM / DIMM模块用于同时强制刷新所有
模块。在复位REFRESH年底进行测试,选择引导状态
(拉高启动内置的CPU引导的情况下无ROM应用程序) 。
CAS
1
I / O
刷新
1
I / O
注意:
1.内存组引脚由V供电
CC2
电源轨。
表5 。
杂项组
名字
LFT
TEST
LDTEST
PDWN
RESET
X1, X2
(1)
引脚数
1
1
1
1
1
2
TYPE
ANA
IN
IN
IN
IN
功能
PLL的低通滤波器。应连接到一个外部RC网络。
测试引脚。应返回到GND 。
测试引脚。应返回到GND 。
掉电,低电平有效
主复位输入,低电平有效。施密特触发输入。
水晶连接。晶振频率应为f
S
×256 (典型值11.2896兆赫) 。
晶振频率在内部乘以4来提供IC的主时钟。 X1
也可以被用作外部时钟输入(3.3V输入)。
注意:
1. X 2不能被用于驱动外部电路。
5
1772D–DRMSD–01/04
特点
多达128个语音顶级品质的波表合成芯片
- 两个64 - RISC语音DSP内核
- 两个高速CISC处理器控制
- 通用可编程数字音频路由的两个DSP之间
声音可以分配给合成和/或效果和/或音频处理
4M样品的最大单次PCM Wavesize ( 93秒@ 44.1千赫)
样品可以在16位浮点格式( 20位动态) , 16位的线性进行存储,
8位线性
标准的音频处理固件包括均衡器,环绕声, MPEG音频
解码器( 2级)
先进的内置缓存记忆
- 允许使用标准的90 ns的16位ROM的/ RAM的
- 担保酥响应,即使在重交通条件
GS
声音设置
(1)
根据罗兰许可证
公司其他声音设置
可用的
16路音频输入, 16路音频输出@ 22位音频/通道
28位内部音频路径
两个串行MIDI - IN,两个串行MIDI手续
固件/波表数据可以驻留ROM , DRAM , SDRAM
高达256M字节的外部存储器与支持SIMM ( DRAM )和DIMM的
(SDRAM)的
高速16位突发传输的固件下载或流式音频
兼容ATSAM9707 ,采用成熟的设计和开发工具
- 声音编辑器,音色库编辑器
- 算法的编译器,汇编器,调试器源代码
- 直接开发的PC环境,无特殊要求的仿真器
热门技术
- 单低频晶体和内置PLL
- 3.3V电源, 5V容限I / O的
- 节省空间的144引脚TQFP封装
掉电模式
典型应用:卡拉OK ,大范围的多媒体,古典风琴,数字
钢琴,专业键盘,音乐采样器
1. GS声音设置是受到特别许可的条件。不用于
乐器。
声音
合成
ATSAM9708
128-voice
集成
声音
合成
注意:
描述
该ATSAM9708是128的语音合成器的集成,集成了两个PDSP块
和一个存储器管理单元(MMU) 。一PDSP块是spe-的组合
cialized 64时隙的基于RISC的数字信号处理器(DSP) ,通用的16位
基于CISC控制处理器(P14 ) ,高速缓冲存储器和一个“智能”周
I / O接口。既PDSPs完全独立并共享相同的外部存储器
通过MMU 。
1772D–DRMSD–01/04
方框图
图1 。
ATSAM9708框图
16位总线
PDSP 1
MIDI和音频
MMU
内存
PDSP 2
图2中。
PDSP框图
I / O功能
16位总线
MIDI
控制/状态
MIDI UART
计时器
主机I / F
P16处理器
16位CISC
处理器内核
包括
256 ×16数据RAM
256 ×16的BOOTROM
MMU
合成/ DSP
RISC DSP核心
包括
512× 38 RAM海藻酸钠
128 ×28 MA1 RAM
256× 32 MA2 RAM
256× 32 MB RAM
128 ×16 MX RAM
256 ×16我的内存
64 ×13 ML RAM
音频
高速缓存存储器
128 x 16
2
ATSAM9708
1772D–DRMSD–01/04
ATSAM9708
引脚说明按功能
表1中。
电力集团
名字
GND
VC3
VCC1
VCC2
引脚数
19
8
5
5
TYPE
PWR
PWR
PWR
PWR
功能
电源地。所有GND引脚应返回到数字地。
核心电源, + 3.3V标称值( 3V至4.5V ) 。所有V
C3
引脚应退还
+3.3V.
垫(除记忆垫)电源, + 3.0V至+ 5.5V 。所有V
CC
引脚应
返回到+ 5V (或3.3V的情况下采用3.3V单电源供电) 。
内存垫电源, + 3.0V至+ 5.5V 。所有V
CC
引脚应返回到+ 5V (对于
RAM或DRAM)或3.3V (对于SDRAM或3.3V ,ROM) 。
表2中。
ISA总线组
(1)
名字
PC_D [15 :0]的
(2, 3)
引脚数
16
TYPE
I / O
功能
16位数据总线到主处理器。
这两个引脚上的信息是:
- 2个并行MIDI ( MPU - 401型应用)
- 2个高速突发数据传输到/来自外部存储器
选择8个内部寄存器之一:
0,1 : MPU 401寄存器处理器#1的
2,3 :突发数据( 16位)的处理器#1
4 - 5 : MPU - 401寄存器处理器# 2
6 - 7 :突发数据( 16位)处理器# 2
芯片从主机,低电平有效选择。
从主机,低电平有效写。
阅读来自主机,低电平有效。
开漏输出缓冲器。在16位的突发模式传送到驱动为低电平
同步主机到ATSAM9708内存。
开漏输出缓冲;在16位的突发模式传输驱动为低电平。
表示举办了一个16位的I / O正在进行中。
三态输出引脚,高电平有效。可以直接连接到主机PC_IRQ线。
PC_A [2 :0]的
3
IN
PC_CS
(4)
PC_WR
PC_RD
PC_READY
PC_IO16
PC_IRQ
注意事项:
1
1
1
1
1
1
IN
IN
IN
TSOUT
TSOUT
TSOUT
1. ISA总线组引脚由V供电
CC1
电源轨。
2. PC_D垫有4个mA驱动能力;其他输出焊盘为16 mA驱动能力。
3.与PC机的ISA总线, V接口
CC1
应连接到5V电源和PC_D总线应当被缓冲。方向由下式给出
PC_RD信号。
4.引脚名称本文档呈现一个划线( PC_CS例如)在表示该信号是低电平有效。
3
1772D–DRMSD–01/04
表3中。
MIDI和音频组
(1)
名字
MIDI1_IN
MIDI2_IN
MIDI1_OUT
MIDI2_OUT
OVCK_OUT
BCK_OUT
WS_OUT
SD_OUT [7 :0]的
SD_IN [7 :0]的
引脚数
1
1
1
1
1
1
1
8
8
TYPE
IN
I / O
OUT
OUT
OUT
OUT
OUT
OUT
I / O
功能
主要MIDI输入。路由到PDSP #1,也可以被路由到PDSP # 2 。
辅助MIDI输入。发送到PDSP # 2
(2)
主要MIDI输出。输出从PDSP # 1 。
辅助MIDI输出。从PDSP # 2输出
(2)
缓冲X2输出。通常用于驱动外部西格玛/ Δ型DAC / ADC
f
S
x 256.
音频数据的比特时钟。提供定时SD_OUT 。
音频数据字中进行选择。 WS_OUT定时可以被选择为I2S-或
日本兼容。
8路立体声音频串行数据输出( 16个音频通道) 。每个输出端保持64位
(2× 32),每帧的串行数据。音频数据具有22位精度
(2)
.
8个立体声串行音频数据输入( 16个音频通道) 。每个输入拥有64位
(2× 32),每帧的串行数据。音频数据接收与20位
精确
(2)
.
注意事项:
1. MIDI和音频组引脚由V供电
CC1
电源轨。
2.这些引脚复用功能的GPIO引脚(通用输入/输出引脚) 。请参阅“通用输入/输出
路由“第24页了解更多详情。
表4 。
记忆组
(1)
名字
CK_OUT
WA [ 26 : 0 ]
引脚数
1
27
TYPE
OUT
OUT
功能
主时钟的SDRAM运行。频率为4倍X1的频率
(典型值45.1584兆赫) 。
外部存储器地址(ROM / SRAM / DRAM / SDRAM ),最高达128M字
( 256M字节)。
的DRAM / SDRAM的地址被时分复用在这些引脚上,如下所示:
WA0 - WA8 : DRA0 - DRA8
WA18 : DRA9
WA20 : DRA10
WA22 : DRA11
SRAM字节选择。应连接到下部RAM地址时8位
宽的SRAM被使用。的RAM ( 16位/ 8位)的类型可以通过选择
程序。
PCM ROM / SRAM / DRAM / SDRAM数据
PCM ROM芯片选择,低电平有效
SRAM芯片选择,低电平有效
SRAM / DRAM / SDRAM写使能,低电平有效。定时与SIMM兼容
早期的DRAM写入功能。
PCM ROM / SRAM输出使能,低电平有效
苏格兰皇家银行
1
OUT
WD [15:0 ]
WCS0
WCS1
WWE
WOE
16
1
1
1
1
I / O
OUT
OUT
OUT
OUT
4
ATSAM9708
1772D–DRMSD–01/04
ATSAM9708
表4 。
记忆组
(1)
(续)
名字
RAS
引脚数
1
TYPE
I / O
功能
DRAM / SDRAM行地址选通。在复位的RAS的端部被检测到
确定内存类型配置(拉高选择SDRAM类型)。 RAS
应拉至V
CC
或者通过外部10K电阻GND 。
DRAM / SDRAM列地址选通。在复位结束的CAS进行测试,以
确定内存类型配置(拉高选择DRAM的类型) 。 CAS
应拉至V
CC
或者通过外部10K电阻GND 。
表示的DRAM / SDRAM存储器的刷新周期正在进行中。要
与多个SIMM / DIMM模块用于同时强制刷新所有
模块。在复位REFRESH年底进行测试,选择引导状态
(拉高启动内置的CPU引导的情况下无ROM应用程序) 。
CAS
1
I / O
刷新
1
I / O
注意:
1.内存组引脚由V供电
CC2
电源轨。
表5 。
杂项组
名字
LFT
TEST
LDTEST
PDWN
RESET
X1, X2
(1)
引脚数
1
1
1
1
1
2
TYPE
ANA
IN
IN
IN
IN
功能
PLL的低通滤波器。应连接到一个外部RC网络。
测试引脚。应返回到GND 。
测试引脚。应返回到GND 。
掉电,低电平有效
主复位输入,低电平有效。施密特触发输入。
水晶连接。晶振频率应为f
S
×256 (典型值11.2896兆赫) 。
晶振频率在内部乘以4来提供IC的主时钟。 X1
也可以被用作外部时钟输入(3.3V输入)。
注意:
1. X 2不能被用于驱动外部电路。
5
1772D–DRMSD–01/04
查看更多STSAM9708PDF信息
推荐型号
供货商
型号
厂家
批号
数量
封装
单价/备注
操作
    QQ: 点击这里给我发消息 QQ:2880707522 复制 点击这里给我发消息 QQ:2369405325 复制

    电话:0755-82780082
    联系人:杨小姐
    地址:深圳市福田区振兴路156号上步工业区405栋3层

    STSAM9708
    -
    -
    -
    -
    终端采购配单精选

查询更多STSAM9708供应信息

深圳市碧威特网络技术有限公司
 复制成功!