STLVD210
差分LVDS时钟驱动器
s
s
s
s
s
s
s
s
s
100ps的PART- TO- PART SKEW
50ps的银行SKEW
差异化设计
MEETS LVDS SPEC 。驱动程序
和接收器输入
参考电压可用
输出电压V
BB
低电压V
CC
2.375V至范围
2.625V
高信令速率能力
(超过了700MHz的)
支持开放,短,
TERMINATED INPUT FAIL -SAFE ( LOW
输出状态)
可编程驱动器电源关闭
控制
TQFP32
描述
该STLVD210是一种低歪斜可编程
1至5双差分LVDS驱动器,设计
记时钟分配。 LVDS输入信号
可以是差分或单端,如果
VBB输出被使用。
该STLVD210设置有11位的移位
寄存器中的串行和一个控制寄存器。
目的是使能或关闭电源的每个输出
时钟通道,并选择时钟输入。该
订货代号
TYPE
STLVD210BF
STLVD210BFR
温度
范围
-40到85°C
-40到85°C
包
STLVD210是专门设计,建模和
生产的低偏移为主要目标。最佳
设计和布局有助于减少栅极到栅极
歪斜的装置内。最终结果是一
可靠保证低偏移装置。
该STLVD210可用于高性能
在2.5V系统的LVDS时钟分配
的水平。设计人员可充分利用
设备的性能分配低歪曲率
时钟通过背板或电路板。
评论
250分之盘
每卷2400件
TQFP32 (托盘)
TQFP32 (带&卷)
2002年12月
1/9
STLVD210
引脚配置
引脚说明
PLN N°
1
2
3, 4, 6, 7
5
8
9, 25
10, 11, 12, 13, 14, 15, 17,
18, 19, 20, 21, 22, 23, 24,
26, 27, 28, 29, 30, 31
16, 32
符号
CK
SI
CLKN / CLKN
V
BB
EN
GND
Qn0 : 4 / Qn0 : 4
V
CC
名称和功能
控制寄存器的时钟
控制寄存器的串行输入/ CLK_SEL
LVDS输入CLK
参考电压输出
设备启用/程序
地
LVDS
电源电压
2/9
STLVD210
逻辑图
绝对最大额定值
符号
V
CC
V
I
V
O
I
OSD
ESD
电源电压
输入电压
输出电压
司机短路电流
静电放电( HBM 1.5KΩ ,100pF电容)
参数
价值
-0.3 2.8
-0.2至(Ⅴ
CC
+0.2)
-0.2至(Ⅴ
CC
+0.2)
连续
>2
KV
单位
V
V
V
绝对最大额定值超出这可能会损坏设备的价值。这些条件下的功能操作
不是暗示。
热数据
符号
R
TJ -C
参数
热阻结案件
价值
13
单位
° C / W
推荐工作条件
符号
V
CC
V
IC
T
OPR
T
J
电源电压
接收器共模输入电压
工作自由空气的温度范围内
工作结温
参数
民
2.375
0.5(V
ID
)
-40
-40
典型值
最大
2.625
2-0.5(V
ID
)
85
105
单位
V
V
°C
°C
3/9
STLVD210
驱动器电气特性
(T
A
= -40至85° C,V
CC
= 2.5V ±5% ,除非另有
指出。典型值是在T
A
= 25 ° C) (注1 )
价值
符号
V
OD
V
OD
V
OS
V
OS
I
OS
参数
输出电压差
V
OD
幅度变化
失调电压
V
OS
幅度变化
输出短路电流V
O
= 0V
V
OD
= 0V
15
7
1.05
1.15
R
L
= 100
测试条件
分钟。
400
典型值。
500
马克斯。
600
30
1.25
30
30
15
mV
mV
V
mV
mA
单位
注1 :所有的电流进入器件引脚为正;所有电流超出器件引脚为负。所有电压参考器件接地
除非另有规定ED 。
接收器电气特性
(T
A
= -40至85° C,V
CC
= 2.5V ±5% ,除非另有
指出。典型值是在T
A
= 25 ° C) (注1 )
价值
符号
V
IDH
V
IDL
I
IN
参数
输入阈值高
输入阈值低
输入电流
V
I
= 0V
V
I
= V
CC
-100
42
2
100
10
测试条件
分钟。
典型值。
马克斯。
100
mV
mV
A
单位
注1 :所有的电流进入器件引脚为正;所有电流超出器件引脚为负。所有电压参考器件接地
除非另有规定ED 。
驱动器电气特性
(T
A
= -40至85° C,V
CC
= 2.5V ±5% ,除非另有
指出。典型值是在T
A
= 25 ° C) (注1 )
价值
符号
V
BB
I
CCD
C
IN
C
OUT
V
IH
V
IL
I
I
参数
输出参考电压
电源电流
输入电容
输出电容
逻辑输入高门槛
逻辑输入低门槛
逻辑输入电流
V
CC
= 2.5 V
V
CC
= 2.5 V
V
CC
= 2.5 V,
V
IN
= V
CC
或GND
2
0.8
±10
测试条件
分钟。
V
CC
= 2.5 V
I
BB
- 0.5毫安
1.15
所有的驱动程序启用并加载
所有的驱动程序被禁用
V
I
= 0V至V
CC
典型值。
1.25
125
18
5
5
马克斯。
1.35
180
25
V
mA
pF
pF
V
V
A
单位
注1 :所有的电流进入器件引脚为正;所有电流超出器件引脚为负。所有电压参考器件接地
除非另有规定ED 。
4/9
STLVD210
LVDS时序特性
(T
A
= -40至85° C,V
CC
= 2.5V ±5%,除非另有说明。典型
值是在T
A
= 25 ° C) (注1 )
价值
符号
t
TLH
t
THL
f
最大
t
SKEW
参数
过渡时间低到高
过渡时间高到低
最大输入频率
银行倾斜
部分到部分斜
脉冲偏差
700
测试条件
分钟。
R
L
= 100
,
C
L
= 5 pF的
典型值。
220
220
2
900
50
100
60
马克斯。
300
300
2.5
ps
ps
ns
兆赫
ps
单位
t
PHL ,
t
PLH
传播延迟到输出
注1 :所有的电流进入器件引脚为正;所有电流超出器件引脚为负。所有电压参考器件接地
除非另有规定ED 。
规格控制寄存器
该STLVD210设置有11位的移位寄存器,串行输入和一个控制寄存器。目的
是启用或每个输出时钟信道的功率。该STLVD210提供了两种工作模式:
编程方式的( EN = 1 )
移位寄存器有一个串行输入加载工作配置。一旦配置被加载
采用11个时钟脉冲,另一个时钟脉冲加载配置成控制寄存器。在第一位
串行输入线使输出QB4和QB4 ,第二位使能输出QB3和QB3
等等。最后一个比特是较少意指。要重新启动移位的配置寄存器复位
状态机必须与时钟脉冲CK上完成,并且将EN设置为低。控制寄存器
可以在每个时间复位之后进行配置。
标准模式( EN = 0 )
在标准模式下STLVD210是不可编程的,所有的时钟输出使能。
状态机输入量真值表
EN
L
H
H
L
SI
X
L
H
X
CK
X
产量
所有输出启用
第一阶段存储"L" ,其它阶段存储前级的数据
第一阶段存储"H" ,其它阶段存储前级的数据
状态机的复位,移位寄存器和控制寄存器
串行输入序列
BIT#10
不适用
BIT#9
Qa0
BIT#8
Qa1
BIT#7
Qa2
BIT#6
Qa3
BIT#5
Qa4
BIT#4
Qb0
BIT#3
Qb1
BIT#2
Qb2
BIT#1
Qb3
BIT#0
Qb4
5/9