STLC5465B
目录(续)
III - 功能描述
(续)
III.3.4 - CI和显示器频道配置。 。 。 。 。 。 。 。 。 。 。 。 。 。 。
III.3.5 - CI和监视器发送/接收命令。 。 。 。 。 。 。 。
III.4 - 微处理器接口。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。
III.4.1 - 描述。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。
III.4.2 - 交换与共享内存。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。
III.4.2.1 - 写入FIFO。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。
III.4.2.2 - 读取记忆。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。
III.4.3 - 针对不同微处理器的接口定义。 。 。 。 。
三.5 - 存储器接口。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。
III.5.1 - 功能描述。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。
III.5.2 - 选择内存与微处理器的要求和能力。
III.5.3 - 存储周期。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。
III.5.4 - SRAM接口。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。
III.5.5 - DRAM接口。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。
III.5.4.2 - 512K ×n的SRAM 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。
III.5.5.2 - 1M ×n的DRAM的信号。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。
III.5.5.3 - 4M ×n的DRAM的信号。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。
三.6 - 总线仲裁。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。
.7 - 时钟选择和时间同步。 。 。 。 。 。 。 。 。 。 。 。 。 。
III.7.1 - 时钟分配选择和监督。 。 。 。 。 。 。 。 。 。 。 。
III.7.2 - VCXO频率同步。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。
三.8 - 中断控制器。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。
III.8.1 - 描述。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。
III.8.2 - 工作中断( INT0引脚) 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。
III.8.3 - 时基中断( INT1引脚) 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。
III.8.4 - 紧急中断( WDO引脚) 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。
III.8.5 - 中断队列。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。
三.9 - 看门狗。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。
三.10 - 复位。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。
三.11 - 边界扫描。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。
IV - 直流规范
. . . . . . . . . . . . . . . . . . . . . . . . . . .
四.1 - 绝对最大额定值。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。
四.2 - 功耗。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。
四.3 - 建议的直流工作条件。 。 。 。 。 。 。 。 。 。 。 。 。 。
四.4 - TTL输入直流电气特性。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。
四.5 - CMOS输出直流电气特性。 。 。 。 。 。 。 。 。 。 。 。 。
四.6 - 保护。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。
V - 时钟时序
. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .
五.1 - 同步信号由系统提供。 。 。 。 。 。 。 。 。 。 。
V.2 - TDM同步。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。
V.3 - GCI接口。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。
V.4 - V *接口。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。
页面
. . . . . . . . . . . . 30
. . . . . . . . . . . . 30
. . . . . . . . . . . . 34
. . . . . . . . . . . . 34
. . . . . . . . . . . . 35
. . . . . . . . . . . . 35
. . . . . . . . . . . . 35
. . . . . . . . . . . . 35
. . . . . . . . . . . . 38
. . . . . . . . . . . . 38
. . . . . . . . . . . . 38
. . . . . . . . . . . . 38
. . . . . . . . . . . . 39
. . . . . . . . . . . . 39
. . . . . . . . . . . . 39
. . . . . . . . . . . . 40
. . . . . . . . . . . . 40
. . . . . . . . . . . . 40
. . . . . . . . . . . . 41
. . . . . . . . . . . . 41
. . . . . . . . . . . . 41
. . . . . . . . . . . . 42
. . . . . . . . . . . . 42
. . . . . . . . . . . . 42
. . . . . . . . . . . . 42
. . . . . . . . . . . . 42
. . . . . . . . . . . . 42
. . . . . . . . . . . . 43
. . . . . . . . . . . . 43
. . . . . . . . . . . . 43
. . . . . . . . . . . . 44
. . . . . . . . . . . . 44
. . . . . . . . . . . . 44
. . . . . . . . . . . . 44
. . . . . . . . . . . . 44
. . . . . . . . . . . . 44
. . . . . . . . . . . . 44
. . . . . . . . . . . . 45
. . . . . . . . . . . . 45
. . . . . . . . . . . . 46
. . . . . . . . . . . . 47
. . . . . . . . . . . . 48
3/101