STE10/100A
PCI 10/100以太网控制器
带集成PHY ( 3.3V )
1.0说明
该STE10 / 100A是一款高性能的PCI快速
集成了物理层IN-以太网控制器
terface用于10BASE -T和100BASE - TX的应用程序。
它的设计采用了先进的CMOS技术
提供无缝的32位主总线接口PCI
公交车,启动ROM接口, CSMA / CD的快速协议
以太网,以及对物理媒体接口
100BASE -TX IEEE802.3u标准的和10BASE-T
IEEE802.3 。自动协商功能也
支持的速度和双工检测。
该STE10 / 100A提供半双工和全双工
全双工操作,并支持全双工
流量控制。它提供了长期的FIFO缓冲器,用于传输
使命和接收,以及早期中断机器人 -
NISM以增强性能。该STE10 / 100A还
支持ACPI及符合PCI电源管理
换货功能。
2.0特性
s
PQFP128 ( 14x20x2.7mm )
订购号: STE10 / 100A
s
s
PCI总线接口2.2版兼容
ACPI和PCI电源管理标准
柔顺
在局域网支持PC99唤醒
s
2.2 FIFO
s
提供独立的传输和
接收FIFO中,每一个2K字节长
预取到两个发送报文
尽量减少帧间间隙( IFG ) ,以0.96us
从转发数据包碰撞没有重装
在64个字节主机内存。
自动重新发送FIFO下运行
与最大漏极门槛,直到第三包
时间重试失败没有影响
寄存器和一个数据包的传输阈值。
2.1行业标准
s
IEEE802.3u标准100BASE- TX和IEEE802.3
10BASE -T标准
支持IEEE802.3x流量控制
IEEE802.3u标准自动协商支持
的10BASE- T和100BASE -TX的
s
s
s
s
图1. STE10 / 100A框图
2001年7月
修订: A06
这是关于一个产品目前正在开发的初步信息。详细信息如有变更,恕不另行通知。
1/67
STE10/100A
2.3 PCI I / F
s
s
s
s
提供32位PCI总线主控数据传输
支持PCI时钟频率从0Hz到33MHz的
支持与PCI系统时钟网络操作从20MHz至33MHz的
提供性能表和PCI总线主延迟计时器调整门槛提升
性能
提供突发传输的数据包中断和发送/接受早期中断,以减少主机CPU
采用
作为总线主控,支持内存读取,内存读取线,内存读取多个存储器写,
内存写入和-无效命令
支持大或小endian字节顺序
s
s
s
2.4 EEPROM / ROM启动I / F
s
s
s
s
s
提供可写入Flash ROM和EPROM的启动ROM ,高达128kB的
按字节,字或双字提供PCI访问的引导ROM
通过I / O端口重新写入闪存引导ROM通过编程寄存器
提供了串行接口,用于读/写93C46 EEPROM的
自动加载设备ID ,供应商ID ,子系统ID ,子系统供应商ID ,最大延时,和
最小盛大从93C46 PCI复位解除断言之后, 64字节的内容
2.5 MAC /物理
s
s
s
s
s
s
s
s
集成了一套完整的物理层100BASE- TX和10BASE -T的函数的
提供100Mbps和10Mbps的模式,全双工操作
提供全双工/半双工操作自动协商( NWAY )函数为10和100 Mbps
为MLT - 3的收发器与直流恢复的基线漂移补偿
提供发射波形整形,接收滤波器和自适应均衡器
提供MAC和收发器( TXCVR )环回模式诊断
内置的流密码加扰/解扰器和4B / 5B编码器/解码器
支持外部发送和接收变压器1 : 1的比例依次
2.6 LED显示屏
s
提供2个LED显示模式:
3 LED显示器
100Mbps的(上)或10Mbps的(关闭)
链接(遗迹链接时确定的)或活动(闪烁为10Hz时,接收或发送无碰撞)
FD (仍然在全双工模式下),或者当碰撞检测(闪烁在20Hz的)
4 LED显示器
100链接(在100M时,链接OK)
10链接(在10M时,链接OK)
活动(闪烁为10Hz时,接收或发送)
FD (仍然在全双工模式下),或者当碰撞检测(闪烁在20Hz的)
2/67
STE10/100A
2.7其他
s
s
s
ACPI和PCI兼容的电源管理功能提供了显著的节电性能
提供通用定时器
128 - pin QFP封装
在STE10 / 100A的图2系统框图
串行
EEPROM
引导ROM
PCI
接口
STE10/100A
STE10/100
XFMR
中
LED灯
25 MHZ
水晶
3/67
STE10/100A
3.0引脚ASSIGNEMENT框图
图3.引脚连接
V
DD
-pci
V
DD
-pci
PCI - CLK
V
SS
-pci
V
SS
-pci
V
DD
-IR
AV
SS
T
AV
SS
R
AV
DD
T
V
SS
-IR
AV
DD
R
102
101
100
99
98
97
96
95
94
93
92
91
90
89
88
87
86
85
84
83
82
81
80
79
78
77
76
75
74
73
72
71
70
69
68
67
66
65
39 40 41 42 43 44 45 46 47 48 49 50 51 52 53 54 55 56 57 58 59 60 61 62 63 64
V
SS
-IR
V
DD
-pci
V
SS
-pci
V
DD
-pci
AD-8
C-BEB0
AD-7
AD-6
AD-5
AD-4
BrA-4
BrA-5
BrA6
BrA-1
BrA-2
BrA-3
V
SS
-pci
VDD -IR
V
SS
-IR
胸罩-0
BrA-7
AD-3
AD-2
AD-1
AD-0
北卡罗来纳州
AD-29
AD-30
AD-26
AD-27
AD-28
AD-31
PME #
REQ #
GNT #
INTA #
RST #
TX +
RX +
128 127 126 125 124 123 122 121 120 119 118 117 116 115 114 113 112 111 110 109 108 107 106 105 104 103
AD-25
AD-24
C-BEB3
IDSEL
V
SS
-pci
AD-23
AD-22
V
DD
-pci
AD-21
AD-20
V
SS
-pci
AD-19
AD-18
V
DD
-pci
AD-17
AD-16
C-BEB2
FRAME #
V
SS
-pci
IRDY #
TRDY #
DEVSEL #
停止#
PERR #
SERR #
PAR
V
DD
-pci
C-BEB1
AD-15
AD-14
V
SS
-pci
AD-13
AD-12
AD-11
AD-10
V
SS
-pci
AD-9
V
DD
-IR
1
2
3
4
5
6
7
8
9
10
11
12
13
14
15
16
17
18
19
20
21
22
23
24
25
26
27
28
29
30
31
32
33
34
35
36
37
38
AV
SS
I
I
REF
AV
DD
I
AV
DD
X
X1
X2
AVSSX
AV
DD
REC
AV
SS
REC
V
SS
-IR
LED M1 / M2
LED M1 / M2
LED M1 / M2
V
CC
-detect
V
CC
-detect
BRA - 16 / LED M2
BrA-15
V
DD
-IR
BrA-14
BrA-13
BrA-12
BrA-11
BrA-10
BRWE #
BrOE #
BRCS #
EECS
V
SS
-IR
BrD-7/ECK
BrD-6/EDI
BrD-5/EDO
BrD-4
BrD-3
BrD-2
BrD-1
BrD-0
BrA-9
BrA-8
TX-
RX-
D99TL443
4/67
STE10/100A
4.0 4引脚说明
表1.引脚说明
PIN号
名字
TYPE
描述
PCI总线接口
113
114
INTA #
RST #
/ D
I
PCI中断请求。 STE10 / 100A发出这个信号中断,当一个
事件被设置。
PCI复位信号初始化STE10 / 100A 。 RST信号应
置为至少100μs的,以确保STE10 / 100A完成
初始化。在复位期间, STE10 / 100A的所有输出管脚会
置于高阻抗状态和所有的O / D引脚被浮置。
PCI时钟输入STE10 / 100A适用于PCI总线的功能。总线信号
同步相对于PCI -CLK的PCI- CLK的上升沿必须在一个操作
频率为20MHz和33MHz的之间的范围内,以确保适当的网络
手术
PCI总线授予。这个信号表示该STE10 / 100A已被授予
PCI总线的所有权作为一个总线请求的结果。
PCI总线请求。 STE10 / 100A称这条线时,它需要的PCI访问
总线。
电源管理事件信号是漏极开路,低电平有效的信号。该
STE10 / 100A将断言PME # ,表明电源管理事件有
发生了。
当WOL (第18位CSR18 )被置位, STE10 / 100A被放置在Wake on LAN
模式。而在这种模式下, STE10 / 100A将激活后的PME#信号
收到来自网络的Magic Packet帧。
在Wake on LAN模式,当LWS ( CSR18的17位)设置,局域网唤醒
信号跟随惠普的协议;否则,它就是IBM的协议。
多路PCI总线地址/数据引脚
116
PCI - CLK
I
117
118
119
GNT #
REQ #
PME #
I
O
O
OD
120,121
123,124
126,127
1,2
6,7
9,10
12,13
15,16
29,30
32~35
37
41
43,44
46,47
49,50
52,53
3
17
28
42
4
18
20
AD-31,30
AD-29,28
AD-27,26
AD-25,24
AD-23,22
AD-21,20
AD-19,18
AD-17,16
AD-15,14
AD-13~10
AD-9
AD-8
AD- 7,6
AD-5,4
AD-3,2
AD-1,0
C-BEB3
C-BEB2
C-BEB1
C-BEB0
IDSEL
FRAME #
IRDY #
I / O
I / O
总线命令和字节使能
I
I / O
I / O
初始化设备选择。此信号被置位时,主机问题
配置循环到STE10 / 100A 。
在公交车保有断言PCI总线主
主设备准备开始交易数据
5/67