STA450A
XMRADIO SDARS服务层&信源解码器
功能
s
XMRADIO服务层
解复用
s
s
s
s
s
s
s
s
通道辅助数据管理
有条件访问控制
服务组件提取
服务组件解密
高品质的音频解码与
数据速率24kbps TO 96kbps
高质量的语音与解码
数据速率脉宽调制模式TO为16kbps
44.1和32KHz的采样频率
支持
同步错误检测
与SW指标
TQFP80
订购号: STA450A
外设
s
高速串行输入接口
( PCBITSTREAM接口)
s
完全可编程的串行PCM
输出接口
s
IEC958输出(S / PDIF )
s
数据输出端口接口
s
条件接收处理器
接口( I2C主)
s
RS232 RX & TX INTERFACES
s
嵌入式系统PLL
s
嵌入式音频PLL
低功耗技术
s
1.8V 0.18μm工艺
s
CAPABLE 3.3V的I / O
控制
s
I2C从控制
s
设备地址: 1011100
2003年9月
牛逼 I S D E V I C权证A N B (E S) 0 1 D 2 O LY TO
已经签署了一项许可客户
协议, XM卫星收音机。
描述
该STA450A是专为数字无线电接收机
与XMRadio SDARS系统和IN兼容
tegrates所有执行丝氨酸所需要的功能
副层和信源解码:
- 比特流同步
- 服务层( SL )解复用
- 辅助数据管理
- 条件接入( CA)的控制
- 服务组件提取
- 服务组件解密
- 音频和语音解码
所提取的音频和数据被提供
通过不同的接口:
- I2S音频输出
- S / PDIF输出
- 数据输出端口
1/66
STA450A
图1.业务层和信源解码器框图
1号线NU
EVENT_IRQ
INT1
INT2
7号线NU
CAP_RST
PLL_SYNC
RS232_RX
RS232_TX
TEST
SDA_M
SCL_M
IC主机
( CAP I / F)
IC从机
( SYSCON I / F)
SDA
SCL
GPIO
接口
RS232
外
打断
PCFS
SPDIFF
产量
I958_OUT
PCDC
PCSD
PC BITSTREAM
输入
接口
( USSIO 0 )
输入
卜FF器
服务
层DEMUX
解密
音频
解码器
产量
卜FF器
音频端口
产量
接口
( PCM I / F)
SDO
SCKT
LRCKT
基于DSP的
系统&音频时钟
OCLK
DP_CLK
DP_DATA
DP_EN
数据端口
产量
接口
( USSIO 3 )
音频PLL
SYS PLL
RESET_N
CLK_OUT
CLK_IN
图2.引脚连接
TEST ( GPIO_3 )
FILT_0
80 79 78 77 76 75 74 73 72 71 70 69 68 67 66 65 64 63 62 61
NU ( IT_1 )
GND1
VDD1
TEST0
CLK_IN
NU ( IT_2 )
TESTB
CAP_RST ( GPIO_4 )
GND2
VDD2
VDD_IO1
CLK_OUT
SCL_M
SDA_M
GND3
VDD3
NU ( FIT_0 )
SCAN_MODE
APLL_GND
APLL_VDD
1
2
3
4
5
6
7
8
9
10
11
12
13
14
15
16
17
18
19
20
21 22 23 24 25 26 27 28 29 30 31 32 33 34 35 36 37 38 39 40
PLL_SYNC ( FIT_5 )
NU ( USSIO0_LRCLK )
GND10
INT1 ( GPIO_1 )
I958_OUT
DP_DATA
DP_CLK
DP_EN
INT2 ( GPIO_2 )
RS232_RX
RS232_TX
GND12
LRCKT
VDD_IO4
GND11
VDD12
VDD10
VDD11
OCLK
SCKT
SDO
60
59
58
57
56
55
54
53
52
51
50
49
48
47
46
45
44
43
42
41
SDA
SCL
VDD9
GND9
EVENT_IRQ ( GPIO_0 )
RESET_N
TEST1
NU ( IT_0 )
VDD_IO3
VDD8
GND8
NU ( GPIO_5 )
NU ( USSIO2_SCLK )
NU ( USSIO2_DATA )
NU ( USSIO2_LRCLK )
VDD7
GND7
NU ( USSIO1_SCLK )
NU ( USSIO1_DATA )
NU ( USSIO1_LRCLK )
FILT_0
PCFS ( FIT_2 )
NU ( FIT_3 )
NU ( FIT_4 )
NU ( FIT_1 )
CLK_M1
NU
VDD4
VDD_IO2
CLK_M0
PCDC
GND6
GND4
GND5
VDD5
NU ( REQ )
PCSD
VDD6
TQFP80
2/66
STA450A
引脚功能
N°
1,6,53
针
NU(IT_1),
NU(IT_2),
NU(IT_0)
GND1…,GND12
TYPE
I
功能
未使用(必须连接到
地面功能模式)
地
PAD说明
施密特触发器缓冲
2,9,15,23,
30,37,44,5
0,57,62,69
,76
3,10,16,
24,31,38,4
5,51,58,63
,70,77
4
5
7
8
11,32,52,7
1
12
13
14
17,27,28,4
0
18
19
20
21
22
25,26
29
33
34
35,41,46
VDD1…,VDD12
1.8V内核电源电压
TEST0
CLK_IN
TESTB
CAP_RST ( GPIO_4 )
VDD_IO1,…
VDD_IO4
CLK_OUT
SCL_M
SDA_M
NU(FIT_0),
NU(FIT_3),
NU ( FIT_4 ) , NU ( FIT_1 )
SCAN_MODE
APLL_GND
APLL_VDD
FILT_0
NU
CLK_M1 , CLK_M0
PLL_SYNC ( FIT_5 )
PCDC
PCSD
NU(USSIO0_LRCLK)
NU(USSIO1_LRCLK)
NU(USSIO2_LRCLK)
NU ( REQ )
I
I
I
I / O
测试引脚(必须连接到
地面功能模式)
时钟输入
TEST引脚
CAP复位
3.3V的I / O电源电压
模拟垫
施密特触发器缓冲
输入缓冲垫与Active拉
碧迪尔垫, 4毫安输出缓冲带
压摆率控制
O
O
I / O
I
CLOCK OUT
I2C主串行时钟
I2C主串行数据
未使用(必须连接到
地面功能模式)
扫描模式(必须连接到
地面功能模式)
模拟地音频PLL
1.8V模拟电源音频PLL
PLL滤波器
未使用
4毫安输出缓冲带压摆率
控制
4毫安输出缓冲带压摆率
控制
碧迪尔垫, 4毫安输出缓冲带
压摆率控制
施密特触发器缓冲
I
输入缓冲垫
模拟垫
I
I
I / O
I / O
I / O
选择输入时钟为DSP的输入缓冲垫
内核和外设
分数音频锁相环同步。
PC的位流数据时钟
PC机的串行位流数据
未使用(必须连接到
地面功能模式)
未使用
施密特触发器缓冲
施密特触发器碧迪尔垫, 4毫安
输出缓冲带压摆率控制
施密特触发器碧迪尔垫, 4毫安
输出缓冲带压摆率控制
施密特触发器碧迪尔垫, 4毫安
输出缓冲带压摆率控制
4毫安输出缓冲带压摆率
控制
36
O
3/66
STA450A
引脚功能
(续)
N°
39
42,47
43,48
49
54
55
56
59
60
61
64
65
66
67
68
72
73
74
75
78
79
80
针
PCFS(FIT_2)
NU(USSIO1_DATA)
NU(USSIO2_DATA)
NU(USSIO1_SCLK)
NU(USSIO2_SCLK)
NU(GPIO_5)
TEST1
RESET_N
EVENT_IRQ
(GPIO_0)
SCL
SDA
INT1 ( GPIO_1 )
INT2 ( GPIO_2 )
TEST ( GPIO_3 )
DP_EN
DP_DATA
DP_CLK
LRCKT
SDO
SCKT
OCLK
I958_OUT
RS232_TX
RS232_RX
TYPE
I
I / O
I / O
I / O
I
I
I / O
I
I / O
I / O
I / O
I / O
I / O
I / O
I / O
O
O
O
I / O
O
O
I
功能
PC比特流中华人民共和国帧同步。
未使用(必须连接到
地面功能模式)
未使用(必须连接到
地面功能模式)
未使用(必须连接到
地面功能模式)
TEST引脚
硬件复位(低电平有效)
通用中断(事件,错误,
数据就绪)
I2C从串行时钟
I2C从串行数据
专用的错误中断
献给事件中断
TEST引脚
数据端口使能
数据端口数据
数据端口时钟
I2S时钟Left&Right
I2S输出数据( PCM数据)
I2S串行时钟
过采样时钟
S / PDIF输出
RS232发送器
RS232接收器(必须是
连接到地的功能
模式)
PAD说明
施密特触发器缓冲
施密特触发器碧迪尔垫, 4毫安
输出缓冲带压摆率控制
施密特触发器碧迪尔垫, 4毫安
输出缓冲带压摆率控制
碧迪尔垫, 4毫安输出缓冲带
压摆率控制
输入缓冲垫与Active拉
施密特触发器缓冲
碧迪尔垫, 4毫安输出缓冲带
压摆率控制
施密特触发器缓冲
双向垫, 4毫安输出缓冲带
压摆率控制
碧迪尔垫, 4毫安输出缓冲带
压摆率控制
碧迪尔垫, 4毫安输出缓冲带
压摆率控制
碧迪尔垫, 4毫安输出缓冲带
压摆率控制
施密特触发器碧迪尔垫, 4毫安
输出缓冲带压摆率控制
施密特触发器碧迪尔垫, 4毫安
输出缓冲带压摆率控制
施密特触发器碧迪尔垫, 4毫安
输出缓冲带压摆率控制
4毫安输出缓冲带压摆率
控制
4毫安输出缓冲带压摆率
控制
4毫安输出缓冲带压摆率
控制
施密特触发器双向垫, 4毫安
输出缓冲带压摆率控制
4毫安输出缓冲带压摆率
控制
4毫安输出缓冲带压摆率
控制
施密特触发器缓冲
每个衬垫类型的更详细的说明可在第4找到。
注意:在一个硬件复位或电源上的所有碧迪尔引脚配置为输入。
4/66