ST16C554/554D
具有16字节FIFO 2.97V至5.5V UART QUAD
引脚说明
N
AME
INTA
( IRQ # )
64 - LQFP 68 - PLCC
T
YPE
P
IN
#
P
IN
#
6
15
D
ESCRIPTION
REV 。 4.0.1
O
当六十八分之一十六#引脚为高电平英特尔总线接口,这种输出中变得通道A
( OD)中断输出。该输出状态由用户通过软定义
MCR的洁具设定[3]。 INTA被设定为激活模式时的MCR [3]被设定为一个
逻辑1的INTA被设置为三态模式下,当MCR [ 3 ]被设置为逻辑0
(默认值) 。见MCR [ 3 ] 。
当六十八分之一十六#引脚为低电平摩托罗拉总线接口,该输出变为装置
中断输出(低电平有效,漏极开路) 。一个外部上拉电阻需要
正确操作。
O
当六十八分之一十六#引脚为高电平英特尔总线接口,这些OUPUTS成为跨
对于信道B中断输出,C和D的输出状态是由用户定义的
通过MCR的软件设置, [3]。中断输出被设定为
当MCR [ 3 ]被设置为逻辑1,被设置为三态模式激活模式
当MCR [ 3 ]被设置为逻辑0 (默认值) 。见MCR [ 3 ] 。
当六十八分之一十六#引脚为低电平摩托罗拉总线接口,这些输出未使用
并会留在逻辑0电平。离开这些输出悬空。
中断选择(高电平有效,输入,带内部上拉下来) 。
当六十八分之一十六#引脚为高电平英特尔总线接口,该引脚可以要结合使用
化与MCR位3启用或禁用INT AD引脚或覆盖MCR位3
和使能中断输出。中断输出连续启用
当该引脚为高电平。 MCR位3使能和禁止中断输出
销。在这种模式下, MCR位- 3被设定为逻辑1,使能连续输出。
见MCR位3说明全部细节。该引脚必须为低摩托罗拉
总线接口模式。对于64引脚封装,该引脚被结合到VCC间
应受在ST16C554DCQ64所以在INT输出在连续操作
中断模式。此销接合于在ST16C554CQ64内部GND和
因此需要设置MCR位3使能中断输出引脚。
发送器就绪(低电平有效) 。该输出的逻辑与状态
TXRDY # A-D 。看
表5 。
如果这个输出是不使用的,将其悬空。
接收器就绪(低电平有效) 。这个输出是RXRDY #一个逻辑与状态
A-D 。看
表5 。
如果这个输出是不使用的,将其悬空。
INTB
INTC
INTD
(北卡罗来纳州)
12
37
43
21
49
55
INTSEL
-
65
I
TXRDY #
RXRDY #
-
-
39
38
O
O
调制解调器或串行I / O接口
TXA
TXB
台湾晶技
TXD
RXA
RXB
RXC
RXD
RTSA #
RTSB #
RTSC #
RTSD #
CTSA #
CTSB #
CTSC #
CTSD #
8
10
39
41
62
20
29
51
5
13
36
44
2
16
33
47
17
19
51
53
7
29
41
63
14
22
48
56
11
25
45
59
O
UART通道AD发送数据和红外传输数据。在这种模式下,
TX信号将被重置,或者空闲(无数据)时为高。
I
UART通道A-D接收数据。正常接收数据输入必须怠速高。
O
UART通道的AD请求到发送(低电平有效)或通用输出。如果
这些输出都没有用,让他们无关。
I
UART通道AD清除 - 发送(低电平有效)或通用输入。这些
输入端应连接到VCC时不使用。
4