初步
特点
D
提供参考时钟和合成的时钟
D
5 32 MHz的输入参考频率
D
引脚对引脚兼容Avasem AV9107
D
可编程模拟锁相环
ST49C107A-04
六月1997-3
预编程的CPU主机板
频率发生器
...模拟加公司
TM
D
低功耗,单5V CMOS技术
D
内部存储多达16个频率
D
8/14引脚DIP或SOIC封装
概述
该ST49C107A - 04是可编程单片掩模
模拟CMOS器件设计成产生两个
同步时钟。输出频率可在变化
2为130MHz ,具有多达16个单可选择
存储在内部ROM中预编程的频率。
该ST49C107A -04是用来取代现有的CPU
从单个振荡器产生主板时钟
订购信息
产品型号
ST49C107ACF14-04
包
14引脚1.5亿JEDEC SOIC
操作
温度范围
0 ° C至70℃
为了减少电路板空间和振荡器的数量。
以提供高速度和低抖动时钟,该部件利用
使用高速模拟CMOS锁相环
14.318 MHz的系统时钟作为参考时钟(注
该基准时钟是可以改变的,以产生选
从一个标准的可编程器件的频率) 。该
可编程时钟输出可通过四种可选
地址线。
框图
XTAL
XTAL
OE1 OE2
振荡器
电路
产量
卜FF器
1X-CLOCK
2X-CLOCK
可编程
计数器
B
相
探测器
收费
泵
环
滤波器
电压
控制
振荡器
可编程
计数器
C
可编程
计数器
A
电压
参考
电路
ROM表
SELECT
逻辑
B=5....128
A=5....128
C = 1, 2, 4
A0-A3
图1.框图
P2.00牧师
E1996
Exar公司,加藤路48720 ,弗里蒙特,CA 94538
z
(510) 668-7000
z
传真( 510 ) 668-7017
1
ST49C107A-04
引脚配置
初步
A1
A2
A3
AGND
DGND
PD *
XTAL1
1
2
3
4
5
6
7
14
13
12
11
10
9
8
A0
1XCLK
V
CC
2XCLK
OE2
OE1
XTAL2
14引脚SOIC (JEDEC , 0.150 “ )
引脚说明
符号
A1
A2
A3
AGND
DGND
PD
XTAL1
针#
1
2
3
4
5
6
7
TYPE
I
I
I
O
O
I
I
频率选择地址输入2
1
.
频率选择地址输入3
1
.
频率选择地址输入4
1
.
模拟地。
数字地。
掉电(低电平有效) 。
关闭芯片时低
1
.
晶振或外部时钟输入。
晶体可连接到这个引脚和XTAL2引脚来
产生内部锁相环的基准时钟。对于外部14.318 MHz时钟, XTAL2
处于打开状态,或用作缓冲时钟输出。
晶振输出。
1X时钟输出使能(高电平有效)。
1X时钟输出, 3表示当该引脚为
低
1
.
2X-时钟输出使能(高电平有效)。
2X-时钟输出3表示当该引脚
低
1
.
可编程输出时钟。
正电源电压。
单+5伏。
2X时钟分频两个输出。
频率选择地址输入1
1
.
描述
XTAL2
OE1
OE2
2XCLK
V
CC
1XCLK
A0
8
9
10
11
12
13
14
O
I
I
O
I
O
I
笔记
1
对输入内部上拉电阻。
P2.00牧师
2
初步
DC电气特性
ST49C107A-04
测试条件:T已
A
= 0 ° C至+ 70 ° C,V
CC
= 5.0V
除非另有说明, 10%的
符号
V
IL
V
IH
V
OL
V
OH
I
IL
I
IH
I
CC
I
SB
R
IN
参数
输入低电平
输入高电平
输出低电平
输出高电平
输入低电平电流
输入高电流
工作电流
待机电流
输入上拉电阻
500
45
25
900
1300
2.4
-10
1
55
2.0
0.4
分钟。
典型值。
马克斯。
0.8
单位
V
V
V
V
A
A
mA
A
k
I
OL
= 8.0毫安
I
OH
= 8.0毫安
除了晶振输入
V
IN
=V
CC
无负载。 CLOCK = 100MHz的
空载
条件
DC电气特性
测试条件:T已
A
= 0 ° C至+ 70 ° C,V
CC
= 5.0V
除非另有说明, 10%的
符号
T
1
T
2
T
4
T
5
T
3
T
3
T
T
7
T
8
参数
1X , 2X-时钟上升时间
1X , 2X时钟下降时间
占空比
占空比
抖动1西格玛
绝对抖动
输入频率
缓冲时钟上升时间
缓冲时钟下降时间
2
40
45
分钟。
典型值。
1
1
50
50
0.5
3
马克斯。
2
2
60
55
2
5
32
20
20
单位
ns
ns
%
%
%
%
兆赫
ns
ns
条件
CL = 20pF的0.8V - 2.0V
CL = 20pF的2.0V - 0.8V
1.4V开关点
V
CC
/ 2切换点
规格若有变更,恕不另行通知
绝对最大额定值
电源电压范围。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 7伏
电压的任何引脚。 。 。 。 。 。 。 。 。 GND - 0.3V到V
CC
+0.3V
工作温度。 。 。 。 。 。 。 。 。 。 。 。 。 0 ° C至+ 70°C
储存温度。 。 。 。 。 。 。 。 。 。 。 。 -40 ° C至+ 150°C
包装耗散。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 500毫瓦
P2.00牧师
3
ST49C107A-04
外部时钟的连接
初步
时钟输出表FOR ST49C107A -04 (使用
14.318 MHz的输入。在频段内的所有频率) 。
A3
0
0
0
A2
0
0
0
0
1
1
1
1
0
0
0
0
1
1
1
1
A1
0
0
1
1
0
0
1
1
0
0
1
1
0
0
1
1
A0
0
1
0
1
0
1
0
1
0
1
0
1
0
1
0
1
因素
95/17
107/23
35/10
95/34
56/8
107/46
38/17
35/20
76/17
2
3
8
1/2
1/4
109/13
118/13
2X-
时钟
80.02
66.62
50.11
40.01
100.23
33.31
32.01
25.06
64.02
2X-Input
3X-Input
8X-Input
0.5X-Input
0.25X-
输入
120.00
129.96
时钟
40.01
33.31
25.06
20.00
50.11
16.66
16.00
12.47
32.01
1X-Input
1.5X-Input
4X-Input
0.25X-Input
0.125X-
输入
60.00
64.98
以最小化噪声拾取,则建议
连接0.047 (F电容XTAL1 ,并保持领先
将电容器的XTAL1的长度为最小,以减少
噪声敏感度。
频率选择计算
该ST49C107A -04包含锁定一个模拟阶段
用数字闭环分频器和一个最终回路
输出多路转换器,以获得所需的分频比
对于时钟输出。
由所产生的频率的准确性
ST49C107A - 04依赖于输入频率和
分频比。下式用于计算精确的输出
频率如下:
CLKOUT = CLKIN *因子
对于适当的输出频率, ST49C107A -04能
接受5的基准频率 - 32MHz的,最大
为130MHz ( - 时钟2X )的输出频率。
0
0
0
0
0
1
1
1
1
1
1
1
1
1X–CLOCK
2X–CLOCK
时钟
T5
T1
T4
T2
T3
BCLK
T8
T7
图2.时序图
P2.00牧师
4
初步
特点
D
提供参考时钟和合成的时钟
D
5 32 MHz的输入参考频率
D
引脚对引脚兼容Avasem AV9107
D
可编程模拟锁相环
ST49C107A-04
六月1997-3
预编程的CPU主机板
频率发生器
...模拟加公司
TM
D
低功耗,单5V CMOS技术
D
内部存储多达16个频率
D
8/14引脚DIP或SOIC封装
概述
该ST49C107A - 04是可编程单片掩模
模拟CMOS器件设计成产生两个
同步时钟。输出频率可在变化
2为130MHz ,具有多达16个单可选择
存储在内部ROM中预编程的频率。
该ST49C107A -04是用来取代现有的CPU
从单个振荡器产生主板时钟
订购信息
产品型号
ST49C107ACF14-04
包
14引脚1.5亿JEDEC SOIC
操作
温度范围
0 ° C至70℃
为了减少电路板空间和振荡器的数量。
以提供高速度和低抖动时钟,该部件利用
使用高速模拟CMOS锁相环
14.318 MHz的系统时钟作为参考时钟(注
该基准时钟是可以改变的,以产生选
从一个标准的可编程器件的频率) 。该
可编程时钟输出可通过四种可选
地址线。
框图
XTAL
XTAL
OE1 OE2
振荡器
电路
产量
卜FF器
1X-CLOCK
2X-CLOCK
可编程
计数器
B
相
探测器
收费
泵
环
滤波器
电压
控制
振荡器
可编程
计数器
C
可编程
计数器
A
电压
参考
电路
ROM表
SELECT
逻辑
B=5....128
A=5....128
C = 1, 2, 4
A0-A3
图1.框图
P2.00牧师
E1996
Exar公司,加藤路48720 ,弗里蒙特,CA 94538
z
(510) 668-7000
z
传真( 510 ) 668-7017
1
ST49C107A-04
引脚配置
初步
A1
A2
A3
AGND
DGND
PD *
XTAL1
1
2
3
4
5
6
7
14
13
12
11
10
9
8
A0
1XCLK
V
CC
2XCLK
OE2
OE1
XTAL2
14引脚SOIC (JEDEC , 0.150 “ )
引脚说明
符号
A1
A2
A3
AGND
DGND
PD
XTAL1
针#
1
2
3
4
5
6
7
TYPE
I
I
I
O
O
I
I
频率选择地址输入2
1
.
频率选择地址输入3
1
.
频率选择地址输入4
1
.
模拟地。
数字地。
掉电(低电平有效) 。
关闭芯片时低
1
.
晶振或外部时钟输入。
晶体可连接到这个引脚和XTAL2引脚来
产生内部锁相环的基准时钟。对于外部14.318 MHz时钟, XTAL2
处于打开状态,或用作缓冲时钟输出。
晶振输出。
1X时钟输出使能(高电平有效)。
1X时钟输出, 3表示当该引脚为
低
1
.
2X-时钟输出使能(高电平有效)。
2X-时钟输出3表示当该引脚
低
1
.
可编程输出时钟。
正电源电压。
单+5伏。
2X时钟分频两个输出。
频率选择地址输入1
1
.
描述
XTAL2
OE1
OE2
2XCLK
V
CC
1XCLK
A0
8
9
10
11
12
13
14
O
I
I
O
I
O
I
笔记
1
对输入内部上拉电阻。
P2.00牧师
2
初步
DC电气特性
ST49C107A-04
测试条件:T已
A
= 0 ° C至+ 70 ° C,V
CC
= 5.0V
除非另有说明, 10%的
符号
V
IL
V
IH
V
OL
V
OH
I
IL
I
IH
I
CC
I
SB
R
IN
参数
输入低电平
输入高电平
输出低电平
输出高电平
输入低电平电流
输入高电流
工作电流
待机电流
输入上拉电阻
500
45
25
900
1300
2.4
-10
1
55
2.0
0.4
分钟。
典型值。
马克斯。
0.8
单位
V
V
V
V
A
A
mA
A
k
I
OL
= 8.0毫安
I
OH
= 8.0毫安
除了晶振输入
V
IN
=V
CC
无负载。 CLOCK = 100MHz的
空载
条件
DC电气特性
测试条件:T已
A
= 0 ° C至+ 70 ° C,V
CC
= 5.0V
除非另有说明, 10%的
符号
T
1
T
2
T
4
T
5
T
3
T
3
T
T
7
T
8
参数
1X , 2X-时钟上升时间
1X , 2X时钟下降时间
占空比
占空比
抖动1西格玛
绝对抖动
输入频率
缓冲时钟上升时间
缓冲时钟下降时间
2
40
45
分钟。
典型值。
1
1
50
50
0.5
3
马克斯。
2
2
60
55
2
5
32
20
20
单位
ns
ns
%
%
%
%
兆赫
ns
ns
条件
CL = 20pF的0.8V - 2.0V
CL = 20pF的2.0V - 0.8V
1.4V开关点
V
CC
/ 2切换点
规格若有变更,恕不另行通知
绝对最大额定值
电源电压范围。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 7伏
电压的任何引脚。 。 。 。 。 。 。 。 。 GND - 0.3V到V
CC
+0.3V
工作温度。 。 。 。 。 。 。 。 。 。 。 。 。 0 ° C至+ 70°C
储存温度。 。 。 。 。 。 。 。 。 。 。 。 -40 ° C至+ 150°C
包装耗散。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 500毫瓦
P2.00牧师
3
ST49C107A-04
外部时钟的连接
初步
时钟输出表FOR ST49C107A -04 (使用
14.318 MHz的输入。在频段内的所有频率) 。
A3
0
0
0
A2
0
0
0
0
1
1
1
1
0
0
0
0
1
1
1
1
A1
0
0
1
1
0
0
1
1
0
0
1
1
0
0
1
1
A0
0
1
0
1
0
1
0
1
0
1
0
1
0
1
0
1
因素
95/17
107/23
35/10
95/34
56/8
107/46
38/17
35/20
76/17
2
3
8
1/2
1/4
109/13
118/13
2X-
时钟
80.02
66.62
50.11
40.01
100.23
33.31
32.01
25.06
64.02
2X-Input
3X-Input
8X-Input
0.5X-Input
0.25X-
输入
120.00
129.96
时钟
40.01
33.31
25.06
20.00
50.11
16.66
16.00
12.47
32.01
1X-Input
1.5X-Input
4X-Input
0.25X-Input
0.125X-
输入
60.00
64.98
以最小化噪声拾取,则建议
连接0.047 (F电容XTAL1 ,并保持领先
将电容器的XTAL1的长度为最小,以减少
噪声敏感度。
频率选择计算
该ST49C107A -04包含锁定一个模拟阶段
用数字闭环分频器和一个最终回路
输出多路转换器,以获得所需的分频比
对于时钟输出。
由所产生的频率的准确性
ST49C107A - 04依赖于输入频率和
分频比。下式用于计算精确的输出
频率如下:
CLKOUT = CLKIN *因子
对于适当的输出频率, ST49C107A -04能
接受5的基准频率 - 32MHz的,最大
为130MHz ( - 时钟2X )的输出频率。
0
0
0
0
0
1
1
1
1
1
1
1
1
1X–CLOCK
2X–CLOCK
时钟
T5
T1
T4
T2
T3
BCLK
T8
T7
图2.时序图
P2.00牧师
4