ST16C450
通用异步
接收器/发送器(UART)
2003年9月
概述
该ST16C450是一种通用异步接收器
和发射器。该ST16C450是一种改进ver-
在NS16450 UART的锡永有较高的工作
速度和较低的访问时间。可编程的波特率
提供速率发生器来选择发送和
接收时钟速率从50个基点至1.5 Mbps的。
在船上的状态寄存器的ST16C450提供
错误条件,类型和传送的状态
正在执行的操作。包括的是完整的
MODEM控制能力,并且处理器中断
可软件定制到用户的系统
要求。该ST16C450提供内部LOOP-
回功能的车载诊断测试。
该ST16C450是40引脚PDIP可用, 44针
PLCC和48引脚TQFP封装。据制作
先进的CMOS工艺来实现低漏
功耗和高速的要求。
PLCC封装
-DSR
41
-CTS
40
39
38
37
36
35
VCC
北卡罗来纳州
-CD
42
-RI
43
D4
D3
D2
D1
D0
D5
D6
D7
RCLK
RX
北卡罗来纳州
TX
CS0
CS1
-CS2
-BAUDOUT
7
8
9
10
11
12
13
14
15
16
17
18
19
20
21
22
23
24
25
26
27
28
44
6
5
4
3
2
1
RESET
-OP1
-Dtr
-RTS
-OP2
北卡罗来纳州
INT
北卡罗来纳州
A0
A1
A2
ST16C450CJ44
34
33
32
31
30
29
XTAL1
XTAL2
-IOW
-IOR
-DDIS
IOW
北卡罗来纳州
特点
引脚对引脚和功能兼容的行业
标准试16450
2.97到5.5伏操作
1.5 Mbps的传输/接收操作( 24MHz的)
可编程字长(5 ,6,7 ,8)
偶,奇,力,或无奇偶校验产生和
发现
独立的发送和接收控制
标准的调制解调器接口
低工作电流(典型值1.2毫安。 )
订购信息
产品型号
包
工作温度
设备状态
ST16C450CP40
ST16C450CJ44
ST16C450CQ48
ST16C450IP40
ST16C450IJ44
ST16C450IQ48
40-Lead
44-Lead
48-Lead
40-Lead
44-Lead
48-Lead
PDIP
PLCC
TQFP
PDIP
PLCC
TQFP
0 ° C至+ 70°C
0 ° C至+ 70°C
0 ° C至+ 70°C
-40 ° C至+ 85°C
-40 ° C至+ 85°C
-40 ° C至+ 85°C
活跃的。看到ST16C450CQ48用于新设计。
活跃
活跃
活跃的。看到ST16C450IQ48用于新设计。
活跃
活跃
修订版4.20
Exar公司
公司,加藤路48720 ,弗里蒙特,CA 94538
(510) 668-7000
传真( 510 ) 668-7017
CSOUT
GND
IOR
-AS
ST16C450
符号说明
符号
40
A0
A1
A2
IOR
28
27
26
22
针
44
31
30
29
25
48
28
27
26
20
信号
TYPE
I
I
I
I
引脚说明
地址0选择位内部寄存器地址选择。
地址- 1选择位内部寄存器地址选择。
地址- 2选择位内部寄存器地址选择。
读数据选通。它的功能是一样的-IOR (参见 -
IOR ) ,但它为高电平有效。无论是积极的-IOR或IOR
需要在一个由16C450将数据传送到CPU的
读操作。
片选0 。逻辑1该引脚上提供的芯片选择 -
0功能。
片选1 。逻辑1该引脚上提供的芯片选择 -
1功能。
片选-2 。该引脚上的逻辑0提供的芯片选择 -
2功能。
写数据选通。它的功能是一样的-IOW (参见 -
IOW ),但是它作为一种活性高的输入信号。无论是-IOW
或IOW需要来自CPU的数据传输到
在写操作期间ST16C450 。
地址选通。在-AS变为逻辑0时锁存状态
的芯片选择和寄存器选择位, A0 -A2 。这
输入时使用的地址和芯片选择并不稳定
对于一个读或写操作的持续时间,也就是说,带微处理器
处理器,需要解复用地址和数据位。
如果没有要求, -AS输入可永久连接到一个
逻辑0 (这是边沿触发) 。
CS0
12
14
9
I
CS1
13
15
10
I
-CS2
14
16
11
I
IOW
19
21
17
I
-AS
25
28
24
I
D0-D7
1-8
2-9
43-47
2-4
I / O
数据总线(双向) - 这些引脚是8位,三
态数据总线用于传送信息或从
控制CPU 。 D0是最低显著位和第一
在发送数据位或者接收串行数据流。
信号和电源地。
GND
20
22
18
PWR
修订版4.20
4
ST16C450
符号说明
符号
40
-IOR
21
针
44
24
48
19
信号
TYPE
I
引脚说明
读取数据选通信号(低电平选通) 。该引脚上的逻辑0
传送ST16C450数据总线向所述内容
中央处理器。
写数据选通(低电平选通) 。该引脚上的逻辑0
将CPU数据总线的内容传送到被寻址的
内部寄存器。
中断请求(高电平有效) 。中断是在启用
中断使能寄存器( IER ) ,而当一个中断CON-
DITION存在。中断条件包括:接收错误,
可接收缓冲区的数据,发送缓冲区为空或
当检测到调制解调器的状态标志。
芯片的选择了。该引脚上的高电平表示
ST16C450已通过芯片选择引脚使能。
波特率发生器的输出。该引脚提供16倍
来自波特率发生器所选择的数据速率时钟。
在RCLK引脚必须连接到外部-BAUDOUT
当接收机工作在相同的数据速率。
驱动器禁用。该引脚为逻辑0时,外部
CPU从ST16C450读取数据。这个信号可以是
用于禁用外部收发器或其他逻辑功能
系统蒸发散。
输出1 (用户自定义) - 请参阅位2的调制解调器控制
寄存器( MCR位- 2 ) 。
复位。 (高电平有效) - 该引脚上的逻辑1将复位
内部寄存器和所有输出。 UART发送器
输出和接收器输入复位时被禁用
时间。 (见ST16C450外部复位条件初始
化的细节。 )
接收时钟输入。该引脚用作外部时钟16X
输入到接收机部分。外部连接 -
BAUDOUT针是必需的,以便利用内部的波特
率发生器。
-IOW
18
20
16
I
INT
30
33
30
O
CSOUT
24
27
23
O
-BAUDOUT
15
17
12
O
-DDIS
23
26
22
O
-OP1
34
38
34
O
RESET
35
39
35
I
RCLK
9
10
5
I
修订版4.20
5
ST16C450
通用异步
接收器/发送器(UART)
2003年9月
概述
该ST16C450是一种通用异步接收器
和发射器。该ST16C450是一种改进ver-
在NS16450 UART的锡永有较高的工作
速度和较低的访问时间。可编程的波特率
提供速率发生器来选择发送和
接收时钟速率从50个基点至1.5 Mbps的。
在船上的状态寄存器的ST16C450提供
错误条件,类型和传送的状态
正在执行的操作。包括的是完整的
MODEM控制能力,并且处理器中断
可软件定制到用户的系统
要求。该ST16C450提供内部LOOP-
回功能的车载诊断测试。
该ST16C450是40引脚PDIP可用, 44针
PLCC和48引脚TQFP封装。据制作
先进的CMOS工艺来实现低漏
功耗和高速的要求。
PLCC封装
-DSR
41
-CTS
40
39
38
37
36
35
VCC
北卡罗来纳州
-CD
42
-RI
43
D4
D3
D2
D1
D0
D5
D6
D7
RCLK
RX
北卡罗来纳州
TX
CS0
CS1
-CS2
-BAUDOUT
7
8
9
10
11
12
13
14
15
16
17
18
19
20
21
22
23
24
25
26
27
28
44
6
5
4
3
2
1
RESET
-OP1
-Dtr
-RTS
-OP2
北卡罗来纳州
INT
北卡罗来纳州
A0
A1
A2
ST16C450CJ44
34
33
32
31
30
29
XTAL1
XTAL2
-IOW
-IOR
-DDIS
IOW
北卡罗来纳州
特点
引脚对引脚和功能兼容的行业
标准试16450
2.97到5.5伏操作
1.5 Mbps的传输/接收操作( 24MHz的)
可编程字长(5 ,6,7 ,8)
偶,奇,力,或无奇偶校验产生和
发现
独立的发送和接收控制
标准的调制解调器接口
低工作电流(典型值1.2毫安。 )
订购信息
产品型号
包
工作温度
设备状态
ST16C450CP40
ST16C450CJ44
ST16C450CQ48
ST16C450IP40
ST16C450IJ44
ST16C450IQ48
40-Lead
44-Lead
48-Lead
40-Lead
44-Lead
48-Lead
PDIP
PLCC
TQFP
PDIP
PLCC
TQFP
0 ° C至+ 70°C
0 ° C至+ 70°C
0 ° C至+ 70°C
-40 ° C至+ 85°C
-40 ° C至+ 85°C
-40 ° C至+ 85°C
活跃的。看到ST16C450CQ48用于新设计。
活跃
活跃
活跃的。看到ST16C450IQ48用于新设计。
活跃
活跃
修订版4.20
Exar公司
公司,加藤路48720 ,弗里蒙特,CA 94538
(510) 668-7000
传真( 510 ) 668-7017
CSOUT
GND
IOR
-AS
ST16C450
符号说明
符号
40
A0
A1
A2
IOR
28
27
26
22
针
44
31
30
29
25
48
28
27
26
20
信号
TYPE
I
I
I
I
引脚说明
地址0选择位内部寄存器地址选择。
地址- 1选择位内部寄存器地址选择。
地址- 2选择位内部寄存器地址选择。
读数据选通。它的功能是一样的-IOR (参见 -
IOR ) ,但它为高电平有效。无论是积极的-IOR或IOR
需要在一个由16C450将数据传送到CPU的
读操作。
片选0 。逻辑1该引脚上提供的芯片选择 -
0功能。
片选1 。逻辑1该引脚上提供的芯片选择 -
1功能。
片选-2 。该引脚上的逻辑0提供的芯片选择 -
2功能。
写数据选通。它的功能是一样的-IOW (参见 -
IOW ),但是它作为一种活性高的输入信号。无论是-IOW
或IOW需要来自CPU的数据传输到
在写操作期间ST16C450 。
地址选通。在-AS变为逻辑0时锁存状态
的芯片选择和寄存器选择位, A0 -A2 。这
输入时使用的地址和芯片选择并不稳定
对于一个读或写操作的持续时间,也就是说,带微处理器
处理器,需要解复用地址和数据位。
如果没有要求, -AS输入可永久连接到一个
逻辑0 (这是边沿触发) 。
CS0
12
14
9
I
CS1
13
15
10
I
-CS2
14
16
11
I
IOW
19
21
17
I
-AS
25
28
24
I
D0-D7
1-8
2-9
43-47
2-4
I / O
数据总线(双向) - 这些引脚是8位,三
态数据总线用于传送信息或从
控制CPU 。 D0是最低显著位和第一
在发送数据位或者接收串行数据流。
信号和电源地。
GND
20
22
18
PWR
修订版4.20
4
ST16C450
符号说明
符号
40
-IOR
21
针
44
24
48
19
信号
TYPE
I
引脚说明
读取数据选通信号(低电平选通) 。该引脚上的逻辑0
传送ST16C450数据总线向所述内容
中央处理器。
写数据选通(低电平选通) 。该引脚上的逻辑0
将CPU数据总线的内容传送到被寻址的
内部寄存器。
中断请求(高电平有效) 。中断是在启用
中断使能寄存器( IER ) ,而当一个中断CON-
DITION存在。中断条件包括:接收错误,
可接收缓冲区的数据,发送缓冲区为空或
当检测到调制解调器的状态标志。
芯片的选择了。该引脚上的高电平表示
ST16C450已通过芯片选择引脚使能。
波特率发生器的输出。该引脚提供16倍
来自波特率发生器所选择的数据速率时钟。
在RCLK引脚必须连接到外部-BAUDOUT
当接收机工作在相同的数据速率。
驱动器禁用。该引脚为逻辑0时,外部
CPU从ST16C450读取数据。这个信号可以是
用于禁用外部收发器或其他逻辑功能
系统蒸发散。
输出1 (用户自定义) - 请参阅位2的调制解调器控制
寄存器( MCR位- 2 ) 。
复位。 (高电平有效) - 该引脚上的逻辑1将复位
内部寄存器和所有输出。 UART发送器
输出和接收器输入复位时被禁用
时间。 (见ST16C450外部复位条件初始
化的细节。 )
接收时钟输入。该引脚用作外部时钟16X
输入到接收机部分。外部连接 -
BAUDOUT针是必需的,以便利用内部的波特
率发生器。
-IOW
18
20
16
I
INT
30
33
30
O
CSOUT
24
27
23
O
-BAUDOUT
15
17
12
O
-DDIS
23
26
22
O
-OP1
34
38
34
O
RESET
35
39
35
I
RCLK
9
10
5
I
修订版4.20
5