飞利浦半导体
产品数据
DDR PC1600 , PC3200 14位SSTL_2注册
驱动程序与差分时钟输入
SSTVF16857
特点
存根系列终止逻辑2.5 V V
DDQ
(SSTL_2)
优化PC 2700 DDR (双倍数据速率)SDRAM
适用于PC1600 / PC2100 DDR SDRAM的应用
适用于PC3200的应用在V使用时
DD
= 2.6 V
输入与JESD8-9 SSTL_2规范兼容。
流通结构优化PCB布局
ESD分类测试是为了JEDEC标准JESD22 。
闭锁测试是为了JEDEC标准JESD78 ,这
全DDR300 / 400分之333解决方案@ 2.5V与PCKV857使用时
可在TSSOP -48 , TVSOP -48和56球VFBGA封装
高级VREF噪声抑制
描述
该SSTVF16857是一个14位SSTL_2注册驱动程序
差分时钟输入,设计的2.3 V之间进行操作
2.7 V. V
DDQ
一定不能超过V
CC
。输入是SSTL_2类型与
V
REF
通常在0.5 * V
DDQ
。输出支持I类从而可以
用于标准存根系列应用或容性负载。
主复位( RESET)异步复位所有寄存器为零。
该SSTVF16857旨在被纳入标准
DIMM (双列直插式内存模块)设计,由JEDEC定义的,
如DDR (双倍数据速率)SDRAM和SDRAM内存II
模块。从传统的SDRAM , DDR SDRAM传输不同
在两个时钟沿数据(上升沿和下降沿) ,从而加倍高峰
总线带宽。一个DDR DRAM的额定功率为166 MHz的都会有一阵
率333 MT / s(每秒兆传输) 。该模块需要
23和27已注册的控制线和地址线,因此,两者之间的
14位宽的设备将被用于每个模块上。该SSTVF16857
旨在用于SSTL_2输入和输出信号。
该设备的数据输入包括差分接收器。一
差分输入连接到输入端子,而另一个被连接到一个
参考输入垫,它是由所有输入共用。
为与DRAM的兼容的时钟输入是全差分
已安装在DIMM设备。然而,由于控制
输入到SDRAM变化时,只有一半的数据速率,所述设备
必须只改变在CLK信号的上升沿状态。
为了能够提供定义的输出从该设备连
一个稳定的时钟已经被提供之前,设备必须支持
异步输入引脚(重置) ,其中,当保持在低状态
假设所有的寄存器复位到低电平状态,所有
输出驱动一个低电平信号为好。
超过100mA的。
保护超过2000 V每个方法A114来HBM 。
应用
引脚配置
Q1
Q2
GND
V
DDQ
Q3
Q4
Q5
GND
V
DDQ
1
2
3
4
5
6
7
8
9
48 D1
47 D2
46 GND
45 V
CC
44 D3
43 D4
42 D5
41 D6
40 D7
39 CLK-
38 CLK +
37 V
CC
36 GND
35 V
REF
34 RESET
33 D8
32 D9
31 D10
30 D11
29 D12
28 V
CC
27 GND
26 D13
25 D14
SW00685
Q6 10
Q7 11
V
DDQ
12
GND 13
Q8 14
Q9 15
V
DDQ
16
GND 17
Q10 18
Q11 19
Q12 20
V
DDQ
21
GND 22
Q13 23
Q14 24
快速参考数据
GND = 0 V ;吨
AMB
= 25°C ;吨
r
=t
f
v2.5
ns
符号
t
PHL
/t
PLH
C
I
参数
传播延迟; CLK到Qn
输入电容
条件
C
L
= 30 pF的; V
DDQ
= 2.5 V
V
CC
= 2.5 V
典型
1.9
2.9
单位
ns
pF
2003年09月19
2
飞利浦半导体
产品数据
DDR PC1600 , PC3200 14位SSTL_2
与差分时钟输入驱动器注册
SSTVF16857
订购信息
套餐
48引脚塑料TSSOP I型
48引脚塑料TSSOP ( TVSOP )
56焊球VFBGA塑料
温度范围
0至+70
°C
0至+70
°C
0至+70
°C
订货编号
SSTVF16857DGG
SSTVF16857DGV
SSTVF16857EV
DWG号
SOT362-1
SOT480-1
SOT702-1
引脚说明
引脚数
34
48, 47, 44, 43,
42, 41, 40, 33,
32, 31, 30, 29,
26, 25
1, 2, 5, 6, 7, 10,
11, 14, 15, 18,
19, 20, 23, 24
35
3, 8, 13, 17, 22,
27, 36, 46
28, 37, 45
4, 9, 12, 16, 21
38
39
符号
RESET
名称和功能
LVCMOS
异步主复位
(低电平有效)
SSTL_2数据输入
逻辑图
RESET
V
REF
D1
注册
Q1
D1 - D14
D2
注册
Q2
Q1 - Q14
V
REF
GND
V
CC
V
DDQ
CLK +
CLK-
SSTL_2数据输出
SSTL_2输入参考电平
接地( 0 V )
正电源电压
输出电源电压
差分时钟输入
D3
注册
Q3
D4
注册
Q4
D5
注册
Q5
D6
注册
Q6
D7
注册
Q7
功能表
输入
RESET
L
H
H
H
CLK
X
↓
↓
L或H
CLK
X
↑
↑
L或H
D
X
H
L
X
产量
Q
L
D8
注册
Q8
D9
注册
Q9
D10
H
L
Q
0
D12
D11
注册
Q10
注册
Q11
H =高电压等级
L =高电压等级
↓
=高向低转换
↑
=低到高的转变
X =无关
注册
Q12
D13
注册
Q13
D14
CLK +
CLK-
注册
Q14
SW00763
2003年09月19
3
飞利浦半导体
产品数据
DDR PC1600 , PC3200 14位SSTL_2
与差分时钟输入驱动器注册
SSTVF16857
球CON组fi guration
1
2
3
4
5
6
A
Q1
NC
NC
NC
NC
D1
B
GND
Q2
V
CC
V
CC
D2
GND
C
Q4
Q3
Q5
D5
D3
D4
D
V
CC
GND
Q6
CLK-
D6
D7
E
V
CC
Q7
CLK +
V
CC
F
GND
Q8
V
REF
GND
G
V
CC
GND
Q9
RESET
D9
D8
H
Q11
Q12
Q10
D10
D12
D11
J
GND
Q13
V
CC
V
CC
D13
GND
K
Q14
NC
NC
NC
NC
D14
SW00952
绝对最大额定值
1
符号
V
CC
I
IK
V
I
I
OK
V
OUT
I
OUT
参数
直流电源电压
DC输入二极管电流
直流输入电压
3
DC输出二极管电流
直流输出电压
3
直流输出电流
连续电流
4
V
O
= 0至V
DDQ
V
CC
, V
DDQ
或GND
V
O
& LT ; 0
V
I
& LT ; 0
条件
范围
民
-0.5
—
-0.5
—
-0.5
—
—
最大
+4.6
-50
V
DDQ
+ 0.5
-50
V
DDQ
+ 0.5
±50
±100
单位
V
mA
V
mA
V
mA
T
英镑
存储温度范围
2
-65
+150
°C
注意事项:
1.强调超越那些可能会对设备造成永久性损坏。这些压力额定值只和功能操作
器件在这些或超出下标明的任何其他条件, “推荐工作条件”是不是暗示。接触
绝对最大额定条件下长时间可能会影响器件的可靠性。
2.高性能集成电路的结合它的热环境可以创建结的性能能力
温度,这是不利于可靠性。该集成电路的最高结温度不应超过150 ℃。
3.如果输入和输出电流额定值是所观察到的输入和输出电压额定值可能被超过。
4.在V的连续电流
CC
, V
DDQ
,或GND不应超过
±100
毫安。
2003年09月19
4
飞利浦半导体
产品数据
DDR PC1600 , PC3200 14位SSTL_2
与差分时钟输入驱动器注册
SSTVF16857
推荐工作条件
1
符号
V
CC
V
DDQ
V
REF
V
TT
V
I
V
IH
V
IL
V
IH
V
IL
I
OH
I
OL
参数
电源电压
输出电源电压
参考电压
(V
REF
= 0.5× V
DDQ
)
终止电压
输入电压
交流高电平的输入电压
AC低电平输入电压
直流高电平的输入电压
DC低电平输入电压
高电平输出电流
低电平输出电流
所有的输入
所有的输入
所有的输入
所有的输入
PC1600-PC2700
PC3200
测试条件
民
2.3
2.3
1.15
1.25
V
REF
- 40毫伏
0
V
REF
+ 310毫伏
—
V
REF
+ 150毫伏
V
SS
- 0.5 V
—
—
0
典型值
2.5
2.5
1.25
1.30
V
REF
—
—
—
—
—
—
—
—
最大
2.7
2.7
1.35
1.35
V
REF
+ 40毫伏
V
CC
—
V
REF
- 310毫伏
V
DDQ
+ 0.5 V
V
REF
- 150毫伏
-20
20
70
单位
V
V
V
V
V
V
V
V
V
V
mA
mA
°C
T
AMB
工作自由空气的温度范围内
注意:
1.未使用的控制输入必须保持高电平或低电平,以防止它们飘浮。
DC电气特性- PC1600 , PC2700
在推荐的工作条件。电压参考GND(地= 0V)。
范围
符号
V
IK
V
OH
V
OL
V
CMR
V
PPmim
参数
I / O电源电压
高电平输出电压
低电平输出电压
CLK , CLK
CLK , CLK
数据输入, RESET
I
I
CLK , CLK
V
REF
I
CC
静态电源电流
CLK和CLK相反
状态
1
数据输入
C
I
CLK , CLK
RESET
测试条件
V
CC
= 2.3 V ;我
I
= -18毫安
V
CC
= 2.3 V至2.7 V ;我
OH
= -100
A
V
CC
= 2.3 V ;我
OH
= -16毫安
V
CC
= 2.3 V至2.7 V ;我
OL
= 100
A
V
CC
= 2.3 V ;我
OL
= 16毫安
共模范围为可靠的性能
最小的峰 - 峰值输入,以确保逻辑状态
V
CC
= 2.7 V; V
I
= 1.7 V或0.8 V
V
CC
= 2.7 V; V
I
= 2.7 V或0 V
V
CC
= 2.7 V; V
I
= 1.7 V或0.8 V
V
CC
= 2.7 V; V
I
= 2.7 V或0 V
V
CC
= 2.7 V
V
CC
= 2.7 V; V
I
= 1.7 V或0.8 V
V
CC
= 2.7 V; V
I
= 2.7 V或0 V
V
I
= V
REF
±
310毫伏,
V
CC
= 2.5 V
V
ICR
= 1.25 V, V
我(PP)的
= 360 mV时,
V
CC
= 2.5 V
V
I
= V
CC
或GND ,V
CC
= 2.5 V
V
REF
= 1.15 V和1.35 V
V
REF
= 1.15 V和1.35 V
V
REF
= 1.15 V和1.35 V
RESET = GND
RESET = V
CC
V
REF
= 1.15 V和1.35 V
V
REF
= 1.15 V和1.35 V
V
REF
= 1.15 V和1.35 V
温度= 0至70
°C
民
—
V
CC
- 0.2
1.95
—
—
0.97
—
—
—
—
—
—
—
—
2.5
2.5
2.5
典型值
2
—
—
—
—
—
—
—
0.01
0.01
0.05
0.05
0.05
0.5
10
2.9
2.9
2.9
最大
-1.2
—
—
0.2
0.35
1.53
360
±5
±5
±5
±5
±5
10
25
3.4
3.4
3.4
pF
V
V
mV
A
A
A
A
mA
V
单位
注意事项:
1.当CLK和CLK都很高,一般我
CC
= 25 mA的电流。
2.所有典型值是在V
CC
= 2.5 V和T
AMB
= 25
°C
(除非另有规定) 。
2003年09月19
5
飞利浦半导体
产品数据
DDR PC1600 , PC3200 14位SSTL_2注册
驱动程序与差分时钟输入
SSTVF16857
特点
存根系列终止逻辑2.5 V V
DDQ
(SSTL_2)
优化PC 2700 DDR (双倍数据速率)SDRAM
适用于PC1600 / PC2100 DDR SDRAM的应用
适用于PC3200的应用在V使用时
DD
= 2.6 V
输入与JESD8-9 SSTL_2规范兼容。
流通结构优化PCB布局
ESD分类测试是为了JEDEC标准JESD22 。
闭锁测试是为了JEDEC标准JESD78 ,这
全DDR300 / 400分之333解决方案@ 2.5V与PCKV857使用时
可在TSSOP -48 , TVSOP -48和56球VFBGA封装
高级VREF噪声抑制
描述
该SSTVF16857是一个14位SSTL_2注册驱动程序
差分时钟输入,设计的2.3 V之间进行操作
2.7 V. V
DDQ
一定不能超过V
CC
。输入是SSTL_2类型与
V
REF
通常在0.5 * V
DDQ
。输出支持I类从而可以
用于标准存根系列应用或容性负载。
主复位( RESET)异步复位所有寄存器为零。
该SSTVF16857旨在被纳入标准
DIMM (双列直插式内存模块)设计,由JEDEC定义的,
如DDR (双倍数据速率)SDRAM和SDRAM内存II
模块。从传统的SDRAM , DDR SDRAM传输不同
在两个时钟沿数据(上升沿和下降沿) ,从而加倍高峰
总线带宽。一个DDR DRAM的额定功率为166 MHz的都会有一阵
率333 MT / s(每秒兆传输) 。该模块需要
23和27已注册的控制线和地址线,因此,两者之间的
14位宽的设备将被用于每个模块上。该SSTVF16857
旨在用于SSTL_2输入和输出信号。
该设备的数据输入包括差分接收器。一
差分输入连接到输入端子,而另一个被连接到一个
参考输入垫,它是由所有输入共用。
为与DRAM的兼容的时钟输入是全差分
已安装在DIMM设备。然而,由于控制
输入到SDRAM变化时,只有一半的数据速率,所述设备
必须只改变在CLK信号的上升沿状态。
为了能够提供定义的输出从该设备连
一个稳定的时钟已经被提供之前,设备必须支持
异步输入引脚(重置) ,其中,当保持在低状态
假设所有的寄存器复位到低电平状态,所有
输出驱动一个低电平信号为好。
超过100mA的。
保护超过2000 V每个方法A114来HBM 。
应用
引脚配置
Q1
Q2
GND
V
DDQ
Q3
Q4
Q5
GND
V
DDQ
1
2
3
4
5
6
7
8
9
48 D1
47 D2
46 GND
45 V
CC
44 D3
43 D4
42 D5
41 D6
40 D7
39 CLK-
38 CLK +
37 V
CC
36 GND
35 V
REF
34 RESET
33 D8
32 D9
31 D10
30 D11
29 D12
28 V
CC
27 GND
26 D13
25 D14
SW00685
Q6 10
Q7 11
V
DDQ
12
GND 13
Q8 14
Q9 15
V
DDQ
16
GND 17
Q10 18
Q11 19
Q12 20
V
DDQ
21
GND 22
Q13 23
Q14 24
快速参考数据
GND = 0 V ;吨
AMB
= 25°C ;吨
r
=t
f
v2.5
ns
符号
t
PHL
/t
PLH
C
I
参数
传播延迟; CLK到Qn
输入电容
条件
C
L
= 30 pF的; V
DDQ
= 2.5 V
V
CC
= 2.5 V
典型
1.9
2.9
单位
ns
pF
2003年09月19
2
飞利浦半导体
产品数据
DDR PC1600 , PC3200 14位SSTL_2
与差分时钟输入驱动器注册
SSTVF16857
订购信息
套餐
48引脚塑料TSSOP I型
48引脚塑料TSSOP ( TVSOP )
56焊球VFBGA塑料
温度范围
0至+70
°C
0至+70
°C
0至+70
°C
订货编号
SSTVF16857DGG
SSTVF16857DGV
SSTVF16857EV
DWG号
SOT362-1
SOT480-1
SOT702-1
引脚说明
引脚数
34
48, 47, 44, 43,
42, 41, 40, 33,
32, 31, 30, 29,
26, 25
1, 2, 5, 6, 7, 10,
11, 14, 15, 18,
19, 20, 23, 24
35
3, 8, 13, 17, 22,
27, 36, 46
28, 37, 45
4, 9, 12, 16, 21
38
39
符号
RESET
名称和功能
LVCMOS
异步主复位
(低电平有效)
SSTL_2数据输入
逻辑图
RESET
V
REF
D1
注册
Q1
D1 - D14
D2
注册
Q2
Q1 - Q14
V
REF
GND
V
CC
V
DDQ
CLK +
CLK-
SSTL_2数据输出
SSTL_2输入参考电平
接地( 0 V )
正电源电压
输出电源电压
差分时钟输入
D3
注册
Q3
D4
注册
Q4
D5
注册
Q5
D6
注册
Q6
D7
注册
Q7
功能表
输入
RESET
L
H
H
H
CLK
X
↓
↓
L或H
CLK
X
↑
↑
L或H
D
X
H
L
X
产量
Q
L
D8
注册
Q8
D9
注册
Q9
D10
H
L
Q
0
D12
D11
注册
Q10
注册
Q11
H =高电压等级
L =高电压等级
↓
=高向低转换
↑
=低到高的转变
X =无关
注册
Q12
D13
注册
Q13
D14
CLK +
CLK-
注册
Q14
SW00763
2003年09月19
3
飞利浦半导体
产品数据
DDR PC1600 , PC3200 14位SSTL_2
与差分时钟输入驱动器注册
SSTVF16857
球CON组fi guration
1
2
3
4
5
6
A
Q1
NC
NC
NC
NC
D1
B
GND
Q2
V
CC
V
CC
D2
GND
C
Q4
Q3
Q5
D5
D3
D4
D
V
CC
GND
Q6
CLK-
D6
D7
E
V
CC
Q7
CLK +
V
CC
F
GND
Q8
V
REF
GND
G
V
CC
GND
Q9
RESET
D9
D8
H
Q11
Q12
Q10
D10
D12
D11
J
GND
Q13
V
CC
V
CC
D13
GND
K
Q14
NC
NC
NC
NC
D14
SW00952
绝对最大额定值
1
符号
V
CC
I
IK
V
I
I
OK
V
OUT
I
OUT
参数
直流电源电压
DC输入二极管电流
直流输入电压
3
DC输出二极管电流
直流输出电压
3
直流输出电流
连续电流
4
V
O
= 0至V
DDQ
V
CC
, V
DDQ
或GND
V
O
& LT ; 0
V
I
& LT ; 0
条件
范围
民
-0.5
—
-0.5
—
-0.5
—
—
最大
+4.6
-50
V
DDQ
+ 0.5
-50
V
DDQ
+ 0.5
±50
±100
单位
V
mA
V
mA
V
mA
T
英镑
存储温度范围
2
-65
+150
°C
注意事项:
1.强调超越那些可能会对设备造成永久性损坏。这些压力额定值只和功能操作
器件在这些或超出下标明的任何其他条件, “推荐工作条件”是不是暗示。接触
绝对最大额定条件下长时间可能会影响器件的可靠性。
2.高性能集成电路的结合它的热环境可以创建结的性能能力
温度,这是不利于可靠性。该集成电路的最高结温度不应超过150 ℃。
3.如果输入和输出电流额定值是所观察到的输入和输出电压额定值可能被超过。
4.在V的连续电流
CC
, V
DDQ
,或GND不应超过
±100
毫安。
2003年09月19
4
飞利浦半导体
产品数据
DDR PC1600 , PC3200 14位SSTL_2
与差分时钟输入驱动器注册
SSTVF16857
推荐工作条件
1
符号
V
CC
V
DDQ
V
REF
V
TT
V
I
V
IH
V
IL
V
IH
V
IL
I
OH
I
OL
参数
电源电压
输出电源电压
参考电压
(V
REF
= 0.5× V
DDQ
)
终止电压
输入电压
交流高电平的输入电压
AC低电平输入电压
直流高电平的输入电压
DC低电平输入电压
高电平输出电流
低电平输出电流
所有的输入
所有的输入
所有的输入
所有的输入
PC1600-PC2700
PC3200
测试条件
民
2.3
2.3
1.15
1.25
V
REF
- 40毫伏
0
V
REF
+ 310毫伏
—
V
REF
+ 150毫伏
V
SS
- 0.5 V
—
—
0
典型值
2.5
2.5
1.25
1.30
V
REF
—
—
—
—
—
—
—
—
最大
2.7
2.7
1.35
1.35
V
REF
+ 40毫伏
V
CC
—
V
REF
- 310毫伏
V
DDQ
+ 0.5 V
V
REF
- 150毫伏
-20
20
70
单位
V
V
V
V
V
V
V
V
V
V
mA
mA
°C
T
AMB
工作自由空气的温度范围内
注意:
1.未使用的控制输入必须保持高电平或低电平,以防止它们飘浮。
DC电气特性- PC1600 , PC2700
在推荐的工作条件。电压参考GND(地= 0V)。
范围
符号
V
IK
V
OH
V
OL
V
CMR
V
PPmim
参数
I / O电源电压
高电平输出电压
低电平输出电压
CLK , CLK
CLK , CLK
数据输入, RESET
I
I
CLK , CLK
V
REF
I
CC
静态电源电流
CLK和CLK相反
状态
1
数据输入
C
I
CLK , CLK
RESET
测试条件
V
CC
= 2.3 V ;我
I
= -18毫安
V
CC
= 2.3 V至2.7 V ;我
OH
= -100
A
V
CC
= 2.3 V ;我
OH
= -16毫安
V
CC
= 2.3 V至2.7 V ;我
OL
= 100
A
V
CC
= 2.3 V ;我
OL
= 16毫安
共模范围为可靠的性能
最小的峰 - 峰值输入,以确保逻辑状态
V
CC
= 2.7 V; V
I
= 1.7 V或0.8 V
V
CC
= 2.7 V; V
I
= 2.7 V或0 V
V
CC
= 2.7 V; V
I
= 1.7 V或0.8 V
V
CC
= 2.7 V; V
I
= 2.7 V或0 V
V
CC
= 2.7 V
V
CC
= 2.7 V; V
I
= 1.7 V或0.8 V
V
CC
= 2.7 V; V
I
= 2.7 V或0 V
V
I
= V
REF
±
310毫伏,
V
CC
= 2.5 V
V
ICR
= 1.25 V, V
我(PP)的
= 360 mV时,
V
CC
= 2.5 V
V
I
= V
CC
或GND ,V
CC
= 2.5 V
V
REF
= 1.15 V和1.35 V
V
REF
= 1.15 V和1.35 V
V
REF
= 1.15 V和1.35 V
RESET = GND
RESET = V
CC
V
REF
= 1.15 V和1.35 V
V
REF
= 1.15 V和1.35 V
V
REF
= 1.15 V和1.35 V
温度= 0至70
°C
民
—
V
CC
- 0.2
1.95
—
—
0.97
—
—
—
—
—
—
—
—
2.5
2.5
2.5
典型值
2
—
—
—
—
—
—
—
0.01
0.01
0.05
0.05
0.05
0.5
10
2.9
2.9
2.9
最大
-1.2
—
—
0.2
0.35
1.53
360
±5
±5
±5
±5
±5
10
25
3.4
3.4
3.4
pF
V
V
mV
A
A
A
A
mA
V
单位
注意事项:
1.当CLK和CLK都很高,一般我
CC
= 25 mA的电流。
2.所有典型值是在V
CC
= 2.5 V和T
AMB
= 25
°C
(除非另有规定) 。
2003年09月19
5