32兆位的SPI串行闪存
微芯片技术公司
SST25VF032B
数据表
SST 25系列串行闪存系列具有一个四线SPI兼容接口
这使得低引脚数封装,占用的电路板空间,
最终降低系统总成本。该SST25VF032B器件增强
具有改进的工作频率从而降低功耗。
SST25VF032B SPI串行闪存采用SST公司proprie-制造
tary ,高性能CMOS SuperFlash技术。分裂栅单元设计
和厚氧化层隧穿注入器可实现更高的可靠性和可制造性
与其他方法相比。
特点
单电压读写操作
– 2.7-3.6V
检测写操作结束的
- 软件轮询状态寄存器中的BUSY位
- SO引脚上忙状态读出
串行接口架构
- SPI兼容:模式0和模式3
保持引脚( HOLD # )
- 暂停串行序列的记忆
不取消选择器件
高速时钟频率
- 高达80 MHz的
写保护( WP # )
- 启用/禁用状态的锁定功能
注册
卓越的可靠性
- 耐力: 100,000次
- 大于100年数据保存时间
软件写保护
- 通过块保护位的身份写保护
注册
低功耗:
- 读操作工作电流10 mA(典型值)
- 待机电流: 5 μA (典型值)
=温度范围
- 工业级: -40 ° C至+ 85°C
灵活的擦除能力
- 统一4K字节扇区
- 统一32 K字节覆盖块
- 统一64 K字节覆盖块
封装
- 8引脚SOIC ( 200密耳)
- 8触点WSON (5× 6毫米)
快速擦除和字节编程:
- 芯片擦除时间: 35毫秒(典型值)
- 以部门/块擦除时间: 18毫秒(典型值)
- 字节编程时间: 7 μs(典型值)
所有器件均符合RoHS标准
自动地址递增( AAI )字编程
- 降低整个芯片的编程时间字节亲
克操作
2011硅存储技术公司
www.microchip.com
DS25071A
12/11
32兆位的SPI串行闪存
微芯片技术公司
SST25VF032B
数据表
产品说明
在SST 25系列串行闪存系列具有一个四线SPI兼容接口,允许一
低引脚数封装,占用的电路板空间,并最终降低系统总成本。
SST25VF032B SPI串行闪存采用SST专有的高性能制造
CMOS SuperFlash技术。分裂栅单元设计和厚氧化层隧穿注入器可实现bet-
与其他方法相比器的可靠性和可制造性。
该SST25VF032B设备显著提高性能和可靠性,同时降低功耗
消费。该器件的写入(编程或擦除)以2.7-3.6V的单电源
SST25VF032B 。所消耗的总能量是施加的电压,电流的函数,并且时间
应用程序。因为对于任何给定的电压范围, SuperFlash技术的电流更低,亲
克并具有擦除时间更短,任何擦除或编程操作过程中所消耗的总能量
低于其他闪存技术。
该SST25VF032B器件采用8引脚SOIC ( 200密耳)和8触点WSON封装。看
图2引脚分配。
2011硅存储技术公司
DS25071A
12/11
2
32兆位的SPI串行闪存
微芯片技术公司
SST25VF032B
数据表
框图
地址
缓冲器
和
锁存器
X - 解码器
超快闪
内存
- 解码器
控制逻辑
I / O缓冲器
和
数据锁存器
串行接口
CE#
SCK
SI
SO
WP #
HOLD #
1327 B1.0
注意:
在AAI模式下, SO引脚可以在配置为准备/繁忙状态引脚充当RY / BY #引脚。请参阅“终了
写检测“的详细信息,第12页。
图1:
功能框图
2011硅存储技术公司
DS25071A
12/11
3
32兆位的SPI串行闪存
微芯片技术公司
SST25VF032B
数据表
引脚说明
CE#
SO
WP #
V
SS
1
2
顶视图
3
4
8
7
6
5
V
DD
HOLD #
SCK
SI
CE#
SO
WP #
V
SS
1
8
V
DD
HOLD #
SCK
SI
2
7
顶视图
3
6
4
5
1327 8 -SOIC P1.0
1327 8 - WSON P1.0
注意:
在AAI模式下, SO引脚可以在配置为准备/繁忙状态引脚充当RY / BY #引脚。请参阅“终了
有关详细信息,第12页上写检测“ 。
图2:
引脚分配为8引脚SOIC
表1:
引脚说明
符号
SCK
引脚名称
串行时钟
功能
提供串行接口的定时。
命令,地址或输入数据被锁存,在时钟的上升沿
输入,而输出数据被移出的时钟输入的下降沿。
到传送命令,地址或数据串联到器件中。
输入被锁定在串行时钟的上升沿。
SI
SO
RY / BY #
CE#
WP #
HOLD #
V
DD
V
SS
串行数据输入
串行数据输出以串行方式传输数据移出器件。
数据被移出在串行时钟的下降沿。
就绪/忙脚
芯片使能
写保护
HOLD
电源
地
T1.0 25071
在AAI模式闪速忙状态引脚如果SO配置为硬件RY / BY#
引脚。
该装置是由高到CE #低电平的转换功能。 CE #必须保持低
对于任何命令序列的持续时间。
写保护( WP # )引脚用于启用/禁用状态稳压BPL位
存器。
要暂时停止与SPI闪存的串行通信不复位 -
婷设备。
提供电源电压: 2.7-3.6V
2011硅存储技术公司
DS25071A
12/11
4
32兆位的SPI串行闪存
微芯片技术公司
SST25VF032B
数据表
存储器组织
该SST25VF032B超快闪存储器阵列是由穿制服的4 K字节可擦除扇区, 32
K字节覆盖块和64 K字节可擦除覆盖块。
设备操作
该SST25VF032B通过SPI (串行外设接口)总线兼容的协议来访问。
SPI总线包括四个控制线;芯片使能( CE#)用于选择该设备,并且数据是
通过串行数据输入( SI ) ,串行数据输出( SO )和串行时钟( SCK )进行访问。
该SST25VF032B支持模式0 ( 0,0)和模式3 ( 1,1) SPI总线操作。区别
在两个模式之间,如图3所示,是在SCK信号的状态,当总线主机是在
待机模式并且没有数据被传输。 SCK信号为低电平的模式0和SCK信号
高为模式3,对于这两种模式下,串行数据输入( SI )进行采样,在SCK时钟的上升沿
信号和串行数据输出( SO )在SCK时钟信号的下降沿之后被驱动。
CE#
模式3
模式3
模式0
SCK
SI
SO
模式0
位7位6位5位4位3位2位1位0
最高位
不会在意
位7位6位5位4位3位2位1位0
最高位
1327 F04.0
高阻抗
图3:
SPI协议
2011硅存储技术公司
DS25071A
12/11
5