32兆位的SPI串行闪存
SST25VF032B
SST25VF032B32Mb串行外设接口( SPI),闪速存储器
超前信息
产品特点:
单电压读写操作
– 2.7-3.6V
串行接口架构
- SPI兼容:模式0和模式3
高速时钟频率
- 50 MHz的最大
卓越的可靠性
- 耐力: 100,000次(典型值)
- 大于100年数据保存时间
低功耗:
- 读操作工作电流10 mA(典型值)
- 待机电流: 5 μA (典型值)
灵活的擦除能力
- 统一4K字节扇区
- 统一32 K字节覆盖块
- 统一64 K字节覆盖块
快速擦除和字节编程:
- 芯片擦除时间: 35毫秒(典型值)
- 以部门/块擦除时间: 18毫秒(典型值)
- 字节编程时间: 7 μs(典型值)
自动地址递增( AAI )字编程
- 降低整个芯片的编程时间
字节编程操作
检测写操作结束的
- 软件轮询状态寄存器中的BUSY位
- SO引脚上忙状态读出
保持引脚( HOLD # )
- 暂停串行序列的记忆
不取消选择器件
写保护( WP # )
- 启用/禁用的的锁定功能
状态寄存器
软件写保护
- 通过块保护位的写保护
状态寄存器
=温度范围
- 商业: 0 ° C至+ 70°C
- 工业级: -40 ° C至+ 85°C
封装
- 8引脚SOIC ( 200密耳)
- 16引脚SOIC ( 300密耳)
所有非铅(无铅)器件均符合RoHS标准
产品说明
在SST 25系列串行闪存系列采用四线制,
SPI兼容接口,允许低引脚数
封装,占用的电路板空间,并最终
降低了系统总成本。 SST25VF032B SPI串行闪存
回忆与SST专有的,高生产
高性能CMOS SuperFlash技术。分裂栅
单元设计和厚氧化层隧穿注入器可实现更好的
可靠性和可制造性与替代比较
的方法。
该SST25VF032B设备显著改善perfor-
曼斯和可靠性,同时降低功耗。
该器件的写入(编程或擦除)与单电
电源2.7-3.6V的SST25VF032B的。的总能量
消耗是所施加电压的函数,电流和
应用程序的时间。因为对于任何给定的电压范围内,则
SuperFlash技术的编程电流小,
具有更短的擦除时间,总的能量过程中消耗
任何擦除或编程操作小于替代
闪存技术。
该SST25VF032B器件采用8引脚SOIC
( 200密耳)和16引脚SOIC ( 300密耳)封装。参见图 -
URES 2和3引脚分配。
2006硅存储技术公司
S71327-00-000
10/06
1
在SST徽标和超快闪注册了Silicon Storage Technology , Inc.的商标。
规格若有变更,恕不另行通知。
32兆位的SPI串行闪存
SST25VF032B
超前信息
地址
缓冲器
和
锁存器
X - 解码器
超快闪
内存
- 解码器
控制逻辑
I / O缓冲器
和
数据锁存器
串行接口
CE#
SCK
SI
SO
WP #
HOLD #
1327 B1.0
注意:
1.在AAI模式下, SO引脚可以在配置为准备/繁忙状态引脚充当RY / BY #引脚。请参阅“终了
写检测“第12页的详细信息,
图1 :功能框图
2006硅存储技术公司
S71327-00-000
10/06
2
32兆位的SPI串行闪存
SST25VF032B
超前信息
引脚说明
CE#
SO
WP #
V
SS
1
2
顶视图
3
4
8
7
6
5
V
DD
HOLD #
SCK
SI
1327 8 -SOIC P1.0
注意事项:
1.在AAI模式下, SO引脚可以在配置为准备/繁忙状态引脚充当RY / BY #引脚。请参阅“终了
第12页的详细信息,写检测“ 。
图2 :引脚分配为8引脚SOIC
HOLD #
V
DD
NC
NC
NC
NC
CE#
SO
SCK
SI
NC
NC
NC
NC
V
SS
WP #
1327 16 -SOIC P1.0
注意事项:
1.在AAI模式下, SO引脚可以在配置为准备/繁忙状态引脚充当RY / BY #引脚。请参阅“终了
第12页的详细信息,写检测“ 。
图3 :引脚分配为16引脚SOIC
2006硅存储技术公司
S71327-00-000
10/06
3
32兆位的SPI串行闪存
SST25VF032B
超前信息
表1 :引脚说明
符号
SCK
引脚名称
串行时钟
功能
提供串行接口的定时。
命令,地址或输入数据被锁存,在时钟输入的上升沿,
而输出数据被移出的时钟输入的下降沿。
到传送命令,地址或数据串联到器件中。
输入被锁定在串行时钟的上升沿。
以串行方式传输数据出器件。
数据被移出在串行时钟的下降沿。
在AAI模式闪速忙状态引脚如果SO配置为硬件RY / BY#引脚。
该装置是由高到CE #低电平的转换功能。 CE #必须保持低位运行
持续时间任何命令序列。
写保护( WP # )引脚用于启用/禁用状态寄存器的BPL位。
要暂时停止与SPI闪存的串行通信,无需重新设置
装置。
提供电源电压: 2.7-3.6V
T1.0 1327
SI
SO
RY / BY #
CE#
WP #
HOLD #
V
DD
V
SS
串行数据输入
串行数据输出
就绪/忙脚
芯片使能
写保护
HOLD
电源
地
2006硅存储技术公司
S71327-00-000
10/06
4
32兆位的SPI串行闪存
SST25VF032B
超前信息
存储器组织
该SST25VF032B超快闪存储器阵列是奥尔加
的发布制服4 K字节可擦除扇区, 32 K字节
覆盖块和64 K字节可擦除覆盖块。
选择该设备,并且数据通过串行存取
数据输入( SI ) ,串行数据输出( SO )和串行时钟
( SCK ) 。
该SST25VF032B支持模式0 (0,0)和模式
3 ( 1,1) SPI总线操作。之间的差
两种模式下,如图4中所示,是在SCK的状态
信号时,总线主机处于待机模式,也没有
数据正在被传输。 SCK信号为低电平的模式0
和SCK信号是高电平为模式3。对于这两种模式,
串行数据输入( SI )进行采样在SCK的上升沿
时钟信号和串行数据输出(SO )之后被驱动
SCK时钟信号的下降沿。
设备操作
该SST25VF032B通过SPI访问(串行
外设接口)总线兼容协议。 SPI总线
包括四个控制线;芯片使能( CE# )用于
CE#
模式3
模式3
模式0
SCK
SI
SO
模式0
位7位6位5位4位3位2位1位0
最高位
不关心
位7位6位5位4位3位2位1位0
最高位
1327 F04.0
高阻抗
图4: SPI协议
2006硅存储技术公司
S71327-00-000
10/06
5