绝对最大额定值(除了可能发生的伤害)
1
25
°C
电源电压
V
DD
到GND ............................................. -0.3 +6 V
V
SS
到GND ............................................. -6 +0.3 V
AGNDxx ..................... ( GND - 0.3 V )至(v
DD
+ 0.3 V)
输入电压
数字输入电压至GND .. -0.3 V至(V
DD
+ 0.3 V)
REFxx .................. ( AGNDxx - 0.3 V )至(v
DD
+ 0.3 V)
最大电流为REFxx引脚.................
±10
mA
产量
V
OUT
XX ................................................. ..... V
DD
到V
SS
温度
工作温度,环境.............. 0至+70
°C
结温.................................... 165
°C
焊接温度(焊接10秒) ... 300
°C
存储温度.......................... -65到+150
°C
功耗....................................... 100万千瓦
注1:在任何绝对最大额定值是不是暗示。操作超出了额定值,可能会损坏
装置。请参阅电气规格为典型应用适当的名义施加的条件。
电气规格
V
DD
= +5 V, V
SS
= -5V , REFxx = 4.096 V , AGNDxx = GND = 0 V ,R
L
= 10 kΩ的,C
L
= 50 pF的,T
A
= T
民
给T
最大
中,除非另有
指定的。典型值是在T
A
= +25
°C.
参数
直流性能
决议
积分线性度
差分线性
零代码错误
1
增益误差
2
电源抑制比
3
ΔGain / ΔV
DD
ΔGain / ΔV
SS
负载调整率
参考输入
REF输入范围
4,5
参考输入电阻
5
模拟输出
最大输出电压
最小输出电压
输出压摆率
输出建立时间
6
数字馈通
数字串扰
数字输入
(V
DD
= 5 V
±5%)
输入电压高
输入电压低
输入电流(V
IN
= 0 V或V
DD
)
输入电容
电源
正电源电压范围(V
DD
)
负电源电压范围(V
SS
)
正电源电流
负电源电流
功耗
7
1
偏差
2
偏差
TEST
条件
TEST
水平
民
13
SPT5400
典型值
最大
单位
位
最低位
最低位
最低位
最低位
%/%
%/%
最低位
V
k
V
V
V / μs的
s
nV-s表示
nV-s表示
V
V
A
pF
V
V
mA
mA
mW
保证单调性
VI
VI
VI
VI
VI
VI
V
IV
VI
V
V
V
V
V
V
VI
VI
VI
IV
VI
VI
VI
VI
VI
2.4
AGND
5
±0.5
±10.0
±1.0
±4.0
±1.0
±20
±15
±0.0025
±0.0025
R
L
=
∞
到10kΩ
±0.4
V
DD
To
±1/2
LSB满量程
V
DD
– 0.5
V
SS
+ 0.5
2.4
7.0
5
50
0.8
10.0
10
4.75
–5.25
15
16
155
5.25
–4.75
25
25
250
实际的DAC输出的时候都为0是从-4.096 V的理想输出载入DAC
对从8.191 V.理想跨度实际DAC输出范围
3
PSSR是通过改变各自的电源电压检测
±5%.
4
为了获得最佳性能, REF应大于AGND + 2 V和小于V
DD
- 0.6 V.该器件的工作
与此范围之外的参考输入,但可能会降低性能。
5
参考输入电阻为代码相关的。
6
典型的稳定时间为1000 pF的电容负载是8
s.
7
不包括基准电源。
SPT5400
2
5/15/00
一般电路描述
该SPT5400包含八个13位,电压输出
数模转换器。它采用了一种新的电路拓扑转换的
13位的数字输入转换为等效的输出电压即
是正比于施加的基准电压。该
SPT5400有四个独立的参考电压( REFxx )
和模拟地( AGNDxx )输入每个DAC对。
该REFxx输入允许独立的满量程输出
电压为每个DAC对。该AGNDxx输入允许
单独的偏置电压,用于每个DAC对。
表二 - DAC解决
A2
0
0
0
0
1
1
1
1
A1
0
0
1
1
0
0
1
1
A0
0
1
0
1
0
1
0
1
功能
DAC A的输入锁存器
DAC B输入锁存器
DAC C输入锁存器
DAC D输入锁存器
ê DAC输入锁存器
DAC F输入锁存器
DAC摹输入锁存
DAC H输入锁存器
基准电压源和模拟
地面INPUTS
该REFxx和AGNDxx输入设置的输出范围
对应的DAC对。供的详细描述
DAC的输出范围和之间的关系
REFxx和AGNDxx输入电压,看模拟输出
把这个数据表的部分。
参考输入阻抗为代码相关的。它是在
其最高值时,相应的输入码
荷兰国际集团DAC对是全1 。它是在其最低值时的
输入代码全部为0 。因为输入阻抗是代码
依赖性,基准的负载调节是至关重要的。
该SPT5400的控制输入电平触发,
并示于表三。输入锁存器由控制
CS
和
WR
和数据传送到DAC锁存器是
通过控制
LD
XX 。当
CS
和
WR
为低时,输入
锁存器是透明的。当
LD
xx是低的DAC锁存器
透明的。为了避免将数据传送到错误的数模转换器,
地址线( A0 - A2 ),必须通过有效的时间
CS
和
WR
是低的。参见具体的时序图
时序值。当
CS
和
WR
高,所述数据是
锁存到输入锁存器。当
LD
xx是高电平时,数据是
锁存到DAC锁存器。如果
LD
xx为低电平时
CS
和
WR
低,那么它必须保持为低电平吨
3
或以后更长
CS
or
WR
变高。
当
CLR
为低电平时,所有DAC输出设置为它们的对
应的AGNDxx 。当
CLR
切换从低到高,
1000hex被锁存到所有输入和DAC锁存器。
表三 - 接口真值表
CLR LD
xx
WR
CS
乘法操作
由于SPT5400的参考,可同时接收交流
和直流信号,它可用于乘法的应用
系统蒸发散。该REFxx输入(即设置满量程输出
电压对于各个DAC)的只接受正
电压,所以乘法运算限制为两个
象限。请注意,施加交流信号的REF-时
erence ,不要绕过输入。
数字输入和
微处理器接口
所有数字输入为TTL / CMOS兼容。该
SPT5400是微处理器具有兼容
最小的13位宽的数据总线。微处理器接口
脸部双缓冲,让所有的DAC是simul-
taneously更新。
1
1
1
1
1
1
1
0
0
1
1
x
x
x
0
x
0
1
x
0
1
x
x
x
0
x
1
0
x
1
x
x
功能
两个透明锁存器
这两个锁存器锁存
这两个锁存器锁存
输入锁存透明
输入锁存器锁存
输入锁存器锁存
DAC锁存器透明
所有的输入和DAC锁存器在
1000hex ,输出的AGNDxx
DAC寻址和锁存
每个DAC都具有从所述接收数据的输入锁存器
数据总线,以及从接收数据的DAC锁存器
输入锁存。地址线( A0 -A2 ),用于每个DAC IN-
把锁存器示于表二。数据从传输
输入锁存到DAC锁存器时,
LD
XX是断言。
各DAC的模拟输出反映了保持的数据
其对应的DAC锁存器。除了被闩锁,
数据可以直接通过传送到DAC
透明锁存器。
数字码
该SPT5400采用偏移二进制编码。转换到一个
13位偏移二进制码由13位二进制补码
代码可以通过加入2来实现
12
= 4096.
SPT5400
4
5/15/00
电源排序
所需的电序列是如下:V
SS
(或
V
DD
)科幻RST ,V
DD
(或V
SS
)第二,然后REF_ 。该
序列中V
DD
和V
SS
上来不是关键的。
然而, REF_必须经过V拿出
DD
和V
SS
是
确立。
飞兆半导体强烈建议数字输入引脚
只可经过V
DD
和V
SS
成立。驾驶
数字输入建立物资之前,将违反一个
在所列的输入电压条件下部分(见
本数据手册的第2页上的绝对最大额定值)
并造成损害的部分。如果任REF_或digi-
V之前, TAL的投入必须拿出
DD
和V
SS
由于系
统的限制,限制电流向REF_或数字
输入引脚为小于1毫安。
这种推荐的上电顺序必须是
以相反的顺序进行掉电执行。它应该是
注意的是,没有一个绝对最大额定值的条件
系统蒸发散是在上电和掉电侵犯。
代入方程中的VDAC给出的输出
电压。
V
OUT
xx=2
2
13
(
REFxx
)
REFxx
=
REFxx
2
12
1
=
REFxx
4096
1
D
D
D
1 LSB = REFxx
1
4096
范围为0 8191 ( 2
13
–1).
表四 - 输入代码/产出表
双极性( AGNDxx = 0 V)
输入
1 1111 1111 1111
1 0000 0000 0001
1 0000 0000 0000
0 1111 1111 1111
0 0000 0000 0001
0 0000 0000 0000
产量
+ REFxx (四千○九十六分之四千○九十五)
+ REFxx ( 1/4096 )
0V
-REFxx ( 1/4096 )
-REFxx (四千○九十六分之四千○九十五)
-REFxx
模拟输出
的电压输出到SPT5400被缓冲间
应受经精密放大器具有2.4 V / μs的典型摆
率。典型的沉降时间
±1/2
LSB的顺序,用全
在输出量程转换,是7
s.
每个DAC输出
进行保护,防止短路到GND或AGNDxx 。在典型
CAL短路电流为25毫安时的DAC是
在正满量程和2.5毫安时的DAC是
负满量程。
双极性输出电压范围
( AGNDxx = 0 V)
对于对称的双极性工作, AGNDxx应
连接到系统接地。之间的关系
输出电压和数字代码示于表IV 。
DAC的阶梯( VDAC )的输出电压是多
由2和合股电平移位的参考电压。该
该放大器的输出电压由下式给出
公式:
V
OUT
= 2( VDAC ) - REFxx
其中VDAC是在同相输入端的电压
放大器和REFxx是在参考电压
DAC的输入。
与连接到系统接地AGNDxx ,输出
把电压的DAC阶梯是:
VDAC = (D / 2
13)
REFxx
其中D是DAC的二进制输入的数值
代码。
正单极( AGNDxx = REFxx / 2 )
输入
产量
1 1111 1111 1111
+ REFxx ( 8192分之8191 )
1 0000 0000 0000
+REFxx/2
0 0000 0000 0000
0V
正单极输出电压范围
( AGNDxx = REFxx / 2 )
为正单极操作, AGNDxx应设置为
REFxx / 2 。输出电压之间的关系
和所述数字代码示于表IV 。例如,如果一个
4.096 V基准电压时, AGNDxx应予以抵销
2.048五,这导致在0至单极性输出电压
4.0955 V,其中1 LSB = 500
V.
的最大电流
出任何AGNDxx引脚为:
I
AGNDxx
=
REFxx
AGNDxx
5 k
自定义输出电压范围
如果在REFxx输入端的电压比所述电压更高
年龄在AGNDxx投入, AGNDxx输入可以是场外
在电源电压范围内的任何电压设置。一种方式
做到这一点是添加的积极抵消AGNDxx通过选择 -
荷兰国际集团的参考电压,并在AGNDxx电压
这样所得到的输出电压不来内
±0.5
供电轨V 。另一种方式是将数字偏移
通过一个DAC的输出连接到一个或多个AGNDxx
AGNDxx投入。注意, DAC输出不应该
连接到其自身AGNDxx输入。
SPT5400
5
5/15/00
绝对最大额定值(除了可能发生的伤害)
1
25
°C
电源电压
V
DD
到GND ............................................. -0.3 +6 V
V
SS
到GND ............................................. -6 +0.3 V
AGNDxx ..................... ( GND - 0.3 V )至(v
DD
+ 0.3 V)
输入电压
数字输入电压至GND .. -0.3 V至(V
DD
+ 0.3 V)
REFxx .................. ( AGNDxx - 0.3 V )至(v
DD
+ 0.3 V)
最大电流为REFxx引脚.................
±10
mA
产量
V
OUT
XX ................................................. ..... V
DD
到V
SS
温度
工作温度,环境.............. 0至+70
°C
结温.................................... 165
°C
焊接温度(焊接10秒) ... 300
°C
存储温度.......................... -65到+150
°C
功耗....................................... 100万千瓦
注1:在任何绝对最大额定值是不是暗示。操作超出了额定值,可能会损坏
装置。请参阅电气规格为典型应用适当的名义施加的条件。
电气规格
V
DD
= +5 V, V
SS
= -5V , REFxx = 4.096 V , AGNDxx = GND = 0 V ,R
L
= 10 kΩ的,C
L
= 50 pF的,T
A
= T
民
给T
最大
中,除非另有
指定的。典型值是在T
A
= +25
°C.
参数
直流性能
决议
积分线性度
差分线性
零代码错误
1
增益误差
2
电源抑制比
3
ΔGain / ΔV
DD
ΔGain / ΔV
SS
负载调整率
参考输入
REF输入范围
4,5
参考输入电阻
5
模拟输出
最大输出电压
最小输出电压
输出压摆率
输出建立时间
6
数字馈通
数字串扰
数字输入
(V
DD
= 5 V
±5%)
输入电压高
输入电压低
输入电流(V
IN
= 0 V或V
DD
)
输入电容
电源
正电源电压范围(V
DD
)
负电源电压范围(V
SS
)
正电源电流
负电源电流
功耗
7
1
偏差
2
偏差
TEST
条件
TEST
水平
民
13
SPT5400
典型值
最大
单位
位
最低位
最低位
最低位
最低位
%/%
%/%
最低位
V
k
V
V
V / μs的
s
nV-s表示
nV-s表示
V
V
A
pF
V
V
mA
mA
mW
保证单调性
VI
VI
VI
VI
VI
VI
V
IV
VI
V
V
V
V
V
V
VI
VI
VI
IV
VI
VI
VI
VI
VI
2.4
AGND
5
±0.5
±10.0
±1.0
±4.0
±1.0
±20
±15
±0.0025
±0.0025
R
L
=
∞
到10kΩ
±0.4
V
DD
To
±1/2
LSB满量程
V
DD
– 0.5
V
SS
+ 0.5
2.4
7.0
5
50
0.8
10.0
10
4.75
–5.25
15
16
155
5.25
–4.75
25
25
250
实际的DAC输出的时候都为0是从-4.096 V的理想输出载入DAC
对从8.191 V.理想跨度实际DAC输出范围
3
PSSR是通过改变各自的电源电压检测
±5%.
4
为了获得最佳性能, REF应大于AGND + 2 V和小于V
DD
- 0.6 V.该器件的工作
与此范围之外的参考输入,但可能会降低性能。
5
参考输入电阻为代码相关的。
6
典型的稳定时间为1000 pF的电容负载是8
s.
7
不包括基准电源。
SPT5400
2
5/15/00
一般电路描述
该SPT5400包含八个13位,电压输出
数模转换器。它采用了一种新的电路拓扑转换的
13位的数字输入转换为等效的输出电压即
是正比于施加的基准电压。该
SPT5400有四个独立的参考电压( REFxx )
和模拟地( AGNDxx )输入每个DAC对。
该REFxx输入允许独立的满量程输出
电压为每个DAC对。该AGNDxx输入允许
单独的偏置电压,用于每个DAC对。
表二 - DAC解决
A2
0
0
0
0
1
1
1
1
A1
0
0
1
1
0
0
1
1
A0
0
1
0
1
0
1
0
1
功能
DAC A的输入锁存器
DAC B输入锁存器
DAC C输入锁存器
DAC D输入锁存器
ê DAC输入锁存器
DAC F输入锁存器
DAC摹输入锁存
DAC H输入锁存器
基准电压源和模拟
地面INPUTS
该REFxx和AGNDxx输入设置的输出范围
对应的DAC对。供的详细描述
DAC的输出范围和之间的关系
REFxx和AGNDxx输入电压,看模拟输出
把这个数据表的部分。
参考输入阻抗为代码相关的。它是在
其最高值时,相应的输入码
荷兰国际集团DAC对是全1 。它是在其最低值时的
输入代码全部为0 。因为输入阻抗是代码
依赖性,基准的负载调节是至关重要的。
该SPT5400的控制输入电平触发,
并示于表三。输入锁存器由控制
CS
和
WR
和数据传送到DAC锁存器是
通过控制
LD
XX 。当
CS
和
WR
为低时,输入
锁存器是透明的。当
LD
xx是低的DAC锁存器
透明的。为了避免将数据传送到错误的数模转换器,
地址线( A0 - A2 ),必须通过有效的时间
CS
和
WR
是低的。参见具体的时序图
时序值。当
CS
和
WR
高,所述数据是
锁存到输入锁存器。当
LD
xx是高电平时,数据是
锁存到DAC锁存器。如果
LD
xx为低电平时
CS
和
WR
低,那么它必须保持为低电平吨
3
或以后更长
CS
or
WR
变高。
当
CLR
为低电平时,所有DAC输出设置为它们的对
应的AGNDxx 。当
CLR
切换从低到高,
1000hex被锁存到所有输入和DAC锁存器。
表三 - 接口真值表
CLR LD
xx
WR
CS
乘法操作
由于SPT5400的参考,可同时接收交流
和直流信号,它可用于乘法的应用
系统蒸发散。该REFxx输入(即设置满量程输出
电压对于各个DAC)的只接受正
电压,所以乘法运算限制为两个
象限。请注意,施加交流信号的REF-时
erence ,不要绕过输入。
数字输入和
微处理器接口
所有数字输入为TTL / CMOS兼容。该
SPT5400是微处理器具有兼容
最小的13位宽的数据总线。微处理器接口
脸部双缓冲,让所有的DAC是simul-
taneously更新。
1
1
1
1
1
1
1
0
0
1
1
x
x
x
0
x
0
1
x
0
1
x
x
x
0
x
1
0
x
1
x
x
功能
两个透明锁存器
这两个锁存器锁存
这两个锁存器锁存
输入锁存透明
输入锁存器锁存
输入锁存器锁存
DAC锁存器透明
所有的输入和DAC锁存器在
1000hex ,输出的AGNDxx
DAC寻址和锁存
每个DAC都具有从所述接收数据的输入锁存器
数据总线,以及从接收数据的DAC锁存器
输入锁存。地址线( A0 -A2 ),用于每个DAC IN-
把锁存器示于表二。数据从传输
输入锁存到DAC锁存器时,
LD
XX是断言。
各DAC的模拟输出反映了保持的数据
其对应的DAC锁存器。除了被闩锁,
数据可以直接通过传送到DAC
透明锁存器。
数字码
该SPT5400采用偏移二进制编码。转换到一个
13位偏移二进制码由13位二进制补码
代码可以通过加入2来实现
12
= 4096.
SPT5400
4
5/15/00
电源排序
所需的电序列是如下:V
SS
(或
V
DD
)科幻RST ,V
DD
(或V
SS
)第二,然后REF_ 。该
序列中V
DD
和V
SS
上来不是关键的。
然而, REF_必须经过V拿出
DD
和V
SS
是
确立。
CADEKA强烈建议数字输入引脚
只可经过V
DD
和V
SS
成立。驾驶
数字输入建立物资之前,将违反一个
在所列的输入电压条件下部分(见
本数据手册的第2页上的绝对最大额定值)
并造成损害的部分。如果任REF_或digi-
V之前, TAL的投入必须拿出
DD
和V
SS
由于系
统的限制,限制电流向REF_或数字
输入引脚为小于1毫安。
这种推荐的上电顺序必须是
以相反的顺序进行掉电执行。它应该是
注意的是,没有一个绝对最大额定值的条件
系统蒸发散是在上电和掉电侵犯。
代入方程中的VDAC给出的输出
电压。
V
OUT
xx=2
2
13
(
REFxx
)
REFxx
=
REFxx
2
12
1
=
REFxx
4096
1
D
D
D
1 LSB = REFxx
1
4096
范围为0 8191 ( 2
13
–1).
表四 - 输入代码/产出表
双极性( AGNDxx = 0 V)
输入
1 1111 1111 1111
1 0000 0000 0001
1 0000 0000 0000
0 1111 1111 1111
0 0000 0000 0001
0 0000 0000 0000
产量
+ REFxx (四千○九十六分之四千○九十五)
+ REFxx ( 1/4096 )
0V
-REFxx ( 1/4096 )
-REFxx (四千○九十六分之四千○九十五)
-REFxx
模拟输出
的电压输出到SPT5400被缓冲间
应受经精密放大器具有2.4 V / μs的典型摆
率。典型的沉降时间
±1/2
LSB的顺序,用全
在输出量程转换,是7
s.
每个DAC输出
进行保护,防止短路到GND或AGNDxx 。在典型
CAL短路电流为25毫安时的DAC是
在正满量程和2.5毫安时的DAC是
负满量程。
双极性输出电压范围
( AGNDxx = 0 V)
对于对称的双极性工作, AGNDxx应
连接到系统接地。之间的关系
输出电压和数字代码示于表IV 。
DAC的阶梯( VDAC )的输出电压是多
由2和合股电平移位的参考电压。该
该放大器的输出电压由下式给出
公式:
V
OUT
= 2( VDAC ) - REFxx
其中VDAC是在同相输入端的电压
放大器和REFxx是在参考电压
DAC的输入。
与连接到系统接地AGNDxx ,输出
把电压的DAC阶梯是:
VDAC = (D / 2
13)
REFxx
其中D是DAC的二进制输入的数值
代码。
正单极( AGNDxx = REFxx / 2 )
输入
产量
1 1111 1111 1111
+ REFxx ( 8192分之8191 )
1 0000 0000 0000
+REFxx/2
0 0000 0000 0000
0V
正单极输出电压范围
( AGNDxx = REFxx / 2 )
为正单极操作, AGNDxx应设置为
REFxx / 2 。输出电压之间的关系
和所述数字代码示于表IV 。例如,如果一个
4.096 V基准电压时, AGNDxx应予以抵销
2.048五,这导致在0至单极性输出电压
4.0955 V,其中1 LSB = 500
V.
的最大电流
出任何AGNDxx引脚为:
I
AGNDxx
=
REFxx
AGNDxx
5 k
自定义输出电压范围
如果在REFxx输入端的电压比所述电压更高
年龄在AGNDxx投入, AGNDxx输入可以是场外
在电源电压范围内的任何电压设置。一种方式
做到这一点是添加的积极抵消AGNDxx通过选择 -
荷兰国际集团的参考电压,并在AGNDxx电压
这样所得到的输出电压不来内
±0.5
供电轨V 。另一种方式是将数字偏移
通过一个DAC的输出连接到一个或多个AGNDxx
AGNDxx投入。注意, DAC输出不应该
连接到其自身AGNDxx输入。
SPT5400
5
5/15/00