添加收藏夹  设为首页  深圳服务热线:13692101218  13751165337
51电子网联系电话:13692101218
位置:首页 > IC型号导航 > 首字符S型号页 > 首字符S的型号第1270页 > SP9843KS
SP9840/43
8位八路, 4象限乘法, BiCMOS工艺DAC
s
替换8电位器和8个运算放大器
s
从+ 5V单电源工作
s
5 MHz的4象限乘法频带 -
宽度
s
八个输入/ 8路( SP9840 )
四输入/八输出( SP9843 )
s
3线串行输入
s
0.8MHz数据更新率
s
+ 3.25V输出摆幅
s
中量程预设
s
可编程信号反相
s
为70mW低功耗
(9mW/DAC)
说明
SP9840
SP9843
是在单个封装中的通用八进制DAC的。该
SP9840
拥有八个独立的参考输入,而
SP9843
提供四对电压
参考输入。这两款器件都配备了5MHz的带宽,四象限乘法和一个三
线串行接口。其他功能还包括中间值预设,可编程信号反相和
从+ 5V单电源低功耗。器件提供商业和
工业温度范围。
V
IN
1
8
数据
时钟
串行数据输入
串行数据输出
预设
串行
注册
8
8x8
DAC
注册
8
8
解码
地址
+
V
OUT
1
DAC 1
4
逻辑
负载
V
IN
8
V
OUT
8
8 DAC
V
REF
SP9840显示
257
绝对最大额定值
这些压力额定值只,设备的功能操作
在上述的那些操作指示的这些或任何其他
规格部分下面是不是暗示。接触
绝对最大额定值条件下长时间
会影响其可靠性。
V
DD
到GND ................................................ ...................... -0.3V , + 7V
V
IN
X到GND ............................................... ................................ V
DD
V
REF
L到GND ............................................... .............................. V
DD
V
OUT
X到GND ............................................... ............................. V
DD
短路我
OUT
X到GND ............................................连续
数字输入&输出电压GND ....................................... V
DD
工作温度范围
商业................................................. .............. 0 ° C至+ 70°C
扩展工业................................................ -40 ° C至+ 85°C
最高结温(T
J
最大) .......................... + 150°C
存储温度................................................ 。在-65°到150℃
引线温度(焊接, 10秒) ............................... + 300℃
封装功耗................................. (T
J
马克斯 - T的
A
)/8JA
热阻8
JA
P- DIP ............................................... ................................... 57 ° C / W
SOIC- 24 ............................................... ............................... 70 ° C / W
注意事项:
虽然所有的输入和输出引脚具有
内部保护网络,这些
部分,应考虑ESD
(静电放电)敏感DE-
恶习。可能会出现永久性损坏
受到高恩未连接设备
ERGY静电场。未使用的设备
必须被存储在导电泡沫或
分流。工作人员应适当
前处理此设备接地。
在保护性泡沫应排出
到目的地插座之前的设备是
删除。
特定网络阳离子
(V
DD
= + 5V ,所有V
IN
X = 0V ,V
REF
L = 1.625V ,T
A
= 25°C商业级器件;牛逼
T
A
= T
最大
工业级器件;规范适用于
所有DAC的,除非另有说明。 )
参数
信号输入
输入电压范围
输入阻抗
SP9840
SP9843
输入电容
SP9840
SP9843
V
REFL
阻力
V
REFL
电容
数字输入
逻辑高
逻辑低
输入电流
输入电容
输入的码
静态精度
决议
积分非线性
微分非线性
半量程输出电压
最小输出电压
输出电压漂移
动态性能
乘法增益带宽
压摆率
积极
总谐波失真
输出建立时间
相声
数字馈通
宽带噪声
SINAD
数字串扰
分钟。
0
3.1
1.55
典型值。
马克斯。
3.25
单位
V
k
k
条件
V
DD
= 4.75V, V
REFL
= 1.625V
D = 2B
H
,相关代码
注1
6.2
3.1
19
38
1.3
190
30
60
250
0.68
pF
pF
k
pF
V
V
A
pF
注1及2
注1
2.4
0.8
±10
8
偏移二进制码
8
±0.75
±0.3
1.625
20
25
5
7.9
–8.3
0.003
0.7
70
6
42.5
89
6
注3
最低位
最低位
V
mV
μV/°C
兆赫
V / μs的
V / μs的
%
s
dB
NVS
μVRMS
dB
NVS
1.600
±1.5
±1
1.650
100
注4
注4
PR = LOW ,V
REFL
= 1.625V
D触发器
H
; I
SINK
= 0.1毫安
PR = LOW
V
IN
( X) = 100mV的
P–P
+ 1.625V DC
测得的10 %至90%
V
= 3.2V
V
= –3.2V
V
IN
(Ⅹ) = 3V
P–P
+ 1.625V DC ,
D触发器
H
; 1kHz时,女
LP
=80KHz
±1
LSB误差带
注5
D = 0
H
到FF
H
V
OUT
= 3.25V , 400赫兹至80kHz
V
IN
(Ⅹ) = 3V
P–P
+ 1.625V DC ,
D触发器
H
; 1kHz时,女
LP
=80KHz
注6
3
3.0
–3.0
60
258
特定网络阳离子
(续)
V
DD
= + 5V ,所有V
IN
X = + 0V ,V
REF
L = 1.625 ,T
A
= 25°C商业级器件;牛逼
T
A
= T
最大
工业级器件;规范适用于所有
DAC的,除非另有说明。 )
参数
分钟。
典型值。
马克斯。
单位
V
mA
pF
V
V
V
mA
mW
条件
R
L
= 5KΩ ,V
DD
= 4.75V
注7:
无振荡
I
OH
= -0.4mA
I
OL
= 1.5毫安
额定规格
PR = LOW
PR = LOW
DAC输出
电压范围
0
V
DD
– 1.5
输出电流
±10
±15
容性负载
47,000
数字输出
逻辑高
3.5
逻辑低
0.4
电源要求
电源电压范围
4.75
5.00
5.25
正电源电流
14
功耗
70
环境和机械
工作温度范围
广告
0
+70
产业
–40
+85
存储温度范围
–65
+150
SP9840N
24针, 0.3"塑料DIP
SP9840S
24引脚SOIC 0.3"
SP9843S
20针, 0.3" SOIC
注意事项:
1.
2.
3.
°C
°C
°C
注8
4.
5.
6.
7.
8.
代码依赖
所有V
IN
( x)= GND ; D = 55
H
偏移二进制指输出电压相对于信号地在V
REFL
。对于正
V
IN
( X) ,则输出由负满刻度至V增加
REFL
正(满量程- 1 LSB)为
输入的代码是从0至128递增到255。需要注意的是当V
IN
( X)是依赖于地面和V
REFL
is
驱动至+ 1.625V ,由于在生产测试中所述,然后将所得的DC在V
OUT
( X)将减少
从+ 2V
REFL
到V
REFL
/ 128作为代码从00增加到
H
到FF
H
时,由于在V
IN
( x)的输入被捆绑
负相到V
REFL
.
运算放大器的线性范围为V
OUT
<100mV 。当V
IN
(x)的地上被驱动,使得
输出电压仍高于100mV的,那么线性度规格适用于所有代码。为
V
REFL
= 1.625V ,和V
IN
(x)的= GND时,代码248到255不包括在微分或积分
线性度的测试。积分和微分线性计算相对于最佳拟合直线
通过代码0到248 。
SP9840测量相邻信道, F = 100kHz间SP9843是测量之间
相邻的一对, F = 100kHz的。
SP9843而已;渠道共享输入之间测量; D = 7F
H
80
H
V
OUT
<为10mV ,V
REFL
= 1.625V , PR =低。
对于塑料DIP ,咨询厂家
259
SP9840引脚
V
OUT
C 1
V
OUT
B 2
V
OUT
A 3
V
IN
B 4
V
IN
A 5
V
REFL
6
PRESETL
V
IN
E
V
IN
F
7
8
24 V
OUT
D
23 V
IN
C
22 V
IN
D
21 V
DD
20 SDI
19 GND
18 SDO
17时钟
16 LOADH
15 V
IN
H
14 V
IN
G
13 V
OUT
H
Pin17—CLOCK—SerialClockInput;positive-edge
触发。
Pin18—SDO—SerialDataOutput;activetotem-pole
输出。
引脚19 - GND - 接地。
引脚20 - SDI - 串行数据输入。
引脚21 - V - 正5V电源。
DD
SP9840
9
V
OUT
E 10
V
OUT
F 11
V
OUT
G 12
引脚22 - V·D - DACD参考电压输入。
IN
引脚23 - V c时 - DACC参考电压输入。
IN
引脚1 - V c时 - DACC电压输出。
OUT
引脚24 - V·D - DACD电压输出。
OUT
引脚2 - V B - DACB电压输出。
OUT
引脚3 - V A - DACA电压输出。
OUT
SP9843引脚
V
OUT
C 1
V
OUT
B 2
V
OUT
A 3
V
IN
A / B 4
V
REF
L 5
PRESETL 6
V
IN
E / F 7
V
OUT
E 8
V
OUT
F 9
V
OUT
G 10
20 V
OUT
D
19 V
IN
C / D
18 V
DD
17 SDI
16 GND
15 SDO
14
13
12
11
时钟
LOADH
V
IN
G / H
V
OUT
H
引脚4 - V B - DAC B参考电压输入。
IN
引脚5 - V A - DAC的基准电压输入。
IN
6脚 - VL - DAC参考电压输入低,
通用于所有的DAC 。
REF
SP9843
引脚7 - PRESETL - 预设输入;低电平有效;所有
DAC寄存器强制80 。
H
引脚8 - V é - DAC ê参考电压输入。
IN
引脚1 - V c时 - DACC电压输出。
引脚9 - V F - DAC F参考电压输入。
IN
OUT
引脚2 - V B - DACB电压输出。
OUT
引脚10 - V é - 鲮鱼电压输出。
OUT
引脚3 - V A - DACA电压输出。
OUT
引脚11 - V F - DACF电压输出。
OUT
引脚12 - V G - DACG电压输出。
OUT
引脚4 - V A / B - DACA和B参考电压
输入。
IN
引脚13 - V ^ h - DACH电压输出。
OUT
5脚= V
REF
L - DAC参考电压
输入低,适用于所有的DAC 。
6脚 - PRESETL - 预设输入;低电平有效;所有
DAC寄存器强制80 。
H
引脚14 - V G - DACG参考电压输入。
IN
引脚15 - V ^ h - DACH参考电压输入。
IN
引脚16 - LOADH - 加载DAC寄存器
频闪;高电平输入的传输数据
从串行输入位注册成
解码DAC寄存器。参照表1 。
260
引脚7 - V E / F - DAC E和F基准电压
输入。
IN
引脚8 - V é - 鲮鱼电压输出。
OUT
引脚9 - V F - DACF电压输出。
OUT
引脚10 - V G - DACG电压输出。
OUT
引脚11 - V ^ h - DACH电压输出。
OUT
引脚12 - V G / H - DACG和H基准电压
输入。
IN
每个通道包括一个电压输出的数模转换器,
使用CMOS开关和薄膜实现
电阻器中的倒置的R- 2R构型。
每个DAC驱动一个运算的正极端子
放大器,配置为-1使用的增益,以1
同等价值的薄膜反馈和增益设置
电阻器。信号返回是V
REFL
引脚上,
常见的基准输入换取八
DAC ,运算放大器的通道。
如图
图1中,
该DAC部分可以是
认为是整个V电位计
IN
( X) ,以
V
REFL
。如果这个电位被设置为它的最小
的0/256值,电位器将没有
实现上的增益,并输出将是-R
F
/R
IN
= -1倍的输入。如果电位器可以
被设置为二百五十六分之二百五十六,则放大器正
终端将会看到任何输入的100%和不
电流会流过R
IN
。该电路
将表现为一个非反相单位增益
电路中,虽然用两种噪声增益,不
1 。在现实中, "potentiometer"只能是
设置为255/256 ,并且,最大正增益
是0.992倍V的电压
IN
(X)和
V
REFL
.
直流水平之间的真实关系
V
IN
(X )引脚,V
REF
L和输出可以被去
划为:
V
OUT
=
D
((
128
)
1
)
V
(
IN
引脚13 - LOADH - 加载DAC寄存器频闪;
活性高的输入,从所述传输数据的比特
串行输入注册到解码的DAC寄存器。
参照表1 。
Pin14—CLOCK—SerialClockInput;positive-edge
触发。
Pin15—SDO—SerialDataOutput;activetotem-pole
输出。
引脚16 - GND - 接地。
引脚17 - SDI - 串行数据输入。
引脚18 - V - 正5V电源。
DD
引脚19 - V C / D - DACC和D参考电压
输入。
IN
引脚20 - V·D - DACD电压输出。
OUT
V
REFL
)
+
V
REFL
F1
SP9840/SP9843
工作原理
每八个信道的的
SP9840/9843
可用于信号重构,作为亲
可编程直流源,或作为可编程
-1至0.992倍的多签名的衰减器
合股AC参考输入。坚固耐用的宽带
输出放大器同时提供电流吸收器和
源能力DC应用,甚至进入
难以负荷。该直流电源模式模仿
可编程可调电位器的功能,与
低阻抗的附加好处缓冲
输出。放大器的带宽和高开
环路增益允许使用可编程签署
衰减器应用中,即使是低失真
化,高清晰度信号,如音频,必须
开启和关闭门控,可编程相移
由0 °或180°或增益控制在一个-42至
0分贝范围内的任一阶段。
其中,D是可编程的,从0到255 。
对于单电源供电V
REFL
通常
外部驱动到地面以上部分的电压
- 通常为1.5至2.5V 。如果v
REFL
被驱动,以
1.5V和V
IN
(Ⅹ)是接地的,则代码0
将输出+ 3.0V和代码255的输出会
+ 11.7mV 。如果V
REFL
停飞和V
IN
(X)
驱动到1.5V ,那么介于0和128码
会试图驱动输出低于地面,
将饱和输出放大器在某
电压略高于地面。
使用本SP9840 / 9843
输入电压倍增
而无论是
SP9840
SP9843
能够
四象限乘法,这个术语是不
261
SP9840/43
8位八路, 4象限乘法, BiCMOS工艺DAC
s
替换8电位器和8个运算放大器
s
从+ 5V单电源工作
s
5 MHz的4象限乘法频带 -
宽度
s
八个输入/ 8路( SP9840 )
四输入/八输出( SP9843 )
s
3线串行输入
s
0.8MHz数据更新率
s
+ 3.25V输出摆幅
s
中量程预设
s
可编程信号反相
s
为70mW低功耗
(9mW/DAC)
说明
SP9840
SP9843
是在单个封装中的通用八进制DAC的。该
SP9840
拥有八个独立的参考输入,而
SP9843
提供四对电压
参考输入。这两款器件都配备了5MHz的带宽,四象限乘法和一个三
线串行接口。其他功能还包括中间值预设,可编程信号反相和
从+ 5V单电源低功耗。器件提供商业和
工业温度范围。
V
IN
1
8
数据
时钟
串行数据输入
串行数据输出
预设
串行
注册
8
8x8
DAC
注册
8
8
解码
地址
+
V
OUT
1
DAC 1
4
逻辑
负载
V
IN
8
V
OUT
8
8 DAC
V
REF
SP9840显示
257
绝对最大额定值
这些压力额定值只,设备的功能操作
在上述的那些操作指示的这些或任何其他
规格部分下面是不是暗示。接触
绝对最大额定值条件下长时间
会影响其可靠性。
V
DD
到GND ................................................ ...................... -0.3V , + 7V
V
IN
X到GND ............................................... ................................ V
DD
V
REF
L到GND ............................................... .............................. V
DD
V
OUT
X到GND ............................................... ............................. V
DD
短路我
OUT
X到GND ............................................连续
数字输入&输出电压GND ....................................... V
DD
工作温度范围
商业................................................. .............. 0 ° C至+ 70°C
扩展工业................................................ -40 ° C至+ 85°C
最高结温(T
J
最大) .......................... + 150°C
存储温度................................................ 。在-65°到150℃
引线温度(焊接, 10秒) ............................... + 300℃
封装功耗................................. (T
J
马克斯 - T的
A
)/8JA
热阻8
JA
P- DIP ............................................... ................................... 57 ° C / W
SOIC- 24 ............................................... ............................... 70 ° C / W
注意事项:
虽然所有的输入和输出引脚具有
内部保护网络,这些
部分,应考虑ESD
(静电放电)敏感DE-
恶习。可能会出现永久性损坏
受到高恩未连接设备
ERGY静电场。未使用的设备
必须被存储在导电泡沫或
分流。工作人员应适当
前处理此设备接地。
在保护性泡沫应排出
到目的地插座之前的设备是
删除。
特定网络阳离子
(V
DD
= + 5V ,所有V
IN
X = 0V ,V
REF
L = 1.625V ,T
A
= 25°C商业级器件;牛逼
T
A
= T
最大
工业级器件;规范适用于
所有DAC的,除非另有说明。 )
参数
信号输入
输入电压范围
输入阻抗
SP9840
SP9843
输入电容
SP9840
SP9843
V
REFL
阻力
V
REFL
电容
数字输入
逻辑高
逻辑低
输入电流
输入电容
输入的码
静态精度
决议
积分非线性
微分非线性
半量程输出电压
最小输出电压
输出电压漂移
动态性能
乘法增益带宽
压摆率
积极
总谐波失真
输出建立时间
相声
数字馈通
宽带噪声
SINAD
数字串扰
分钟。
0
3.1
1.55
典型值。
马克斯。
3.25
单位
V
k
k
条件
V
DD
= 4.75V, V
REFL
= 1.625V
D = 2B
H
,相关代码
注1
6.2
3.1
19
38
1.3
190
30
60
250
0.68
pF
pF
k
pF
V
V
A
pF
注1及2
注1
2.4
0.8
±10
8
偏移二进制码
8
±0.75
±0.3
1.625
20
25
5
7.9
–8.3
0.003
0.7
70
6
42.5
89
6
注3
最低位
最低位
V
mV
μV/°C
兆赫
V / μs的
V / μs的
%
s
dB
NVS
μVRMS
dB
NVS
1.600
±1.5
±1
1.650
100
注4
注4
PR = LOW ,V
REFL
= 1.625V
D触发器
H
; I
SINK
= 0.1毫安
PR = LOW
V
IN
( X) = 100mV的
P–P
+ 1.625V DC
测得的10 %至90%
V
= 3.2V
V
= –3.2V
V
IN
(Ⅹ) = 3V
P–P
+ 1.625V DC ,
D触发器
H
; 1kHz时,女
LP
=80KHz
±1
LSB误差带
注5
D = 0
H
到FF
H
V
OUT
= 3.25V , 400赫兹至80kHz
V
IN
(Ⅹ) = 3V
P–P
+ 1.625V DC ,
D触发器
H
; 1kHz时,女
LP
=80KHz
注6
3
3.0
–3.0
60
258
特定网络阳离子
(续)
V
DD
= + 5V ,所有V
IN
X = + 0V ,V
REF
L = 1.625 ,T
A
= 25°C商业级器件;牛逼
T
A
= T
最大
工业级器件;规范适用于所有
DAC的,除非另有说明。 )
参数
分钟。
典型值。
马克斯。
单位
V
mA
pF
V
V
V
mA
mW
条件
R
L
= 5KΩ ,V
DD
= 4.75V
注7:
无振荡
I
OH
= -0.4mA
I
OL
= 1.5毫安
额定规格
PR = LOW
PR = LOW
DAC输出
电压范围
0
V
DD
– 1.5
输出电流
±10
±15
容性负载
47,000
数字输出
逻辑高
3.5
逻辑低
0.4
电源要求
电源电压范围
4.75
5.00
5.25
正电源电流
14
功耗
70
环境和机械
工作温度范围
广告
0
+70
产业
–40
+85
存储温度范围
–65
+150
SP9840N
24针, 0.3"塑料DIP
SP9840S
24引脚SOIC 0.3"
SP9843S
20针, 0.3" SOIC
注意事项:
1.
2.
3.
°C
°C
°C
注8
4.
5.
6.
7.
8.
代码依赖
所有V
IN
( x)= GND ; D = 55
H
偏移二进制指输出电压相对于信号地在V
REFL
。对于正
V
IN
( X) ,则输出由负满刻度至V增加
REFL
正(满量程- 1 LSB)为
输入的代码是从0至128递增到255。需要注意的是当V
IN
( X)是依赖于地面和V
REFL
is
驱动至+ 1.625V ,由于在生产测试中所述,然后将所得的DC在V
OUT
( X)将减少
从+ 2V
REFL
到V
REFL
/ 128作为代码从00增加到
H
到FF
H
时,由于在V
IN
( x)的输入被捆绑
负相到V
REFL
.
运算放大器的线性范围为V
OUT
<100mV 。当V
IN
(x)的地上被驱动,使得
输出电压仍高于100mV的,那么线性度规格适用于所有代码。为
V
REFL
= 1.625V ,和V
IN
(x)的= GND时,代码248到255不包括在微分或积分
线性度的测试。积分和微分线性计算相对于最佳拟合直线
通过代码0到248 。
SP9840测量相邻信道, F = 100kHz间SP9843是测量之间
相邻的一对, F = 100kHz的。
SP9843而已;渠道共享输入之间测量; D = 7F
H
80
H
V
OUT
<为10mV ,V
REFL
= 1.625V , PR =低。
对于塑料DIP ,咨询厂家
259
SP9840引脚
V
OUT
C 1
V
OUT
B 2
V
OUT
A 3
V
IN
B 4
V
IN
A 5
V
REFL
6
PRESETL
V
IN
E
V
IN
F
7
8
24 V
OUT
D
23 V
IN
C
22 V
IN
D
21 V
DD
20 SDI
19 GND
18 SDO
17时钟
16 LOADH
15 V
IN
H
14 V
IN
G
13 V
OUT
H
Pin17—CLOCK—SerialClockInput;positive-edge
触发。
Pin18—SDO—SerialDataOutput;activetotem-pole
输出。
引脚19 - GND - 接地。
引脚20 - SDI - 串行数据输入。
引脚21 - V - 正5V电源。
DD
SP9840
9
V
OUT
E 10
V
OUT
F 11
V
OUT
G 12
引脚22 - V·D - DACD参考电压输入。
IN
引脚23 - V c时 - DACC参考电压输入。
IN
引脚1 - V c时 - DACC电压输出。
OUT
引脚24 - V·D - DACD电压输出。
OUT
引脚2 - V B - DACB电压输出。
OUT
引脚3 - V A - DACA电压输出。
OUT
SP9843引脚
V
OUT
C 1
V
OUT
B 2
V
OUT
A 3
V
IN
A / B 4
V
REF
L 5
PRESETL 6
V
IN
E / F 7
V
OUT
E 8
V
OUT
F 9
V
OUT
G 10
20 V
OUT
D
19 V
IN
C / D
18 V
DD
17 SDI
16 GND
15 SDO
14
13
12
11
时钟
LOADH
V
IN
G / H
V
OUT
H
引脚4 - V B - DAC B参考电压输入。
IN
引脚5 - V A - DAC的基准电压输入。
IN
6脚 - VL - DAC参考电压输入低,
通用于所有的DAC 。
REF
SP9843
引脚7 - PRESETL - 预设输入;低电平有效;所有
DAC寄存器强制80 。
H
引脚8 - V é - DAC ê参考电压输入。
IN
引脚1 - V c时 - DACC电压输出。
引脚9 - V F - DAC F参考电压输入。
IN
OUT
引脚2 - V B - DACB电压输出。
OUT
引脚10 - V é - 鲮鱼电压输出。
OUT
引脚3 - V A - DACA电压输出。
OUT
引脚11 - V F - DACF电压输出。
OUT
引脚12 - V G - DACG电压输出。
OUT
引脚4 - V A / B - DACA和B参考电压
输入。
IN
引脚13 - V ^ h - DACH电压输出。
OUT
5脚= V
REF
L - DAC参考电压
输入低,适用于所有的DAC 。
6脚 - PRESETL - 预设输入;低电平有效;所有
DAC寄存器强制80 。
H
引脚14 - V G - DACG参考电压输入。
IN
引脚15 - V ^ h - DACH参考电压输入。
IN
引脚16 - LOADH - 加载DAC寄存器
频闪;高电平输入的传输数据
从串行输入位注册成
解码DAC寄存器。参照表1 。
260
引脚7 - V E / F - DAC E和F基准电压
输入。
IN
引脚8 - V é - 鲮鱼电压输出。
OUT
引脚9 - V F - DACF电压输出。
OUT
引脚10 - V G - DACG电压输出。
OUT
引脚11 - V ^ h - DACH电压输出。
OUT
引脚12 - V G / H - DACG和H基准电压
输入。
IN
每个通道包括一个电压输出的数模转换器,
使用CMOS开关和薄膜实现
电阻器中的倒置的R- 2R构型。
每个DAC驱动一个运算的正极端子
放大器,配置为-1使用的增益,以1
同等价值的薄膜反馈和增益设置
电阻器。信号返回是V
REFL
引脚上,
常见的基准输入换取八
DAC ,运算放大器的通道。
如图
图1中,
该DAC部分可以是
认为是整个V电位计
IN
( X) ,以
V
REFL
。如果这个电位被设置为它的最小
的0/256值,电位器将没有
实现上的增益,并输出将是-R
F
/R
IN
= -1倍的输入。如果电位器可以
被设置为二百五十六分之二百五十六,则放大器正
终端将会看到任何输入的100%和不
电流会流过R
IN
。该电路
将表现为一个非反相单位增益
电路中,虽然用两种噪声增益,不
1 。在现实中, "potentiometer"只能是
设置为255/256 ,并且,最大正增益
是0.992倍V的电压
IN
(X)和
V
REFL
.
直流水平之间的真实关系
V
IN
(X )引脚,V
REF
L和输出可以被去
划为:
V
OUT
=
D
((
128
)
1
)
V
(
IN
引脚13 - LOADH - 加载DAC寄存器频闪;
活性高的输入,从所述传输数据的比特
串行输入注册到解码的DAC寄存器。
参照表1 。
Pin14—CLOCK—SerialClockInput;positive-edge
触发。
Pin15—SDO—SerialDataOutput;activetotem-pole
输出。
引脚16 - GND - 接地。
引脚17 - SDI - 串行数据输入。
引脚18 - V - 正5V电源。
DD
引脚19 - V C / D - DACC和D参考电压
输入。
IN
引脚20 - V·D - DACD电压输出。
OUT
V
REFL
)
+
V
REFL
F1
SP9840/SP9843
工作原理
每八个信道的的
SP9840/9843
可用于信号重构,作为亲
可编程直流源,或作为可编程
-1至0.992倍的多签名的衰减器
合股AC参考输入。坚固耐用的宽带
输出放大器同时提供电流吸收器和
源能力DC应用,甚至进入
难以负荷。该直流电源模式模仿
可编程可调电位器的功能,与
低阻抗的附加好处缓冲
输出。放大器的带宽和高开
环路增益允许使用可编程签署
衰减器应用中,即使是低失真
化,高清晰度信号,如音频,必须
开启和关闭门控,可编程相移
由0 °或180°或增益控制在一个-42至
0分贝范围内的任一阶段。
其中,D是可编程的,从0到255 。
对于单电源供电V
REFL
通常
外部驱动到地面以上部分的电压
- 通常为1.5至2.5V 。如果v
REFL
被驱动,以
1.5V和V
IN
(Ⅹ)是接地的,则代码0
将输出+ 3.0V和代码255的输出会
+ 11.7mV 。如果V
REFL
停飞和V
IN
(X)
驱动到1.5V ,那么介于0和128码
会试图驱动输出低于地面,
将饱和输出放大器在某
电压略高于地面。
使用本SP9840 / 9843
输入电压倍增
而无论是
SP9840
SP9843
能够
四象限乘法,这个术语是不
261
查看更多SP9843KSPDF信息
推荐型号
供货商
型号
厂家
批号
数量
封装
单价/备注
操作
    QQ: 点击这里给我发消息 QQ:2880707522 复制 点击这里给我发消息 QQ:2369405325 复制

    电话:0755-82780082
    联系人:杨小姐
    地址:深圳市福田区振兴路156号上步工业区405栋3层

    SP9843KS
    -
    -
    -
    -
    终端采购配单精选

查询更多SP9843KS供应信息

深圳市碧威特网络技术有限公司
 复制成功!