SP8481系列*
单片, 12位数据采集系统
s
完整的单芯片8通道,
12位DAS
s
100kHz的吞吐量
s
16位微处理器总线接口
s
锁存MUX地址
s
全信道取消
s
8/4位半字节输出
s
无失码12位
s
32引脚封装
s
200mW的最大功率耗散
*以前的部分
SP410系列。
说明
该
SP8481系列
有完整的单片数据采集系统,具有8通道
多路转换器,内部基准和12位采样A / D转换器采用32引脚封装。线性
的错误
±0.5
和
±1.0
LSB和差分非线性至12位是有保证的,没有
缺少过温码。通道至通道串扰为-85dB典型。复用器
稳定加上采集时间为1.9μs最大; A / D转换时间为8.1μs最大。
多路复用器
12位A / D
变流器
MUX DECODE
ADD 。 LATCH
参考
控制
逻辑
时钟
8位/ 4位NIBBLE
产量
301
绝对最大额定值
V
CC
到共同点.............................................. 0V到+ 16.5V
V
逻辑
到共同点............................................... 0V至+ 7V
模拟常见的数码共同点............... -0.5V至+ 1V
数字输入到通用地面.................... -0.5V到V
逻辑
+0.5V
数字输出为通用地面................. -0.5V到V
逻辑
+0.5V
多路模拟输入...................................... -16.5V到+ 31.5V
增益与失调调节................................ -0.5V到V
CC
+0.5V
模拟输入最大电流............................................. 25毫安
温度偏置应用............................. -55 ° C至+ 125°C
存储温度............................................ -65℃至+ 150°C
焊接温度,焊接.................................... 300℃ , 10秒
特定网络阳离子
(T
A
= 25℃和标称电源电压,除非另有说明)
分钟。
模拟输入
输入电压范围
多路复用器输入
CON组fi guration
输入阻抗
在海峡
关通道
输入偏置电流
每通道
相声
从关到开渠道
典型值。
0到+5
马克斯。
单位
V
条件
8
单端
10
9
10
10
±10
±250
–90
–80
–70
nA
nA
dB
dB
dB
位
最低位
最低位
最低位
最低位
最低位
% FSR
并联30pF的
平行的5pF
25°C
-55 ° C至+ 125°C
10kHz时, 0V至+ 5V
峰 - 峰
50kHz的, 0V至+ 5V
峰 - 峰
100kHz时, 0V至+ 5V
峰 - 峰
准确性
决议
12
线性误差
-K , -B
±0.5
-J , -A
±1
微分非线性
-K , -B
±1
-J , -A
±2
偏移误差
±2
增益误差
±0.3
无失码
-K , -B
保证
传输特性
吞吐率
100
MUX沉降/采集
1.9
A / D转换
8.1
稳定性
线性
±0.5
±2.5
OFFSET
±5
±25
收益
±10
±50
数字输入
电容
5
逻辑电平
V
IH
+2.4
+5.5
V
IL
–0.5
+0.8
I
IH
±5
I
IL
±5
可调至零
可调至零
千赫
s
s
PPM /°C的
PPM /°C的
PPM /°C的
pF
V
V
A
A
302
引脚分配...
(参见第11页的封装配置和尺寸)
DB8 / DB0 ( LSB )
32 31 30 29 28 27 26 25 24 23 22 21 20 19 18 17
时钟
REF
12位ADC
解码
8-CHANNEL
多路复用器
5
6
7
8
9 10 11 12 13 14 15 16
控制
逻辑
1
2
3
4
A
0
V
逻辑
V
CC
的R / C
CE
ANA 。 GND 。
获得ADJ 。
ANA 。 IN 。 CH0
ANA 。 IN 。 CH1
ANA 。 IN 。 CH2
ANA 。 IN 。 CH3
ANA 。 IN 。 CH4
ANA 。 IN 。 CH5
ANA 。 IN 。 CH6
偏移调。
引脚功能...
的R / C - 读/转换 - 关于发起转换
了Hi-到低转换;逻辑低断开
数据总线;逻辑高电平启动读
CS - 片选 - 逻辑断开高
数据总线;逻辑低电平允许转换或读
DATA的
CE - 芯片使能 - 逻辑低禁止读取或
转换;逻辑高电平启动读取或转换
A
0
- 设备地址 - 逻辑低电平使8
MSB读取;逻辑高电平使4 LSB读
MA
0
马
1
马
2
- MUX地址0 , 1 & 2 -
选择模拟输入通道CH
0
通过CH
7
LATCH - MUX地址锁存器 - 逻辑高
的电平转换捕获的MUX MUX地址
地址线
MAEN - MUX启用 - 逻辑允许低
正常MUX地址;逻辑高电平将取消CH
O
通过CH
7
DB
0
通过DB
11
- 数据输出 - 逻辑
高的是二进制的,则为true;逻辑低电平二进制假
复用器真值表
LATCH
-> L
-> L
-> L
-> L
-> L
-> L
-> L
-> L
-> L
0
1
MAEN MA MA MA
2
1
0
ANA 。 IN 。 CH7
DIG 。 GND 。
DB11/DB3
DB10/DB2
DB9/DB1
状态
LATCH
MAEN
MA2
MA1
MA0
DB7
DB6
DB5
DB4
CS
手术
CH选择
O
0
0
0
0
0
0
0
0
1
X
X
0
0
0
0
1
1
1
1
n
X
X
0
0
1
1
0
0
1
1
n
X
X
0
1
0
1
0
1
0
1
n
X
X
CH选择
1
CH选择
2
CH选择
3
CH选择
4
CH选择
5
CH选择
6
CH选择
7
取消选择所有
上一个。 CH 。 举行
上一个。 CH 。 举行
表1复用器真值表
控制真值表
CE
0
X
L- >H
1
1
1
1
CS
X
1
0
->L
0
0
0
A
O
的R / C
X
X
X
X
X
0
1
手术
无
无
开始转换
开始转换
开始转换
启用8个MSB
启用4个LSB
X
X
0
0
->L
1
1
表2.控制真值表
304
SP8481系列*
单片, 12位数据采集系统
s
完整的单芯片8通道,
12位DAS
s
100kHz的吞吐量
s
16位微处理器总线接口
s
锁存MUX地址
s
全信道取消
s
8/4位半字节输出
s
无失码12位
s
32引脚封装
s
200mW的最大功率耗散
*以前的部分
SP410系列。
说明
该
SP8481系列
有完整的单片数据采集系统,具有8通道
多路转换器,内部基准和12位采样A / D转换器采用32引脚封装。线性
的错误
±0.5
和
±1.0
LSB和差分非线性至12位是有保证的,没有
缺少过温码。通道至通道串扰为-85dB典型。复用器
稳定加上采集时间为1.9μs最大; A / D转换时间为8.1μs最大。
多路复用器
12位A / D
变流器
MUX DECODE
ADD 。 LATCH
参考
控制
逻辑
时钟
8位/ 4位NIBBLE
产量
301
绝对最大额定值
V
CC
到共同点.............................................. 0V到+ 16.5V
V
逻辑
到共同点............................................... 0V至+ 7V
模拟常见的数码共同点............... -0.5V至+ 1V
数字输入到通用地面.................... -0.5V到V
逻辑
+0.5V
数字输出为通用地面................. -0.5V到V
逻辑
+0.5V
多路模拟输入...................................... -16.5V到+ 31.5V
增益与失调调节................................ -0.5V到V
CC
+0.5V
模拟输入最大电流............................................. 25毫安
温度偏置应用............................. -55 ° C至+ 125°C
存储温度............................................ -65℃至+ 150°C
焊接温度,焊接.................................... 300℃ , 10秒
特定网络阳离子
(T
A
= 25℃和标称电源电压,除非另有说明)
分钟。
模拟输入
输入电压范围
多路复用器输入
CON组fi guration
输入阻抗
在海峡
关通道
输入偏置电流
每通道
相声
从关到开渠道
典型值。
0到+5
马克斯。
单位
V
条件
8
单端
10
9
10
10
±10
±250
–90
–80
–70
nA
nA
dB
dB
dB
位
最低位
最低位
最低位
最低位
最低位
% FSR
并联30pF的
平行的5pF
25°C
-55 ° C至+ 125°C
10kHz时, 0V至+ 5V
峰 - 峰
50kHz的, 0V至+ 5V
峰 - 峰
100kHz时, 0V至+ 5V
峰 - 峰
准确性
决议
12
线性误差
-K , -B
±0.5
-J , -A
±1
微分非线性
-K , -B
±1
-J , -A
±2
偏移误差
±2
增益误差
±0.3
无失码
-K , -B
保证
传输特性
吞吐率
100
MUX沉降/采集
1.9
A / D转换
8.1
稳定性
线性
±0.5
±2.5
OFFSET
±5
±25
收益
±10
±50
数字输入
电容
5
逻辑电平
V
IH
+2.4
+5.5
V
IL
–0.5
+0.8
I
IH
±5
I
IL
±5
可调至零
可调至零
千赫
s
s
PPM /°C的
PPM /°C的
PPM /°C的
pF
V
V
A
A
302
引脚分配...
(参见第11页的封装配置和尺寸)
DB8 / DB0 ( LSB )
32 31 30 29 28 27 26 25 24 23 22 21 20 19 18 17
时钟
REF
12位ADC
解码
8-CHANNEL
多路复用器
5
6
7
8
9 10 11 12 13 14 15 16
控制
逻辑
1
2
3
4
A
0
V
逻辑
V
CC
的R / C
CE
ANA 。 GND 。
获得ADJ 。
ANA 。 IN 。 CH0
ANA 。 IN 。 CH1
ANA 。 IN 。 CH2
ANA 。 IN 。 CH3
ANA 。 IN 。 CH4
ANA 。 IN 。 CH5
ANA 。 IN 。 CH6
偏移调。
引脚功能...
的R / C - 读/转换 - 关于发起转换
了Hi-到低转换;逻辑低断开
数据总线;逻辑高电平启动读
CS - 片选 - 逻辑断开高
数据总线;逻辑低电平允许转换或读
DATA的
CE - 芯片使能 - 逻辑低禁止读取或
转换;逻辑高电平启动读取或转换
A
0
- 设备地址 - 逻辑低电平使8
MSB读取;逻辑高电平使4 LSB读
MA
0
马
1
马
2
- MUX地址0 , 1 & 2 -
选择模拟输入通道CH
0
通过CH
7
LATCH - MUX地址锁存器 - 逻辑高
的电平转换捕获的MUX MUX地址
地址线
MAEN - MUX启用 - 逻辑允许低
正常MUX地址;逻辑高电平将取消CH
O
通过CH
7
DB
0
通过DB
11
- 数据输出 - 逻辑
高的是二进制的,则为true;逻辑低电平二进制假
复用器真值表
LATCH
-> L
-> L
-> L
-> L
-> L
-> L
-> L
-> L
-> L
0
1
MAEN MA MA MA
2
1
0
ANA 。 IN 。 CH7
DIG 。 GND 。
DB11/DB3
DB10/DB2
DB9/DB1
状态
LATCH
MAEN
MA2
MA1
MA0
DB7
DB6
DB5
DB4
CS
手术
CH选择
O
0
0
0
0
0
0
0
0
1
X
X
0
0
0
0
1
1
1
1
n
X
X
0
0
1
1
0
0
1
1
n
X
X
0
1
0
1
0
1
0
1
n
X
X
CH选择
1
CH选择
2
CH选择
3
CH选择
4
CH选择
5
CH选择
6
CH选择
7
取消选择所有
上一个。 CH 。 举行
上一个。 CH 。 举行
表1复用器真值表
控制真值表
CE
0
X
L- >H
1
1
1
1
CS
X
1
0
->L
0
0
0
A
O
的R / C
X
X
X
X
X
0
1
手术
无
无
开始转换
开始转换
开始转换
启用8个MSB
启用4个LSB
X
X
0
0
->L
1
1
表2.控制真值表
304