54F573,74F573
54F573 74F573八路D类锁存器与TRI- STATE ( RM )输出
文献编号: SNOS207A
54F 74F573八路D类锁存器与三态输出
1995年8月
54F 74F573
八D型锁存器与三态输出
概述
的“ F573是一种高速八进制锁存与缓冲常见
锁存使能( LE )和缓冲的共同输出使能
(OE)输入
该装置在功能上等同于“ F373 ,但有
不同的引脚
特点
Y
Y
Y
Y
Y
关于包的相对侧的输入和输出
让简单的接口与微处理器
有用的,作为微处理器的输入或输出端口
功能上等同于“ F373
三态输出的总线接口
保证最低4000V的ESD保护
74F573PC
54F573DM (注2)
74F573SC (注1 )
74F573SJ (注1 )
54F573FM (注2)
54F573LM (注2)
N20A
J20A
M20B
20引脚( 0 300广角)模压双列直插式
20引脚陶瓷双列直插式
M20D
W20A
E20A
注1
也可在13盘使用后缀设备
e
SCX和SJX
注2
军用级设备与环境和老化处理中使用的后缀
e
DMQB FMQB和LMQB
逻辑符号
O
TL F 9566-4
TRI- STATE是美国国家半导体公司的注册商标。
C
1995年全国半导体公司
TL F 9566
bs
ol
引脚分配
DIP SOIC和Flatpak
TL F 9566-1
IEEE IEC
et
20引脚( 0 300广角)模压小外形EIAJ
20引脚Cerpak
20引脚陶瓷无引线芯片载体C型
20引脚( 0 300广角)模压小外形JEDEC
连接图
引脚分配
对于LCC
TL F 9566 - 2
e
TL F 9566 - 3
RRD - B30M115印制在U S A
广告
军事
包
数
包装说明
单位荷载扇出
54F 74F
引脚名称
描述
UL
高低
10 10
10 10
10 10
150 40(33 3)
输入I
IH
I
IL
输出I
OH
I
OL
20
mA
b
0 6毫安
20
mA
b
0 6毫安
20
mA
b
0 6毫安
b
3毫安24毫安(20 mA)的
D
0
– D
7
LE
OE
O
0
– O
7
数据输入
锁存使能输入(高电平有效)
三态输出使能输入
(低电平有效)
三态输出锁存
功能说明
在' F573包含八个D型锁存器与3态输出
缓冲区当锁存使能( LE )输入为高电平数据
对D
n
输入端进入锁存器在此状态下闩
ES是透明的国际能源署(IEA)锁存器输出将改变每个状态
时间的D输入转换当LE为低电平时,锁存器专卖店
这是目前在D中的信息输入一个设置
时间之前LE的3-高至低跳变
态缓冲器由输出使能( OE )输入控制
当OE是低电平的缓冲区中的双态模式
当OE为高电平的缓冲器是处于高阻抗
模式,但这并不与输入新的数据到地干扰
锁存器
功能表
输入
OE
L
L
L
H
LE
H
H
L
X
D
H
L
X
X
输出
O
H
L
O
0
Z
逻辑图
bs
ol
2
请注意,该图仅用于逻辑操作的理解提供的,不应该被用来估计的传播延迟
O
et
TL F 9566 - 5
H
e
高电压电平
L
e
低电压电平
X
e
非物质
O
0
e
从以前的时钟周期储值
e