SN54LS373 , SN54LS374 , SN54S373 , SN54S374 ,
SN74LS373 , SN74LS374 , SN74S373 , SN74S374
八D型透明锁存器和边沿触发触发器
SDLS165B - 1975年10月 - 修订2002年8月
D
D
D
D
D
D
八个锁存器或八D型选择
触发器在单个封装
三态总线驱动输出
为加载全并行访问
缓冲控制输入
时钟使能输入具有迟滞特性,
提高噪声抑制( “ S373和” S374 )
P- N-P输入减少对数据直流负载
行(' S373和“ S374 )
SN54LS373 , SN54LS374 , SN54S373 ,
SN54S374 。 。 。 J或W包装
SN74LS373 , SN74S374 。 。 。 DW ,N或NS包装
SN74LS374 。 。 。 DB , DW ,N或NS包装
SN74S373 。 。 。 DW或N包装
( TOP VIEW )
描述
这些8位寄存器功能三态输出
专为驱动高容性设计
或相对低的阻抗负载。该
高阻抗
3-state
和
增加
高逻辑电平驱动器提供这些寄存器与
直接连接到的能力和
驾驶公交线路的公交组织体系
而不需要接口或拉组件。
这些器件是特别有吸引力
实施缓冲寄存器, I / O端口,
双向总线驱动器和工作寄存器。
八个锁存器的“ LS373和” S373是
透明的D型锁存器,这意味着当
使能(C或CLK)输入为高时, Q输出
按照数据(D)输入端。当C或CLK取
低时,输出被锁存的数据的电平
即成立。
中的八个触发器' LS374和“ S374是
边沿触发的D型触发器。从积极的
时钟的跳变时, Q输出被设置为
这是设在D输入的逻辑状态。
OC
1Q
1D
2D
2Q
3Q
3D
4D
4Q
GND
1
2
3
4
5
6
7
8
9
10
20
19
18
17
16
15
14
13
12
11
V
CC
8Q
8D
7D
7Q
6Q
6D
5D
5Q
C
下' LS373和“ S373 ; CLK为' LS374和“ S374 。
SN54LS373 , SN54LS374 , SN54S373 ,
SN54S374 。 。 。 FK包装
( TOP VIEW )
2D
2Q
3Q
3D
4D
4
5
6
7
8
3 2 1 20 19
18
17
16
15
14
9 10 11 12 13
1D
1Q
OC
V
CC
8Q
8D
7D
7Q
6Q
6D
下' LS373和“ S373 ; CLK为' LS374和“ S374 。
版权
2002年,德州仪器
关于产品符合MIL -PRF- 38535 ,所有参数进行测试
除非另有说明。在所有其他产品,生产
加工不一定包括所有参数进行测试。
施密特触发器缓冲输入的的使能/时钟线“ S373和” S374设备的简化系统设计
作为交流和直流噪声抑制是通过通常为400mV ,由于输入滞后的提高。一个缓冲
输出控制(OC)输入可用于放置在任何一个正常的逻辑状态的八个输出(高或低逻辑
电平)或者高阻抗状态。在高阻抗状态下,输出没有负载也不驱动总线线路
显着。
OC不影响锁存器的内部操作或触发器。即,旧的数据可以被保留或新
数据可以被输入,即使在输出关闭。
请注意,一个重要的通知有关可用性,标准保修,并且在关键的应用程序中使用
德州仪器公司的半导体产品和免责条款及其出现在此数据表的末尾。
PRODUCTION数据信息为出版日期。
产品符合每德州仪器条款规范
标准保修。生产加工并不包括
所有测试参数。
邮政信箱655303
达拉斯,德克萨斯州75265
4Q
GND
C
5Q
5D
1
SN54LS373 , SN54LS374 , SN54S373 , SN54S374 ,
SN74LS373 , SN74LS374 , SN74S373 , SN74S374
八D型透明锁存器和边沿触发触发器
SDLS165B - 1975年10月 - 修订2002年8月
订购信息
TA
包装
管
PDIP - N
管
管
管
管
磁带和卷轴
管
0 ° C至70℃
SOIC - DW
磁带和卷轴
管
磁带和卷轴
管
磁带和卷轴
磁带和卷轴
SOP - NS
SSOP - DB
磁带和卷轴
磁带和卷轴
磁带和卷轴
管
管
管
CDIP - J
管
管
管
管
-55 ° C至125°C
CFP - 含
管
管
管
管
管
LCCC - FK
管
管
管
订购
产品型号
SN74LS373N
SN74LS374N
SN74S373N
SN74S374N
SN74LS373DW
SN74LS373DWR
SN74LS374DW
SN74LS374DWR
SN74S373DW
SN74S373DWR
SN74S374DW
SN74S374DWR
SN74LS373NSR
SN74LS374NSR
SN74S374NSR
SN74LS374DBR
SN54LS373J
SNJ54LS373J
SN54LS374J
SNJ54LS374J
SN54S373J
SNJ54S373J
SN54S374J
SNJ54S374J
SNJ54LS373W
SNJ54LS374W
SNJ54S374W
SNJ54LS373FK
SNJ54LS374FK
SNJ54S373FK
SNJ54S374FK
TOP- SIDE
记号
SN74LS373N
SN74LS374N
SN74S373N
SN74S374N
LS373
LS374
S373
S374
74LS373
74LS374
74S374
LS374A
SN54LS373J
SNJ54LS373J
SN54LS374J
SNJ54LS374J
SN54S373J
SNJ54S373J
SN54S374J
SNJ54S374J
SNJ54LS373W
SNJ54LS374W
SNJ54S374W
SNJ54LS373FK
SNJ54LS374FK
SNJ54S373FK
SNJ54S374FK
包装图纸,标准包装数量,热数据,符号和PCB设计
准则可在www.ti.com/sc/package 。
2
邮政信箱655303
达拉斯,德克萨斯州75265
SN54LS373 , SN54LS374 , SN54S373 , SN54S374 ,
SN74LS373 , SN74LS374 , SN74S373 , SN74S374
八D型透明锁存器和边沿触发触发器
SDLS165B - 1975年10月 - 修订2002年8月
功能表
“ LS373 ” S373
(每个锁存器)
输入
OC
L
L
L
H
C
H
H
L
X
D
H
L
X
X
产量
Q
H
L
Q0
Z
“ LS374 ” S374
(每个锁存器)
输入
OC
L
L
L
H
CLK
↑
↑
L
X
D
H
L
X
X
产量
Q
H
L
Q0
Z
邮政信箱655303
达拉斯,德克萨斯州75265
3
SN54LS373 , SN54LS374 , SN54S373 , SN54S374 ,
SN74LS373 , SN74LS374 , SN74S373 , SN74S374
八D型透明锁存器和边沿触发触发器
SDLS165B - 1975年10月 - 修订2002年8月
逻辑图(正逻辑)
“ LS373 ” S373
透明锁存器
OC
1
OC
1
“ LS374 ” S374
正边沿触发触发器
C
11
C1
2
CLK
1Q
1D
11
C1
3
1D
2
1D
3
1D
1Q
C1
2D
4
1D
5
C1
2Q
2D
4
1D
5
2Q
C1
3D
7
1D
6
C1
3Q
3D
7
1D
6
3Q
C1
4D
8
1D
9
C1
4Q
4D
8
1D
9
4Q
C1
5D
13
1D
12
C1
5Q
5D
13
1D
12
5Q
C1
6D
14
1D
15
C1
6Q
6D
14
1D
15
6Q
C1
7D
17
1D
16
C1
7Q
7D
17
1D
16
7Q
C1
8D
18
1D
19
C1
8Q
8D
18
1D
19
8Q
为“ S373仅
显示引脚数是DB , DW ,J ,N , NS ,和W包。
为“ S374仅
4
邮政信箱655303
达拉斯,德克萨斯州75265
SN54LS373 , SN54LS374 , SN54S373 , SN54S374 ,
SN74LS373 , SN74LS374 , SN74S373 , SN74S374
八D型透明锁存器和边沿触发触发器
SDLS165B - 1975年10月 - 修订2002年8月
输入和输出的原理图
’LS373
等效数据输入的
VCC
REQ = 20 kΩ的NOM
等效ENABLE-性和
输出,控制输入
VCC
17 kΩ的NOM
100
喃
典型所有输出
VCC
输入
输入
产量
’LS374
等效数据输入的
VCC
30 kΩ的NOM
顺时针等效性和
输出,控制输入
VCC
17 kΩ的NOM
100
喃
典型所有输出
VCC
输入
输入
产量
邮政信箱655303
达拉斯,德克萨斯州75265
5
SN54LS373 , SN54LS374 , SN54S373 , SN54S374 ,
SN74LS373 , SN74LS374 , SN74S373 , SN74S374
八D型透明锁存器和边沿触发触发器
SDLS165B - 1975年10月 - 修订2002年8月
D
D
D
D
D
D
八个锁存器或八D型选择
触发器在单个封装
三态总线驱动输出
为加载全并行访问
缓冲控制输入
时钟使能输入具有迟滞特性,
提高噪声抑制( “ S373和” S374 )
P- N-P输入减少对数据直流负载
行(' S373和“ S374 )
SN54LS373 , SN54LS374 , SN54S373 ,
SN54S374 。 。 。 J或W包装
SN74LS373 , SN74S374 。 。 。 DW ,N或NS包装
SN74LS374 。 。 。 DB , DW ,N或NS包装
SN74S373 。 。 。 DW或N包装
( TOP VIEW )
描述
这些8位寄存器功能三态输出
专为驱动高容性设计
或相对低的阻抗负载。该
高阻抗
3-state
和
增加
高逻辑电平驱动器提供这些寄存器与
直接连接到的能力和
驾驶公交线路的公交组织体系
而不需要接口或拉组件。
这些器件是特别有吸引力
实施缓冲寄存器, I / O端口,
双向总线驱动器和工作寄存器。
八个锁存器的“ LS373和” S373是
透明的D型锁存器,这意味着当
使能(C或CLK)输入为高时, Q输出
按照数据(D)输入端。当C或CLK取
低时,输出被锁存的数据的电平
即成立。
中的八个触发器' LS374和“ S374是
边沿触发的D型触发器。从积极的
时钟的跳变时, Q输出被设置为
这是设在D输入的逻辑状态。
OC
1Q
1D
2D
2Q
3Q
3D
4D
4Q
GND
1
2
3
4
5
6
7
8
9
10
20
19
18
17
16
15
14
13
12
11
V
CC
8Q
8D
7D
7Q
6Q
6D
5D
5Q
C
下' LS373和“ S373 ; CLK为' LS374和“ S374 。
SN54LS373 , SN54LS374 , SN54S373 ,
SN54S374 。 。 。 FK包装
( TOP VIEW )
2D
2Q
3Q
3D
4D
4
5
6
7
8
3 2 1 20 19
18
17
16
15
14
9 10 11 12 13
1D
1Q
OC
V
CC
8Q
8D
7D
7Q
6Q
6D
下' LS373和“ S373 ; CLK为' LS374和“ S374 。
版权
2002年,德州仪器
关于产品符合MIL -PRF- 38535 ,所有参数进行测试
除非另有说明。在所有其他产品,生产
加工不一定包括所有参数进行测试。
施密特触发器缓冲输入的的使能/时钟线“ S373和” S374设备的简化系统设计
作为交流和直流噪声抑制是通过通常为400mV ,由于输入滞后的提高。一个缓冲
输出控制(OC)输入可用于放置在任何一个正常的逻辑状态的八个输出(高或低逻辑
电平)或者高阻抗状态。在高阻抗状态下,输出没有负载也不驱动总线线路
显着。
OC不影响锁存器的内部操作或触发器。即,旧的数据可以被保留或新
数据可以被输入,即使在输出关闭。
请注意,一个重要的通知有关可用性,标准保修,并且在关键的应用程序中使用
德州仪器公司的半导体产品和免责条款及其出现在此数据表的末尾。
PRODUCTION数据信息为出版日期。
产品符合每德州仪器条款规范
标准保修。生产加工并不包括
所有测试参数。
邮政信箱655303
达拉斯,德克萨斯州75265
4Q
GND
C
5Q
5D
1
SN54LS373 , SN54LS374 , SN54S373 , SN54S374 ,
SN74LS373 , SN74LS374 , SN74S373 , SN74S374
八D型透明锁存器和边沿触发触发器
SDLS165B - 1975年10月 - 修订2002年8月
订购信息
TA
包装
管
PDIP - N
管
管
管
管
磁带和卷轴
管
0 ° C至70℃
SOIC - DW
磁带和卷轴
管
磁带和卷轴
管
磁带和卷轴
磁带和卷轴
SOP - NS
SSOP - DB
磁带和卷轴
磁带和卷轴
磁带和卷轴
管
管
管
CDIP - J
管
管
管
管
-55 ° C至125°C
CFP - 含
管
管
管
管
管
LCCC - FK
管
管
管
订购
产品型号
SN74LS373N
SN74LS374N
SN74S373N
SN74S374N
SN74LS373DW
SN74LS373DWR
SN74LS374DW
SN74LS374DWR
SN74S373DW
SN74S373DWR
SN74S374DW
SN74S374DWR
SN74LS373NSR
SN74LS374NSR
SN74S374NSR
SN74LS374DBR
SN54LS373J
SNJ54LS373J
SN54LS374J
SNJ54LS374J
SN54S373J
SNJ54S373J
SN54S374J
SNJ54S374J
SNJ54LS373W
SNJ54LS374W
SNJ54S374W
SNJ54LS373FK
SNJ54LS374FK
SNJ54S373FK
SNJ54S374FK
TOP- SIDE
记号
SN74LS373N
SN74LS374N
SN74S373N
SN74S374N
LS373
LS374
S373
S374
74LS373
74LS374
74S374
LS374A
SN54LS373J
SNJ54LS373J
SN54LS374J
SNJ54LS374J
SN54S373J
SNJ54S373J
SN54S374J
SNJ54S374J
SNJ54LS373W
SNJ54LS374W
SNJ54S374W
SNJ54LS373FK
SNJ54LS374FK
SNJ54S373FK
SNJ54S374FK
包装图纸,标准包装数量,热数据,符号和PCB设计
准则可在www.ti.com/sc/package 。
2
邮政信箱655303
达拉斯,德克萨斯州75265
SN54LS373 , SN54LS374 , SN54S373 , SN54S374 ,
SN74LS373 , SN74LS374 , SN74S373 , SN74S374
八D型透明锁存器和边沿触发触发器
SDLS165B - 1975年10月 - 修订2002年8月
功能表
“ LS373 ” S373
(每个锁存器)
输入
OC
L
L
L
H
C
H
H
L
X
D
H
L
X
X
产量
Q
H
L
Q0
Z
“ LS374 ” S374
(每个锁存器)
输入
OC
L
L
L
H
CLK
↑
↑
L
X
D
H
L
X
X
产量
Q
H
L
Q0
Z
邮政信箱655303
达拉斯,德克萨斯州75265
3
SN54LS373 , SN54LS374 , SN54S373 , SN54S374 ,
SN74LS373 , SN74LS374 , SN74S373 , SN74S374
八D型透明锁存器和边沿触发触发器
SDLS165B - 1975年10月 - 修订2002年8月
逻辑图(正逻辑)
“ LS373 ” S373
透明锁存器
OC
1
OC
1
“ LS374 ” S374
正边沿触发触发器
C
11
C1
2
CLK
1Q
1D
11
C1
3
1D
2
1D
3
1D
1Q
C1
2D
4
1D
5
C1
2Q
2D
4
1D
5
2Q
C1
3D
7
1D
6
C1
3Q
3D
7
1D
6
3Q
C1
4D
8
1D
9
C1
4Q
4D
8
1D
9
4Q
C1
5D
13
1D
12
C1
5Q
5D
13
1D
12
5Q
C1
6D
14
1D
15
C1
6Q
6D
14
1D
15
6Q
C1
7D
17
1D
16
C1
7Q
7D
17
1D
16
7Q
C1
8D
18
1D
19
C1
8Q
8D
18
1D
19
8Q
为“ S373仅
显示引脚数是DB , DW ,J ,N , NS ,和W包。
为“ S374仅
4
邮政信箱655303
达拉斯,德克萨斯州75265
SN54LS373 , SN54LS374 , SN54S373 , SN54S374 ,
SN74LS373 , SN74LS374 , SN74S373 , SN74S374
八D型透明锁存器和边沿触发触发器
SDLS165B - 1975年10月 - 修订2002年8月
输入和输出的原理图
’LS373
等效数据输入的
VCC
REQ = 20 kΩ的NOM
等效ENABLE-性和
输出,控制输入
VCC
17 kΩ的NOM
100
喃
典型所有输出
VCC
输入
输入
产量
’LS374
等效数据输入的
VCC
30 kΩ的NOM
顺时针等效性和
输出,控制输入
VCC
17 kΩ的NOM
100
喃
典型所有输出
VCC
输入
输入
产量
邮政信箱655303
达拉斯,德克萨斯州75265
5
SN54LS373 , SN54LS374 , SN54S373 , SN54S374 ,
SN74LS373 , SN74LS374 , SN74S373 , SN74S374
八D型透明锁存器和边沿触发触发器
SDLS165B - 1975年10月 - 修订2002年8月
D
D
D
D
D
D
八个锁存器或八D型选择
触发器在单个封装
三态总线驱动输出
为加载全并行访问
缓冲控制输入
时钟使能输入具有迟滞特性,
提高噪声抑制( “ S373和” S374 )
P- N-P输入减少对数据直流负载
行(' S373和“ S374 )
SN54LS373 , SN54LS374 , SN54S373 ,
SN54S374 。 。 。 J或W包装
SN74LS373 , SN74S374 。 。 。 DW ,N或NS包装
SN74LS374 。 。 。 DB , DW ,N或NS包装
SN74S373 。 。 。 DW或N包装
( TOP VIEW )
描述
这些8位寄存器功能三态输出
专为驱动高容性设计
或相对低的阻抗负载。该
高阻抗
3-state
和
增加
高逻辑电平驱动器提供这些寄存器与
直接连接到的能力和
驾驶公交线路的公交组织体系
而不需要接口或拉组件。
这些器件是特别有吸引力
实施缓冲寄存器, I / O端口,
双向总线驱动器和工作寄存器。
八个锁存器的“ LS373和” S373是
透明的D型锁存器,这意味着当
使能(C或CLK)输入为高时, Q输出
按照数据(D)输入端。当C或CLK取
低时,输出被锁存的数据的电平
即成立。
中的八个触发器' LS374和“ S374是
边沿触发的D型触发器。从积极的
时钟的跳变时, Q输出被设置为
这是设在D输入的逻辑状态。
OC
1Q
1D
2D
2Q
3Q
3D
4D
4Q
GND
1
2
3
4
5
6
7
8
9
10
20
19
18
17
16
15
14
13
12
11
V
CC
8Q
8D
7D
7Q
6Q
6D
5D
5Q
C
下' LS373和“ S373 ; CLK为' LS374和“ S374 。
SN54LS373 , SN54LS374 , SN54S373 ,
SN54S374 。 。 。 FK包装
( TOP VIEW )
2D
2Q
3Q
3D
4D
4
5
6
7
8
3 2 1 20 19
18
17
16
15
14
9 10 11 12 13
1D
1Q
OC
V
CC
8Q
8D
7D
7Q
6Q
6D
下' LS373和“ S373 ; CLK为' LS374和“ S374 。
版权
2002年,德州仪器
关于产品符合MIL -PRF- 38535 ,所有参数进行测试
除非另有说明。在所有其他产品,生产
加工不一定包括所有参数进行测试。
施密特触发器缓冲输入的的使能/时钟线“ S373和” S374设备的简化系统设计
作为交流和直流噪声抑制是通过通常为400mV ,由于输入滞后的提高。一个缓冲
输出控制(OC)输入可用于放置在任何一个正常的逻辑状态的八个输出(高或低逻辑
电平)或者高阻抗状态。在高阻抗状态下,输出没有负载也不驱动总线线路
显着。
OC不影响锁存器的内部操作或触发器。即,旧的数据可以被保留或新
数据可以被输入,即使在输出关闭。
请注意,一个重要的通知有关可用性,标准保修,并且在关键的应用程序中使用
德州仪器公司的半导体产品和免责条款及其出现在此数据表的末尾。
PRODUCTION数据信息为出版日期。
产品符合每德州仪器条款规范
标准保修。生产加工并不包括
所有测试参数。
邮政信箱655303
达拉斯,德克萨斯州75265
4Q
GND
C
5Q
5D
1
SN54LS373 , SN54LS374 , SN54S373 , SN54S374 ,
SN74LS373 , SN74LS374 , SN74S373 , SN74S374
八D型透明锁存器和边沿触发触发器
SDLS165B - 1975年10月 - 修订2002年8月
订购信息
TA
包装
管
PDIP - N
管
管
管
管
磁带和卷轴
管
0 ° C至70℃
SOIC - DW
磁带和卷轴
管
磁带和卷轴
管
磁带和卷轴
磁带和卷轴
SOP - NS
SSOP - DB
磁带和卷轴
磁带和卷轴
磁带和卷轴
管
管
管
CDIP - J
管
管
管
管
-55 ° C至125°C
CFP - 含
管
管
管
管
管
LCCC - FK
管
管
管
订购
产品型号
SN74LS373N
SN74LS374N
SN74S373N
SN74S374N
SN74LS373DW
SN74LS373DWR
SN74LS374DW
SN74LS374DWR
SN74S373DW
SN74S373DWR
SN74S374DW
SN74S374DWR
SN74LS373NSR
SN74LS374NSR
SN74S374NSR
SN74LS374DBR
SN54LS373J
SNJ54LS373J
SN54LS374J
SNJ54LS374J
SN54S373J
SNJ54S373J
SN54S374J
SNJ54S374J
SNJ54LS373W
SNJ54LS374W
SNJ54S374W
SNJ54LS373FK
SNJ54LS374FK
SNJ54S373FK
SNJ54S374FK
TOP- SIDE
记号
SN74LS373N
SN74LS374N
SN74S373N
SN74S374N
LS373
LS374
S373
S374
74LS373
74LS374
74S374
LS374A
SN54LS373J
SNJ54LS373J
SN54LS374J
SNJ54LS374J
SN54S373J
SNJ54S373J
SN54S374J
SNJ54S374J
SNJ54LS373W
SNJ54LS374W
SNJ54S374W
SNJ54LS373FK
SNJ54LS374FK
SNJ54S373FK
SNJ54S374FK
包装图纸,标准包装数量,热数据,符号和PCB设计
准则可在www.ti.com/sc/package 。
2
邮政信箱655303
达拉斯,德克萨斯州75265
SN54LS373 , SN54LS374 , SN54S373 , SN54S374 ,
SN74LS373 , SN74LS374 , SN74S373 , SN74S374
八D型透明锁存器和边沿触发触发器
SDLS165B - 1975年10月 - 修订2002年8月
功能表
“ LS373 ” S373
(每个锁存器)
输入
OC
L
L
L
H
C
H
H
L
X
D
H
L
X
X
产量
Q
H
L
Q0
Z
“ LS374 ” S374
(每个锁存器)
输入
OC
L
L
L
H
CLK
↑
↑
L
X
D
H
L
X
X
产量
Q
H
L
Q0
Z
邮政信箱655303
达拉斯,德克萨斯州75265
3
SN54LS373 , SN54LS374 , SN54S373 , SN54S374 ,
SN74LS373 , SN74LS374 , SN74S373 , SN74S374
八D型透明锁存器和边沿触发触发器
SDLS165B - 1975年10月 - 修订2002年8月
逻辑图(正逻辑)
“ LS373 ” S373
透明锁存器
OC
1
OC
1
“ LS374 ” S374
正边沿触发触发器
C
11
C1
2
CLK
1Q
1D
11
C1
3
1D
2
1D
3
1D
1Q
C1
2D
4
1D
5
C1
2Q
2D
4
1D
5
2Q
C1
3D
7
1D
6
C1
3Q
3D
7
1D
6
3Q
C1
4D
8
1D
9
C1
4Q
4D
8
1D
9
4Q
C1
5D
13
1D
12
C1
5Q
5D
13
1D
12
5Q
C1
6D
14
1D
15
C1
6Q
6D
14
1D
15
6Q
C1
7D
17
1D
16
C1
7Q
7D
17
1D
16
7Q
C1
8D
18
1D
19
C1
8Q
8D
18
1D
19
8Q
为“ S373仅
显示引脚数是DB , DW ,J ,N , NS ,和W包。
为“ S374仅
4
邮政信箱655303
达拉斯,德克萨斯州75265
SN54LS373 , SN54LS374 , SN54S373 , SN54S374 ,
SN74LS373 , SN74LS374 , SN74S373 , SN74S374
八D型透明锁存器和边沿触发触发器
SDLS165B - 1975年10月 - 修订2002年8月
输入和输出的原理图
’LS373
等效数据输入的
VCC
REQ = 20 kΩ的NOM
等效ENABLE-性和
输出,控制输入
VCC
17 kΩ的NOM
100
喃
典型所有输出
VCC
输入
输入
产量
’LS374
等效数据输入的
VCC
30 kΩ的NOM
顺时针等效性和
输出,控制输入
VCC
17 kΩ的NOM
100
喃
典型所有输出
VCC
输入
输入
产量
邮政信箱655303
达拉斯,德克萨斯州75265
5
SN74LS373 SN74LS374
八路透明锁存器
具有三态输出;
八D型触发器
具有三态输出
该SN74LS373包括八个锁存器与三态输出
组织公交系统的应用。触发器出现透明
对数据(数据变化异步)当锁存使能( LE )是
HIGH 。当LE是低,符合建立时间的数据
锁存。数据显示,当输出使能( OE )在总线上是
低。当OE为高电平的总线输出是在高阻抗状态。
该SN74LS374是一种高速,低功耗的八路D型触发器
设有独立的D型输入,每个触发器和三态输出
公交导向的应用。缓冲时钟( CP )和输出
使能(OE )是共同的所有触发器。该SN74LS374是
采用先进的低功耗肖特基技术制造,是
所有安森美半导体TTL系列兼容。
http://onsemi.com
低
动力
肖特基
八个锁存器在一个封装
总线接口3态输出
滞后的锁存使能
边沿触发的D型输入
缓冲正边沿触发时钟
迟滞的时钟输入,以改善噪声余量
输入钳位二极管极限高速终止的影响
20
1
塑料
SUF科幻X
CASE 738
保证工作范围
符号
V
CC
T
A
I
OH
I
OL
参数
电源电压
工作环境
温度范围
输出电流 - 高
输出电流 - 低
民
4.75
0
典型值
5.0
25
最大
5.25
70
– 2.6
24
单位
V
°C
mA
mA
20
1
SOIC
DW后缀
CASE 751D
订购信息
设备
SN74LS373N
SN74LS373DW
SN74LS374N
SN74LS374DW
包
16引脚DIP
16针
16引脚DIP
16针
航运
1440单位/箱
2500 /磁带&卷轴
1440单位/箱
2500 /磁带&卷轴
半导体元件工业有限责任公司1999年
1
1999年12月 - 修订版6
出版订单号:
SN74LS373/D
SN74LS373 SN74LS374
连接图DIP
( TOP VIEW )
SN74LS373
V
CC
20
O
7
19
D
7
18
D
6
17
O
6
16
O
5
15
D
5
14
D
4
13
O
4
12
LE
11
V
CC
20
O
7
19
D
7
18
D
6
17
SN74LS374
O
6
16
O
5
15
D
5
14
D
4
13
O
4
12
CP
11
1
OE
2
O
0
3
D
0
4
D
1
5
O
1
6
O
2
7
D
2
8
D
3
9
O
3
10
GND
注意:
该Flatpak版本
有相同的管脚
(连接图)为
双列直插式封装。
1
OE
2
O
0
3
D
0
4
D
1
5
O
1
6
O
2
7
D
2
8
D
3
9
O
3
10
GND
加载中
(注一)
引脚名称
D
0
– D
7
LE
CP
OE
O
0
– O
7
数据输入
锁存使能(高电平有效)输入
时钟(高电平有效边沿)输入
输出使能(低电平有效)输入
输出
高
0.5 U.L.
0.5 U.L.
0.5 U.L.
0.5 U.L.
65 U.L.
低
0.25 U.L.
0.25 U.L.
0.25 U.L.
0.25 U.L.
15 U.L.
注意事项:
一) 1 TTL单位负载( U.L. ) = 40
m
一个HIGH / 1.6 mA低。
真值表
LS373
D
n
H
L
X
X
LE
H
H
L
X
OE
L
L
L
H
O
n
H
L
Q
0
Z*
D
n
H
L
X
X
LS374
LE
OE
L
L
H
O
n
H
L
Z*
H =高电压等级
L =低电压等级
X =非物质
Z =高阻抗
*注:内容触发器不受输出的状态使能输入端(OE) 。
http://onsemi.com
2
SN74LS373 SN74LS374
逻辑图
SN74LS373
3
4
7
8
13
14
17
18
D
0
D
LATCH
启用
LE
11
OE
Q
G
D
1
D
Q
G
D
2
D
Q
G
D
3
D
Q
G
D
4
D
Q
G
D
5
D
Q
G
D
6
D
Q
G
D
7
D
Q
G
V
CC
= 20 PIN
= GND引脚10
= PIN号码
1
O
0
2
5
O
1
6
O
2
9
O
3
12
O
4
15
O
5
16
O
6
19
O
7
SN74LS374
3
11
4
7
8
13
14
17
18
D
0
CP
Q Q
CP
Q Q
D
1
CP
Q Q
D
2
CP
Q Q
D
3
CP
Q Q
D
4
CP
Q Q
D
5
CP
Q Q
D
6
CP
Q Q
D
7
CP
OE
1
2
O
0
5
O
1
6
O
2
9
O
3
12
O
4
15
O
5
16
O
6
19
O
7
DC特性在整个工作温度范围
(除非另有规定编)
范围
符号
V
IH
V
IL
V
IK
V
OH
参数
输入高电压
输入低电压
输入钳位二极管电压
输出高电压
2.4
– 0.65
3.1
0.25
V
O
OL
I
OZH
I
OZL
I
IH
I
IL
I
OS
I
CC
输出低电压
0.35
OFF输出电流高
输出OFF目前的低
输入高电流
输入低电平电流
短路电流(注1 )
电源电流
– 30
0.5
20
– 20
20
0.1
– 0.4
– 130
40
V
A
A
A
mA
mA
mA
mA
I
OL
= 24毫安
0.4
民
2.0
0.8
– 1.5
典型值
最大
单位
V
V
V
V
V
测试条件
保证输入高电压
所有的输入
保证输入电压低的
所有的输入
V
CC
=最小,我
IN
= - 18毫安
V
CC
=最小,我
OH
=最大,V
IN
= V
IH
或V
IL
每真值表
I
OL
= 12毫安
V
CC
= V
CC
敏
V
IN
= V
IL
或V
IH
每真值表
V
CC
=最大,V
OUT
= 2.7 V
V
CC
=最大,V
OUT
= 0.4 V
V
CC
=最大,V
IN
= 2.7 V
V
CC
=最大,V
IN
= 7.0 V
V
CC
=最大,V
IN
= 0.4 V
V
CC
=最大
V
CC
=最大
注1:不超过一个输出应在同一时间被短路,也不会超过1秒。
http://onsemi.com
3
SN54LS373 , SN54LS374 , SN54S373 , SN54S374 ,
SN74LS373 , SN74LS374 , SN74S373 , SN74S374
八D型透明锁存器和边沿触发触发器
SDLS165B - 1975年10月 - 修订2002年8月
D
D
D
D
D
D
八个锁存器或八D型选择
触发器在单个封装
三态总线驱动输出
为加载全并行访问
缓冲控制输入
时钟使能输入具有迟滞特性,
提高噪声抑制( “ S373和” S374 )
P- N-P输入减少对数据直流负载
行(' S373和“ S374 )
SN54LS373 , SN54LS374 , SN54S373 ,
SN54S374 。 。 。 J或W包装
SN74LS373 , SN74S374 。 。 。 DW ,N或NS包装
SN74LS374 。 。 。 DB , DW ,N或NS包装
SN74S373 。 。 。 DW或N包装
( TOP VIEW )
描述
这些8位寄存器功能三态输出
专为驱动高容性设计
或相对低的阻抗负载。该
高阻抗
3-state
和
增加
高逻辑电平驱动器提供这些寄存器与
直接连接到的能力和
驾驶公交线路的公交组织体系
而不需要接口或拉组件。
这些器件是特别有吸引力
实施缓冲寄存器, I / O端口,
双向总线驱动器和工作寄存器。
八个锁存器的“ LS373和” S373是
透明的D型锁存器,这意味着当
使能(C或CLK)输入为高时, Q输出
按照数据(D)输入端。当C或CLK取
低时,输出被锁存的数据的电平
即成立。
中的八个触发器' LS374和“ S374是
边沿触发的D型触发器。从积极的
时钟的跳变时, Q输出被设置为
这是设在D输入的逻辑状态。
OC
1Q
1D
2D
2Q
3Q
3D
4D
4Q
GND
1
2
3
4
5
6
7
8
9
10
20
19
18
17
16
15
14
13
12
11
V
CC
8Q
8D
7D
7Q
6Q
6D
5D
5Q
C
下' LS373和“ S373 ; CLK为' LS374和“ S374 。
SN54LS373 , SN54LS374 , SN54S373 ,
SN54S374 。 。 。 FK包装
( TOP VIEW )
2D
2Q
3Q
3D
4D
4
5
6
7
8
3 2 1 20 19
18
17
16
15
14
9 10 11 12 13
1D
1Q
OC
V
CC
8Q
8D
7D
7Q
6Q
6D
下' LS373和“ S373 ; CLK为' LS374和“ S374 。
版权
2002年,德州仪器
关于产品符合MIL -PRF- 38535 ,所有参数进行测试
除非另有说明。在所有其他产品,生产
加工不一定包括所有参数进行测试。
施密特触发器缓冲输入的的使能/时钟线“ S373和” S374设备的简化系统设计
作为交流和直流噪声抑制是通过通常为400mV ,由于输入滞后的提高。一个缓冲
输出控制(OC)输入可用于放置在任何一个正常的逻辑状态的八个输出(高或低逻辑
电平)或者高阻抗状态。在高阻抗状态下,输出没有负载也不驱动总线线路
显着。
OC不影响锁存器的内部操作或触发器。即,旧的数据可以被保留或新
数据可以被输入,即使在输出关闭。
请注意,一个重要的通知有关可用性,标准保修,并且在关键的应用程序中使用
德州仪器公司的半导体产品和免责条款及其出现在此数据表的末尾。
PRODUCTION数据信息为出版日期。
产品符合每德州仪器条款规范
标准保修。生产加工并不包括
所有测试参数。
邮政信箱655303
达拉斯,德克萨斯州75265
4Q
GND
C
5Q
5D
1
SN54LS373 , SN54LS374 , SN54S373 , SN54S374 ,
SN74LS373 , SN74LS374 , SN74S373 , SN74S374
八D型透明锁存器和边沿触发触发器
SDLS165B - 1975年10月 - 修订2002年8月
订购信息
TA
包装
管
PDIP - N
管
管
管
管
磁带和卷轴
管
0 ° C至70℃
SOIC - DW
磁带和卷轴
管
磁带和卷轴
管
磁带和卷轴
磁带和卷轴
SOP - NS
SSOP - DB
磁带和卷轴
磁带和卷轴
磁带和卷轴
管
管
管
CDIP - J
管
管
管
管
-55 ° C至125°C
CFP - 含
管
管
管
管
管
LCCC - FK
管
管
管
订购
产品型号
SN74LS373N
SN74LS374N
SN74S373N
SN74S374N
SN74LS373DW
SN74LS373DWR
SN74LS374DW
SN74LS374DWR
SN74S373DW
SN74S373DWR
SN74S374DW
SN74S374DWR
SN74LS373NSR
SN74LS374NSR
SN74S374NSR
SN74LS374DBR
SN54LS373J
SNJ54LS373J
SN54LS374J
SNJ54LS374J
SN54S373J
SNJ54S373J
SN54S374J
SNJ54S374J
SNJ54LS373W
SNJ54LS374W
SNJ54S374W
SNJ54LS373FK
SNJ54LS374FK
SNJ54S373FK
SNJ54S374FK
TOP- SIDE
记号
SN74LS373N
SN74LS374N
SN74S373N
SN74S374N
LS373
LS374
S373
S374
74LS373
74LS374
74S374
LS374A
SN54LS373J
SNJ54LS373J
SN54LS374J
SNJ54LS374J
SN54S373J
SNJ54S373J
SN54S374J
SNJ54S374J
SNJ54LS373W
SNJ54LS374W
SNJ54S374W
SNJ54LS373FK
SNJ54LS374FK
SNJ54S373FK
SNJ54S374FK
包装图纸,标准包装数量,热数据,符号和PCB设计
准则可在www.ti.com/sc/package 。
2
邮政信箱655303
达拉斯,德克萨斯州75265
SN54LS373 , SN54LS374 , SN54S373 , SN54S374 ,
SN74LS373 , SN74LS374 , SN74S373 , SN74S374
八D型透明锁存器和边沿触发触发器
SDLS165B - 1975年10月 - 修订2002年8月
功能表
“ LS373 ” S373
(每个锁存器)
输入
OC
L
L
L
H
C
H
H
L
X
D
H
L
X
X
产量
Q
H
L
Q0
Z
“ LS374 ” S374
(每个锁存器)
输入
OC
L
L
L
H
CLK
↑
↑
L
X
D
H
L
X
X
产量
Q
H
L
Q0
Z
邮政信箱655303
达拉斯,德克萨斯州75265
3
SN54LS373 , SN54LS374 , SN54S373 , SN54S374 ,
SN74LS373 , SN74LS374 , SN74S373 , SN74S374
八D型透明锁存器和边沿触发触发器
SDLS165B - 1975年10月 - 修订2002年8月
逻辑图(正逻辑)
“ LS373 ” S373
透明锁存器
OC
1
OC
1
“ LS374 ” S374
正边沿触发触发器
C
11
C1
2
CLK
1Q
1D
11
C1
3
1D
2
1D
3
1D
1Q
C1
2D
4
1D
5
C1
2Q
2D
4
1D
5
2Q
C1
3D
7
1D
6
C1
3Q
3D
7
1D
6
3Q
C1
4D
8
1D
9
C1
4Q
4D
8
1D
9
4Q
C1
5D
13
1D
12
C1
5Q
5D
13
1D
12
5Q
C1
6D
14
1D
15
C1
6Q
6D
14
1D
15
6Q
C1
7D
17
1D
16
C1
7Q
7D
17
1D
16
7Q
C1
8D
18
1D
19
C1
8Q
8D
18
1D
19
8Q
为“ S373仅
显示引脚数是DB , DW ,J ,N , NS ,和W包。
为“ S374仅
4
邮政信箱655303
达拉斯,德克萨斯州75265
SN54LS373 , SN54LS374 , SN54S373 , SN54S374 ,
SN74LS373 , SN74LS374 , SN74S373 , SN74S374
八D型透明锁存器和边沿触发触发器
SDLS165B - 1975年10月 - 修订2002年8月
输入和输出的原理图
’LS373
等效数据输入的
VCC
REQ = 20 kΩ的NOM
等效ENABLE-性和
输出,控制输入
VCC
17 kΩ的NOM
100
喃
典型所有输出
VCC
输入
输入
产量
’LS374
等效数据输入的
VCC
30 kΩ的NOM
顺时针等效性和
输出,控制输入
VCC
17 kΩ的NOM
100
喃
典型所有输出
VCC
输入
输入
产量
邮政信箱655303
达拉斯,德克萨斯州75265
5
SN74LS373 , SN74LS374
八路透明锁存器
具有三态输出;
八D型触发器
具有三态输出
该SN74LS373包括八个锁存器与三态输出
组织公交系统的应用。触发器出现透明
对数据(数据变化异步)当锁存使能( LE )是
HIGH 。当LE是低,符合建立时间的数据
锁存。数据显示,当输出使能( OE )在总线上是
低。当OE为高电平的总线输出是在高阻抗状态。
该SN74LS374是一种高速,低功耗的八路D型触发器
设有独立的D型输入,每个触发器和三态输出
公交导向的应用。缓冲时钟( CP )和输出
使能(OE )是共同的所有触发器。该SN74LS374是
采用先进的低功耗肖特基技术制造,是
所有安森美半导体TTL系列兼容。
http://onsemi.com
低
动力
肖特基
记号
图表
SN74LS37xN
AWLYYWW
20
1
1
八个锁存器在一个封装
总线接口3态输出
滞后的锁存使能
边沿触发的D型输入
缓冲正边沿触发时钟
迟滞的时钟输入,以改善噪声余量
输入钳位二极管极限高速终止的影响
PDIP–20
SUF科幻X
CASE 738
20
LS37x
AWLYYWW
1
保证工作范围
符号
VCC
TA
IOH
IOL
参数
电源电压
工作环境
温度范围
输出电流 - 高
输出电流 - 低
民
4.75
0
典型值
5.0
25
最大
5.25
70
–2.6
24
单位
V
°C
mA
mA
20
1
SOIC–20
DW后缀
CASE 751D
74LS37x
AWLYWW
1
SOEIAJ–20
M后缀
CASE 967
x
A
WL
YY
WW
1
= 3或4
=大会地点
=晶圆地段
=年
=工作周
订购信息
请参阅包装详细的订购和发货信息
尺寸部分本数据手册第6页。
半导体元件工业有限责任公司, 2001年
1
2001年10月 - 修订版8
出版订单号:
SN74LS373/D
SN74LS373 , SN74LS374
连接图DIP
( TOP VIEW )
SN74LS373
VCC O7
20
19
D7
18
D6
17
O6
16
O5
15
D5
14
D4
13
O4
12
LE
11
VCC O7
20
19
D7
18
SN74LS374
D6
17
O6
16
O5
15
D5
14
D4
13
O4
12
CP
11
1
OE
2
O0
3
D0
4
D1
5
O1
6
O2
7
D2
8
D3
9
O3
10
GND
注意:
该Flatpak版本
有相同的管脚
(连接图)为
的双列直插式封装。
1
OE
2
O0
3
D0
4
D1
5
O1
6
O2
7
D2
8
D3
9
O3
10
GND
加载中
(注一)
引脚名称
D0 - D7
LE
CP
OE
O0 - O7
数据输入
锁存使能(高电平有效)输入
时钟(高电平有效边沿)输入
输出使能(低电平有效)输入
输出
高
0.5 U.L.
0.5 U.L.
0.5 U.L.
0.5 U.L.
65 U.L.
低
0.25 U.L.
0.25 U.L.
0.25 U.L.
0.25 U.L.
15 U.L.
注意事项:
一) 1 TTL单位负载( U.L. ) = 40
mA
HIGH / 1.6 mA低。
真值表
LS373
Dn
H
L
X
X
LE
H
H
L
X
OE
L
L
L
H
On
H
L
Q0
Z*
Dn
H
L
X
X
LS374
LE
OE
L
L
H
On
H
L
Z*
H =高电压等级
L =低电压等级
X =非物质
Z =高阻抗
*注:内容触发器不受输出的状态使能输入端(OE) 。
http://onsemi.com
2
SN74LS373 , SN74LS374
逻辑图
SN74LS373
3
4
7
8
13
14
17
18
V
CC
= 20 PIN
= GND引脚10
D0
D
LATCH
启用
D1
Q
G
D
Q
G
D2
D
Q
G
D3
D
Q
G
D4
D
Q
G
D5
D
Q
G
D6
D
Q
G
D7
D
Q
G
= PIN号码
11
LE
OE
O0
2
5
1
O1
6
O2
9
O3
12
O4
15
O5
16
O6
19
O7
SN74LS374
3
11
4
7
8
13
14
17
18
D0
CP
Q Q
CP
Q Q
D1
CP
Q Q
D2
CP
Q Q
D3
CP
Q Q
D4
CP
Q Q
D5
CP
Q Q
D6
CP
Q Q
D7
CP
OE
1
2
O0
5
O1
6
O2
9
O3
12
O4
15
O5
16
O6
19
O7
DC特性在整个工作温度范围
(除非另有规定编)
范围
符号
VIH
VIL
VIK
VOH
参数
输入高电压
输入低电压
输入钳位二极管电压
输出高电压
2.4
–0.65
3.1
0.25
VOL
IOZH
IOZL
IIH
IIL
IOS
输出低电压
0.35
OFF输出电流高
输出OFF目前的低
输入高电流
输入低电平电流
短路电流(注1 )
–30
0.5
20
–20
20
0.1
–0.4
–130
V
A
A
A
mA
mA
mA
0.4
民
2.0
0.8
–1.5
典型值
最大
单位
V
V
V
V
V
测试条件
保证输入高电压
所有的输入
保证输入电压低的
所有的输入
VCC = MIN , IIN = -18毫安
VCC = MIN , IOH = MAX , VIN = VIH
或每真值表VIL
IOL = 12毫安
IOL = 24毫安
VCC = VCC最小值,
VIN = VIL或VIH
每真值表
VCC = MAX , VOUT = 2.7 V
VCC = MAX , VOUT = 0.4 V
VCC = MAX , VIN = 2.7 V
VCC = MAX , VIN = 7.0 V
VCC = MAX , VIN = 0.4 V
VCC =最大
VCC =最大
ICC
电源电流
40
mA
1.不超过一个输出应短的时间,也不是为1秒以上。
http://onsemi.com
3
SN74LS373 , SN74LS374
AC特性
( TA = 25℃ , VCC = 5.0 V)
范围
LS373
符号
FMAX
TPLH
的TPH1
TPLH
的TPH1
tpZH
tPZL
tPHZ
tPLZ
参数
最大时钟频率
传播延迟,
数据输出
时钟或启用
输出
输出使能时间
输出禁止时间
12
12
20
18
15
25
12
15
18
18
30
30
28
36
20
25
15
19
20
21
12
15
28
28
28
28
20
25
民
典型值
最大
民
35
LS374
典型值
50
最大
单位
兆赫
ns
ns
ns
ns
CL = 5.0 pF的
CL = 45 pF的
PF,
RL = 667
测试条件
AC设置要求
( TA = 25℃ , VCC = 5.0 V)
范围
LS373
符号
tW
ts
th
时钟脉冲宽度
建立时间
保持时间
参数
民
15
5.0
20
最大
民
15
20
0
LS374
最大
单位
ns
ns
ns
条款的德网络nition
设置时间(Ts ) - 被定义为最小的时间
所需要的正确的逻辑电平为存在于所述逻辑
输入之前LE转变,从高至低为
被识别并传送到输出端。
保持时间(日) - 被定义为最小的时间
下面从LE变为高电平到低电平的
逻辑电平必须保持在所述输入端,以保证
持续的认可。
SN74LS373
AC波形
tW
LE
1.3 V
ts
Dn
TPLH
产量
的TPH1
th
tW
图1 。
OE
tPZL
VOUT
1.3 V
0.5 V
1.3 V
1.3 V
tPLZ
1.3 V
VOL
OE
tpZH
VOUT
1.3 V
1.3 V
tPHZ
1.3 V
VOH
1.3 V
0.5 V
图2中。
网络连接gure 3 。
http://onsemi.com
4
SN54LS373 , SN54LS374 , SN54S373 , SN54S374 ,
SN74LS373 , SN74LS374 , SN74S373 , SN74S374
八D型透明锁存器和边沿触发触发器
SDLS165B - 1975年10月 - 修订2002年8月
D
D
D
D
D
D
八个锁存器或八D型选择
触发器在单个封装
三态总线驱动输出
为加载全并行访问
缓冲控制输入
时钟使能输入具有迟滞特性,
提高噪声抑制( “ S373和” S374 )
P- N-P输入减少对数据直流负载
行(' S373和“ S374 )
SN54LS373 , SN54LS374 , SN54S373 ,
SN54S374 。 。 。 J或W包装
SN74LS373 , SN74S374 。 。 。 DW ,N或NS包装
SN74LS374 。 。 。 DB , DW ,N或NS包装
SN74S373 。 。 。 DW或N包装
( TOP VIEW )
描述
这些8位寄存器功能三态输出
专为驱动高容性设计
或相对低的阻抗负载。该
高阻抗
3-state
和
增加
高逻辑电平驱动器提供这些寄存器与
直接连接到的能力和
驾驶公交线路的公交组织体系
而不需要接口或拉组件。
这些器件是特别有吸引力
实施缓冲寄存器, I / O端口,
双向总线驱动器和工作寄存器。
八个锁存器的“ LS373和” S373是
透明的D型锁存器,这意味着当
使能(C或CLK)输入为高时, Q输出
按照数据(D)输入端。当C或CLK取
低时,输出被锁存的数据的电平
即成立。
中的八个触发器' LS374和“ S374是
边沿触发的D型触发器。从积极的
时钟的跳变时, Q输出被设置为
这是设在D输入的逻辑状态。
OC
1Q
1D
2D
2Q
3Q
3D
4D
4Q
GND
1
2
3
4
5
6
7
8
9
10
20
19
18
17
16
15
14
13
12
11
V
CC
8Q
8D
7D
7Q
6Q
6D
5D
5Q
C
下' LS373和“ S373 ; CLK为' LS374和“ S374 。
SN54LS373 , SN54LS374 , SN54S373 ,
SN54S374 。 。 。 FK包装
( TOP VIEW )
2D
2Q
3Q
3D
4D
4
5
6
7
8
3 2 1 20 19
18
17
16
15
14
9 10 11 12 13
1D
1Q
OC
V
CC
8Q
8D
7D
7Q
6Q
6D
下' LS373和“ S373 ; CLK为' LS374和“ S374 。
版权
2002年,德州仪器
关于产品符合MIL -PRF- 38535 ,所有参数进行测试
除非另有说明。在所有其他产品,生产
加工不一定包括所有参数进行测试。
施密特触发器缓冲输入的的使能/时钟线“ S373和” S374设备的简化系统设计
作为交流和直流噪声抑制是通过通常为400mV ,由于输入滞后的提高。一个缓冲
输出控制(OC)输入可用于放置在任何一个正常的逻辑状态的八个输出(高或低逻辑
电平)或者高阻抗状态。在高阻抗状态下,输出没有负载也不驱动总线线路
显着。
OC不影响锁存器的内部操作或触发器。即,旧的数据可以被保留或新
数据可以被输入,即使在输出关闭。
请注意,一个重要的通知有关可用性,标准保修,并且在关键的应用程序中使用
德州仪器公司的半导体产品和免责条款及其出现在此数据表的末尾。
PRODUCTION数据信息为出版日期。
产品符合每德州仪器条款规范
标准保修。生产加工并不包括
所有测试参数。
邮政信箱655303
达拉斯,德克萨斯州75265
4Q
GND
C
5Q
5D
1
SN54LS373 , SN54LS374 , SN54S373 , SN54S374 ,
SN74LS373 , SN74LS374 , SN74S373 , SN74S374
八D型透明锁存器和边沿触发触发器
SDLS165B - 1975年10月 - 修订2002年8月
订购信息
TA
包装
管
PDIP - N
管
管
管
管
磁带和卷轴
管
0 ° C至70℃
SOIC - DW
磁带和卷轴
管
磁带和卷轴
管
磁带和卷轴
磁带和卷轴
SOP - NS
SSOP - DB
磁带和卷轴
磁带和卷轴
磁带和卷轴
管
管
管
CDIP - J
管
管
管
管
-55 ° C至125°C
CFP - 含
管
管
管
管
管
LCCC - FK
管
管
管
订购
产品型号
SN74LS373N
SN74LS374N
SN74S373N
SN74S374N
SN74LS373DW
SN74LS373DWR
SN74LS374DW
SN74LS374DWR
SN74S373DW
SN74S373DWR
SN74S374DW
SN74S374DWR
SN74LS373NSR
SN74LS374NSR
SN74S374NSR
SN74LS374DBR
SN54LS373J
SNJ54LS373J
SN54LS374J
SNJ54LS374J
SN54S373J
SNJ54S373J
SN54S374J
SNJ54S374J
SNJ54LS373W
SNJ54LS374W
SNJ54S374W
SNJ54LS373FK
SNJ54LS374FK
SNJ54S373FK
SNJ54S374FK
TOP- SIDE
记号
SN74LS373N
SN74LS374N
SN74S373N
SN74S374N
LS373
LS374
S373
S374
74LS373
74LS374
74S374
LS374A
SN54LS373J
SNJ54LS373J
SN54LS374J
SNJ54LS374J
SN54S373J
SNJ54S373J
SN54S374J
SNJ54S374J
SNJ54LS373W
SNJ54LS374W
SNJ54S374W
SNJ54LS373FK
SNJ54LS374FK
SNJ54S373FK
SNJ54S374FK
包装图纸,标准包装数量,热数据,符号和PCB设计
准则可在www.ti.com/sc/package 。
2
邮政信箱655303
达拉斯,德克萨斯州75265
SN54LS373 , SN54LS374 , SN54S373 , SN54S374 ,
SN74LS373 , SN74LS374 , SN74S373 , SN74S374
八D型透明锁存器和边沿触发触发器
SDLS165B - 1975年10月 - 修订2002年8月
功能表
“ LS373 ” S373
(每个锁存器)
输入
OC
L
L
L
H
C
H
H
L
X
D
H
L
X
X
产量
Q
H
L
Q0
Z
“ LS374 ” S374
(每个锁存器)
输入
OC
L
L
L
H
CLK
↑
↑
L
X
D
H
L
X
X
产量
Q
H
L
Q0
Z
邮政信箱655303
达拉斯,德克萨斯州75265
3
SN54LS373 , SN54LS374 , SN54S373 , SN54S374 ,
SN74LS373 , SN74LS374 , SN74S373 , SN74S374
八D型透明锁存器和边沿触发触发器
SDLS165B - 1975年10月 - 修订2002年8月
逻辑图(正逻辑)
“ LS373 ” S373
透明锁存器
OC
1
OC
1
“ LS374 ” S374
正边沿触发触发器
C
11
C1
2
CLK
1Q
1D
11
C1
3
1D
2
1D
3
1D
1Q
C1
2D
4
1D
5
C1
2Q
2D
4
1D
5
2Q
C1
3D
7
1D
6
C1
3Q
3D
7
1D
6
3Q
C1
4D
8
1D
9
C1
4Q
4D
8
1D
9
4Q
C1
5D
13
1D
12
C1
5Q
5D
13
1D
12
5Q
C1
6D
14
1D
15
C1
6Q
6D
14
1D
15
6Q
C1
7D
17
1D
16
C1
7Q
7D
17
1D
16
7Q
C1
8D
18
1D
19
C1
8Q
8D
18
1D
19
8Q
为“ S373仅
显示引脚数是DB , DW ,J ,N , NS ,和W包。
为“ S374仅
4
邮政信箱655303
达拉斯,德克萨斯州75265
SN54LS373 , SN54LS374 , SN54S373 , SN54S374 ,
SN74LS373 , SN74LS374 , SN74S373 , SN74S374
八D型透明锁存器和边沿触发触发器
SDLS165B - 1975年10月 - 修订2002年8月
输入和输出的原理图
’LS373
等效数据输入的
VCC
REQ = 20 kΩ的NOM
等效ENABLE-性和
输出,控制输入
VCC
17 kΩ的NOM
100
喃
典型所有输出
VCC
输入
输入
产量
’LS374
等效数据输入的
VCC
30 kΩ的NOM
顺时针等效性和
输出,控制输入
VCC
17 kΩ的NOM
100
喃
典型所有输出
VCC
输入
输入
产量
邮政信箱655303
达拉斯,德克萨斯州75265
5
SN54LS373 , SN54LS374 , SN54S373 , SN54S374 ,
SN74LS373 , SN74LS374 , SN74S373 , SN74S374
八D型透明锁存器和边沿触发触发器
SDLS165B - 1975年10月 - 修订2002年8月
D
D
D
D
D
D
八个锁存器或八D型选择
触发器在单个封装
三态总线驱动输出
为加载全并行访问
缓冲控制输入
时钟使能输入具有迟滞特性,
提高噪声抑制( “ S373和” S374 )
P- N-P输入减少对数据直流负载
行(' S373和“ S374 )
SN54LS373 , SN54LS374 , SN54S373 ,
SN54S374 。 。 。 J或W包装
SN74LS373 , SN74S374 。 。 。 DW ,N或NS包装
SN74LS374 。 。 。 DB , DW ,N或NS包装
SN74S373 。 。 。 DW或N包装
( TOP VIEW )
描述
这些8位寄存器功能三态输出
专为驱动高容性设计
或相对低的阻抗负载。该
高阻抗
3-state
和
增加
高逻辑电平驱动器提供这些寄存器与
直接连接到的能力和
驾驶公交线路的公交组织体系
而不需要接口或拉组件。
这些器件是特别有吸引力
实施缓冲寄存器, I / O端口,
双向总线驱动器和工作寄存器。
八个锁存器的“ LS373和” S373是
透明的D型锁存器,这意味着当
使能(C或CLK)输入为高时, Q输出
按照数据(D)输入端。当C或CLK取
低时,输出被锁存的数据的电平
即成立。
中的八个触发器' LS374和“ S374是
边沿触发的D型触发器。从积极的
时钟的跳变时, Q输出被设置为
这是设在D输入的逻辑状态。
OC
1Q
1D
2D
2Q
3Q
3D
4D
4Q
GND
1
2
3
4
5
6
7
8
9
10
20
19
18
17
16
15
14
13
12
11
V
CC
8Q
8D
7D
7Q
6Q
6D
5D
5Q
C
下' LS373和“ S373 ; CLK为' LS374和“ S374 。
SN54LS373 , SN54LS374 , SN54S373 ,
SN54S374 。 。 。 FK包装
( TOP VIEW )
2D
2Q
3Q
3D
4D
4
5
6
7
8
3 2 1 20 19
18
17
16
15
14
9 10 11 12 13
1D
1Q
OC
V
CC
8Q
8D
7D
7Q
6Q
6D
下' LS373和“ S373 ; CLK为' LS374和“ S374 。
版权
2002年,德州仪器
关于产品符合MIL -PRF- 38535 ,所有参数进行测试
除非另有说明。在所有其他产品,生产
加工不一定包括所有参数进行测试。
施密特触发器缓冲输入的的使能/时钟线“ S373和” S374设备的简化系统设计
作为交流和直流噪声抑制是通过通常为400mV ,由于输入滞后的提高。一个缓冲
输出控制(OC)输入可用于放置在任何一个正常的逻辑状态的八个输出(高或低逻辑
电平)或者高阻抗状态。在高阻抗状态下,输出没有负载也不驱动总线线路
显着。
OC不影响锁存器的内部操作或触发器。即,旧的数据可以被保留或新
数据可以被输入,即使在输出关闭。
请注意,一个重要的通知有关可用性,标准保修,并且在关键的应用程序中使用
德州仪器公司的半导体产品和免责条款及其出现在此数据表的末尾。
PRODUCTION数据信息为出版日期。
产品符合每德州仪器条款规范
标准保修。生产加工并不包括
所有测试参数。
邮政信箱655303
达拉斯,德克萨斯州75265
4Q
GND
C
5Q
5D
1
SN54LS373 , SN54LS374 , SN54S373 , SN54S374 ,
SN74LS373 , SN74LS374 , SN74S373 , SN74S374
八D型透明锁存器和边沿触发触发器
SDLS165B - 1975年10月 - 修订2002年8月
订购信息
TA
包装
管
PDIP - N
管
管
管
管
磁带和卷轴
管
0 ° C至70℃
SOIC - DW
磁带和卷轴
管
磁带和卷轴
管
磁带和卷轴
磁带和卷轴
SOP - NS
SSOP - DB
磁带和卷轴
磁带和卷轴
磁带和卷轴
管
管
管
CDIP - J
管
管
管
管
-55 ° C至125°C
CFP - 含
管
管
管
管
管
LCCC - FK
管
管
管
订购
产品型号
SN74LS373N
SN74LS374N
SN74S373N
SN74S374N
SN74LS373DW
SN74LS373DWR
SN74LS374DW
SN74LS374DWR
SN74S373DW
SN74S373DWR
SN74S374DW
SN74S374DWR
SN74LS373NSR
SN74LS374NSR
SN74S374NSR
SN74LS374DBR
SN54LS373J
SNJ54LS373J
SN54LS374J
SNJ54LS374J
SN54S373J
SNJ54S373J
SN54S374J
SNJ54S374J
SNJ54LS373W
SNJ54LS374W
SNJ54S374W
SNJ54LS373FK
SNJ54LS374FK
SNJ54S373FK
SNJ54S374FK
TOP- SIDE
记号
SN74LS373N
SN74LS374N
SN74S373N
SN74S374N
LS373
LS374
S373
S374
74LS373
74LS374
74S374
LS374A
SN54LS373J
SNJ54LS373J
SN54LS374J
SNJ54LS374J
SN54S373J
SNJ54S373J
SN54S374J
SNJ54S374J
SNJ54LS373W
SNJ54LS374W
SNJ54S374W
SNJ54LS373FK
SNJ54LS374FK
SNJ54S373FK
SNJ54S374FK
包装图纸,标准包装数量,热数据,符号和PCB设计
准则可在www.ti.com/sc/package 。
2
邮政信箱655303
达拉斯,德克萨斯州75265
SN54LS373 , SN54LS374 , SN54S373 , SN54S374 ,
SN74LS373 , SN74LS374 , SN74S373 , SN74S374
八D型透明锁存器和边沿触发触发器
SDLS165B - 1975年10月 - 修订2002年8月
功能表
“ LS373 ” S373
(每个锁存器)
输入
OC
L
L
L
H
C
H
H
L
X
D
H
L
X
X
产量
Q
H
L
Q0
Z
“ LS374 ” S374
(每个锁存器)
输入
OC
L
L
L
H
CLK
↑
↑
L
X
D
H
L
X
X
产量
Q
H
L
Q0
Z
邮政信箱655303
达拉斯,德克萨斯州75265
3
SN54LS373 , SN54LS374 , SN54S373 , SN54S374 ,
SN74LS373 , SN74LS374 , SN74S373 , SN74S374
八D型透明锁存器和边沿触发触发器
SDLS165B - 1975年10月 - 修订2002年8月
逻辑图(正逻辑)
“ LS373 ” S373
透明锁存器
OC
1
OC
1
“ LS374 ” S374
正边沿触发触发器
C
11
C1
2
CLK
1Q
1D
11
C1
3
1D
2
1D
3
1D
1Q
C1
2D
4
1D
5
C1
2Q
2D
4
1D
5
2Q
C1
3D
7
1D
6
C1
3Q
3D
7
1D
6
3Q
C1
4D
8
1D
9
C1
4Q
4D
8
1D
9
4Q
C1
5D
13
1D
12
C1
5Q
5D
13
1D
12
5Q
C1
6D
14
1D
15
C1
6Q
6D
14
1D
15
6Q
C1
7D
17
1D
16
C1
7Q
7D
17
1D
16
7Q
C1
8D
18
1D
19
C1
8Q
8D
18
1D
19
8Q
为“ S373仅
显示引脚数是DB , DW ,J ,N , NS ,和W包。
为“ S374仅
4
邮政信箱655303
达拉斯,德克萨斯州75265
SN54LS373 , SN54LS374 , SN54S373 , SN54S374 ,
SN74LS373 , SN74LS374 , SN74S373 , SN74S374
八D型透明锁存器和边沿触发触发器
SDLS165B - 1975年10月 - 修订2002年8月
输入和输出的原理图
’LS373
等效数据输入的
VCC
REQ = 20 kΩ的NOM
等效ENABLE-性和
输出,控制输入
VCC
17 kΩ的NOM
100
喃
典型所有输出
VCC
输入
输入
产量
’LS374
等效数据输入的
VCC
30 kΩ的NOM
顺时针等效性和
输出,控制输入
VCC
17 kΩ的NOM
100
喃
典型所有输出
VCC
输入
输入
产量
邮政信箱655303
达拉斯,德克萨斯州75265
5