SN74GTLPH32945
32位LVTTL至GTLP总线收发器
www.ti.com
SCES293C - 1999年10月 - 修订2005年6月
特点
德州仪器Widebus会员+
家庭
TI- OPC电路限制呼入
不均衡负载背板
OEC 电路提高了信号完整性和
降低电磁干扰
GTLP之间的双向信号接口
水平和LVTTL逻辑电平
LVTTL接口是5V容限
中等驱动GTLP输出(50 mA)的
LVTTL输出( -24毫安/ 24 mA)的
GTLP上升和下降时间的设计
最佳的数据传输速率和信号
诚信分布式负载
I
关闭
,上电三态和BIAS V
CC
支持
直播插入
对A端口数据输入总线保持
分布式V
CC
和GND引脚最小化
高速开关噪声
闭锁性能超过100mA的每
JESD 78 , II类
描述/订购信息
该SN74GTLPH32945是中等驱动器, 32位总线收发器,它提供LVTTL至GTLP和
GTLP至LVTTL信号电平转换。它被划分为4个8位收发器。该装置提供了一个
在LVTTL逻辑电平操作卡和背板的GTLP信号操作之间的高速接口
的水平。高速(约3倍,比标准的TTL或LVTTL更快)背板的操作是直接的结果
对GTLP的降低输出摆幅( <1 V) ,降低了输入阈值水平,改进差分输入, OEC电路,
和TI -OPC电路。改进GTLP OEC和TI- OPC电路最大限度地减少总线建立时间,并已
设计并使用几个背板模型进行测试。介质驱动器允许入射光波的开关
重仓背板与等效负载阻抗下降到19
.
GTLP是发射接收逻辑器件( GTL ) JEDEC标准JESD 8-3的德州仪器衍生物。
该SN74GTLPH32945的交流规范仅给出在优选的更高的噪声容限GTLP ,但
用户使用该设备,在任一的GTL的灵活性(Ⅴ
TT
= 1.2 V和V
REF
= 0.8 V)或GTLP (V
TT
= 1.5 V和
V
REF
= 1 V)的信号电平。
正常情况下,而B端口操作在GTLP信号电平。在A口和控制输入操作的LVTTL逻辑电平,
但5 -V宽容与TTL和5 V CMOS输入兼容。 V
REF
是B端口差分输入
参考电压。
这个装置是用我住插入应用程序完全指定
关闭
,上电三态和BIAS V
CC
。在我
关闭
电路禁止输出,防止损坏电流回流,通过该装置在通电时
下来。该电三态电路置于高阻抗状态下的输出在上电期间和电源
下来,从而防止驱动冲突。偏压V
CC
电路预充电和前提条件的B端口输入/输出
的连接,从而防止卡插入或移除期间在背板上的活动数据的干扰,并
允许真正的实时插入能力。
这GTLP器件采用TI -OPC电路,主动限制过冲不当所造成的终止
背板,在低到高的信号跃变不均匀分布卡,或空槽。这提高了信号
被保持在较高频率的完整性,从而允许足够的噪声容限。
有源总线保持电路拥有未使用的或无驱动LVTTL数据输入在一个有效的逻辑状态。使用上拉或
下拉电阻与总线保持电路,不建议。
订购信息
T
A
-40 ° C至85°C
(1)
包
(1)
LFBGA - GKE
磁带和卷轴
订购的部件NUMMER
SN74GTLPH32945KR
顶部端标记
GM45
包装图纸,标准包装数量,热数据,符号和PCB设计指南可在
www.ti.com/sc/package 。
请注意,一个重要的通知有关可用性,标准保修,并在得克萨斯州的关键应用程序使用
仪器的半导体产品和免责条款及其出现在此数据表的末尾。
Widebus + , TI- OPC , OEC是德州仪器的商标。
PRODUCTION数据信息为出版日期。
产品符合占德州条款规范
仪器标准保修。生产加工过程中不
不一定包括所有参数进行测试。
版权所有 1999-2005 ,德州仪器