www.ti.com
SN74GTL1655
16位LVTTL - TO- GTL / GTL +通用总线收发器
与带电插入
SCBS696I - 1997年7月 - 修订2005年4月
特点
德州仪器Widebus会员
家庭
UBT 收发器结合了D类锁存器
和D型触发器操作中
透明,已锁定,或者时钟模式
OEC 电路提高了信号完整性和
降低电磁干扰
转换之间GTL / GTL +信号电平
和LVTTL逻辑电平
高驱动器( 100 mA时) ,低输出阻抗
(12
)
总线收发器( B端口)
边沿速率控制输入的配置
B-端口输出上升和下降时间
I
关闭
,上电三态和BIAS V
CC
支持
直播插入
在总线保持数据输入消除极品
对A外部上拉/下拉电阻
PORT
分布式V
CC
和GND引脚最小化
高速开关噪声
DGG包装
( TOP VIEW )
描述/订购信息
该SN74GTL1655是高驱动器( 100 mA时) ,
低输出阻抗
(12
)
16-bit
UBT
收发信机,它提供LVTTL至GTL / GTL +和
GTL / GTL + -to - LVTTL信号电平转换。这
设备被划分为两个8位收发器和
结合了D型触发器和D型锁存器,以允许
透明,锁存,时钟和数据模式
转移类似于' 16501的功能。该装置
提供在操作卡之间的接口。
LVTTL逻辑电平与底板的操作
GTL / GTL +信号电平。更高速度的操作是
降低输出摆幅的直接结果( <1 V) ,
减少输入阈值水平, OEC 电路。
该
高
DRIVE
is
适宜
为
主动
采用双端接低阻抗背板
入射波切换。
1OEAB
1OEBA
V
CC
1A1
GND
1A2
1A3
GND
1A4
GND
1A5
GND
1A6
1A7
V
CC
1A8
2A1
GND
2A2
2A3
GND
2A4
2A5
GND
2A6
GND
2A7
V
CC
2A8
GND
2OEAB
2OEBA
1
2
3
4
5
6
7
8
9
10
11
12
13
14
15
16
17
18
19
20
21
22
23
24
25
26
27
28
29
30
31
32
64
63
62
61
60
59
58
57
56
55
54
53
52
51
50
49
48
47
46
45
44
43
42
41
40
39
38
37
36
35
34
33
CLK
1LEAB
1LEBA
V
ERC
GND
1B1
1B2
GND
1B3
1B4
1B5
GND
1B6
1B7
V
CC
1B8
2B1
GND
2B2
2B3
GND
2B4
2B5
V
REF
2B6
GND
2B7
2B8
BIAS V
CC
2LEAB
2LEBA
OE
用户具有使用该装置在任GTL的灵活性(Ⅴ
TT
= 1.2 V和V
REF
= 0.8V)或优选
更高的噪声容限GTL + (V
TT
= 1.5 V和V
REF
= 1 V)的信号电平。 GTL +是德州仪器的衍生物
的发射接收逻辑器件( GTL ) JEDEC标准JESD 8-3 。 B端口工作正常,在GTL或
GTL +信号电平,而在A端口和控制输入与LVTTL逻辑电平兼容,但不是5V的
宽容。 V
REF
是参考输入电压为B端口。
请注意,一个重要的通知有关可用性,标准保修,并在得克萨斯州的关键应用程序使用
仪器的半导体产品和免责条款及其出现在此数据表的末尾。
Widebus , UBT , OEC是德州仪器的商标。
PRODUCTION数据信息为出版日期。
产品符合占德州条款规范
仪器标准保修。生产加工过程中不
不一定包括所有参数进行测试。
版权所有 1997年至2005年,德州仪器
SN74GTL1655
16位LVTTL - TO- GTL / GTL +通用总线收发器
与带电插入
SCBS696I - 1997年7月 - 修订2005年4月
www.ti.com
描述/订购信息(续)
该设备具有独特的划分为两个8位收发器具有单独的锁存时序信号和输出信号,但
用一个公共时钟和输出使能输入,用于两个收发信机的话。
对于每个字的数据流是由各自的锁存使能( LEAB和LEBA ) ,输出使能(确定OEAB
和OEBA )和时钟(CLK) 。输出使能( 1OEAB , 1OEBA , 2OEAB和2OEBA )控制字节1和
2个字节的数据为A到B和B到-A方向,分别。
对于A至B的数据流,该装置在透明模式下操作时LEAB高。当LEAB转换
为低电平时,数据被锁存独立CLK高或低的。如果LEAB为低时,所述的数据被登记在CLK
由低到高的转变。当OEAB为低电平时,输出处于激活状态。与OEAB高,输出是在
高阻抗状态。
为B到A的方向的数据流是相同的,但是使用OEBA , LEBA和CLK 。注意, CLK为常见的两种
方向和两个8位字。 OE也很常见,被用于同时禁止所有的I / O端口。
该SN74GTL1655具有可调的边沿速率控制(V
ERC
) 。更改V
ERC
GND和V之间的输入电压
CC
调整B端口输出上升时间和下降时间。这使设计师能够优化各种负载条件。
这个装置是用我住插入应用程序完全指定
关闭
,上电三态和BIAS V
CC
。在我
关闭
电路禁止输出,防止损坏电流回流,通过该装置在通电时
下来。该电三态电路置于高阻抗状态下的输出在上电期间和电源
下来,从而防止驱动冲突。偏压V
CC
电路预充电和前提条件的B端口输入/输出
的连接,从而防止卡插入或移除期间在背板上的活动数据的干扰,并
允许真正的实时插入能力。
当V
CC
是在0和1.5伏特,该装置是在上电期间或断电的高阻抗状态。
然而,为了确保以上1.5伏的高阻抗状态,OE应连接到V
CC
通过上拉电阻;
该电阻的最小值由驾驶员的电流吸收能力来确定。
有源总线保持电路拥有未使用的或无驱动LVTTL输入,在一个有效的逻辑状态。使用上拉或下拉的
电阻器与总线保持电路,不推荐。
订购信息
T
A
-40 ° C至85°C
(1)
TSSOP - DGG
包
(1)
磁带和卷轴
订购型号
SN74GTL1655DGGR
顶部端标记
GTL1655
包装图纸,标准包装数量,热数据,符号和PCB设计指南可在
www.ti.com/sc/package 。
2
www.ti.com
SN74GTL1655
16位LVTTL - TO- GTL / GTL +通用总线收发器
与带电插入
SCBS696I - 1997年7月 - 修订2005年4月
功能表
ABC
功能
(1)
输入
OEAB
H
L
L
L
L
L
L
(1)
(2)
(3)
LEAB
X
H
H
L
L
L
L
CLK
X
X
X
↑
↑
H
L
A
X
L
H
L
H
X
X
产量
B
Z
L
H
L
H
B
0 (2)
B
0 (3)
模式
隔离
透明
透明
注册
注册
以前的状态
以前的状态
如图A到B的数据流。 B到甲流相似,但使用OEBA ,
LEBA和CLK 。
输出电平指示的稳态输入条件之前
建立,前提是CLK为高之前LEAB去低
输出电平指示的稳态输入条件之前
既定
OUTPUT ENABLE
输入
OE
L
L
L
L
H
OEAB
L
L
H
H
X
OEBA
L
H
L
H
X
活跃
Z
活跃
Z
Z
输出
一个端口
B端口
活跃
活跃
Z
Z
Z
B- PORT边沿速率控制(V
ERC
)
输入V
ERC
逻辑
水平
H
L
公称
电压
V
CC
GND
产量
B- PORT
边沿速率
慢
快
3
SN74GTL1655
16位LVTTL - TO- GTL / GTL +通用总线收发器
与带电插入
SCBS696I - 1997年7月 - 修订2005年4月
www.ti.com
逻辑图(正逻辑)
41
V
REF
61
V
ERC
64
CLK
63
1LEAB
62
1LEBA
2
1
1OEAB
33
OE
1OEBA
1A1
4
1D
C1
CLK
1D
C1
CLK
59
1B1
七其他渠道
4
www.ti.com
SN74GTL1655
16位LVTTL - TO- GTL / GTL +通用总线收发器
与带电插入
SCBS696I - 1997年7月 - 修订2005年4月
逻辑图(正逻辑) (续)
41
V
REF
61
V
ERC
64
CLK
35
2LEAB
34
2LEBA
32
31
2OEAB
33
OE
2OEBA
2A1
17
1D
C1
CLK
1D
C1
CLK
48
2B1
七其他渠道
5