SN65MLVD047
www.ti.com
SLLS606A - 2004年3月 - 修订2005年7月
多点LVDS四路差分线路驱动器
特点
至55 Ω差分线路驱动器的30 Ω
负载和数据速率
(1)
高达200 Mbps ,
时钟频率高达100 MHz
支持多点总线架构
从3.3 V单电源供电
特点是工作在-40° C至
85°C
16引脚SOIC ( JEDEC MS - 012 )和16引脚
TSSOP ( JEDEC MS - 153 )封装
描述
该SN65MLVD047是一个四线驱动器。该
该器件的输出电流已增加,在
相较于标准的LVDS兼容的设备,在
为了支持双端接传输线
而重仓背板总线的应用。
背板应用通常需要的阻抗
在所述两端的匹配终端电阻
总线。一个双端的等效阻抗
总线可以是低至30
由于总线
端子,以及总线的容性负载
接口设备。 SN65MLVD047驱动程序允许
操作负荷低至30
.
该
SN65MLVD047设备允许多个驱动器
存在于单条总线。司机边缘速率控制
INCORPORATED
to
支持
操作。
该
SN65MLVD047提供9 - kV ESD保护所有
总线引脚。
应用
(1)
时钟分配
背板或电缆式多点数据传输
使命在通讯,汽车,
工业和其他电脑系统
蜂窝基站
中央办公室和PBX交换
网桥和路由器
低功耗高速短距离Alterna-
略去到TIA / EIA- 485
(1)
一行的数据速率是电压转换的数量是
每秒表示(比特每单位bps的是由
秒)。
逻辑图(正逻辑)
EN
EN
1Y
1Z
2Y
2Z
3Y
3Z
4Y
4Z
1A
2A
3A
4A
请注意,一个重要的通知有关可用性,标准保修,并在得克萨斯州的关键应用程序使用
仪器的半导体产品和免责条款及其出现在此数据表的末尾。
PRODUCTION数据信息为出版日期。
产品符合占德州条款规范
仪器标准保修。生产加工过程中不
不一定包括所有参数进行测试。
版权所有 2004-2005 ,德州仪器
SN65MLVD047
www.ti.com
SLLS606A - 2004年3月 - 修订2005年7月
这些器件具有有限的内置ESD保护。引线应短接在一起或设备
贮藏期间放置在导电泡棉或处理,以防止对静电损坏MOS大门。
订购信息
产品型号
SN65MLVD047D
SN65MLVD047DR
SN65MLVD047PW
SN65MLVD047PWR
包装标志
MLVD047
MLVD047
MLVD047
MLVD047
包装/载体
16引脚SOIC /管
16引脚SOIC /磁带和卷轴
16引脚TSSOP /管
16引脚TSSOP /磁带和卷轴
包装耗散额定值
包
D(16)
PW(16)
(1)
(2)
(3)
JEDEC PCB
标准
低K
(2)
低K
(2)
高K
(3)
T
A
≤
25°C
额定功率
898毫瓦
592毫瓦
945毫瓦
降额因子
上述牛逼
A
= 25°C
(1)
7.81毫瓦/°C的
5.15毫瓦/°C的
8.22毫瓦/°C的
T
A
= 85°C
额定功率
429毫瓦
283兆瓦
452毫瓦
这是当基板安装和无空气流动的结点到环境的热阻的倒数。
按照EIA / JESD51-3的低K热度量定义。
按照EIA / JESD51-7的高K的热度量定义。
绝对最大额定值
在工作自由空气的温度范围内,除非另有说明
(1)
单位
V
CC
V
I
V
O
电源电压范围
(2)
输入电压范围
输出电压范围
A, EN , EN
Y,Z
人体模型
(3)
静电放电
带电器件模型
(4)
机
T
J
P
D
(1)
(2)
(3)
(4)
(5)
结温
连续功率耗散
模型
(5)
Y和Z
所有引脚
所有引脚
所有引脚
-0.5V至4 V
-0.5V至4 V
-1.8 V至24 V
±9
kV
±4
kV
±1500
V
200 V
140°C
见耗散额定值表
强调超越那些在列
绝对最大额定值
可能对器件造成永久性损坏。这些压力额定值
只和功能在这些或任何其他条件超出下所指示的设备的操作
推荐工作
条件
是不是暗示。暴露于长时间处于最大绝对额定情况下会影响器件的可靠性。
所有电压值,除了差分I / O总线的电压,是相对于电路接地端。
经测试符合JEDEC标准22 ,测试方法A114 -B 。
经测试符合JEDEC标准22 ,测试方法C101 -A 。
经测试符合JEDEC标准22 ,测试方法A115 -A 。
2
SN65MLVD047
www.ti.com
SLLS606A - 2004年3月 - 修订2005年7月
推荐工作条件(见
图1)
民
V
CC
V
IH
V
IL
R
L
1/t
UI
T
J
电源电压
高电平输入电压
低电平输入电压
电压在任何总线终端(单独或共模)V
Y
或V
Z
差分负载电阻
信令速率
时钟频率
结温
–40
3
2
0
–1.4
30
喃
3.3
最大
3.6
V
CC
0.8
3.8
55
200
100
125
单位
V
V
V
V
Mbps的
兆赫
°C
热特性
参数
测试条件
低-K主板
(1)
,没有气流
低-K主板
(1)
,没有气流
θ
JA
结至环境热阻
低K
板
(1)
,
150 LFM
低-K主板
(1)
, 250 LFM
高-K主板
(2)
,没有气流
θ
JB
θ
JC
P
D
(1)
(2)
结至电路板的热阻
结到外壳热阻
器件的功耗
高-K主板
(2)
D
PW
D
PW
EN = V
CC
, EN = GND ,R
L
= 50
,
输入100 MHz的50 %
占空比的方波1A : 4A ,T
A
= 85°C
PW
D
民
典型值
128
194.2
146.8
133.1
121.6
51.1
85.3
45.4
34.7
288.5
° C / W
° C / W
mW
° C / W
最大
单位
按照EIA / JESD51-3的低K热指标difinitions 。
按照EIA / JESD51-7的高K热指标difinitions 。
设备电气特性
在推荐工作条件,除非另有说明
参数
I
CC
(1)
(2)
电源电流
驱动程序启用
测试条件
EN = V
CC
, EN = GND ,R
L
= 50
,
所有输入= V
CC
或GND
民
(1)
典型值
(2)
59
2
最大
70
4
单位
mA
司机禁止EN = GND , EN = V
CC
, R
L
=无负载,所有输入= V
CC
或GND
代数约定,其中,所述至少阳性(最负)限制被指定为最小的用于该数据片。
所有典型值是在25 ° C和一个3.3 V的电源电压。
3
SN65MLVD047
www.ti.com
SLLS606A - 2004年3月 - 修订2005年7月
设备电气特性
在推荐工作条件,除非另有说明
参数
LVTTL ( EN , EN , 1A : 4A )
|I
IH
|
|I
IL
|
C
i
|V
YZ
|
|V
YZ
|
V
OS ( SS )
V
OS ( SS )
V
操作系统(PP)的
V
Y( OC )
V
Z( OC )
V
P (H)的
V
P( L)的
|I
OS
|
I
OZ
I
O(关)
C
Y
或C
Z
C
YZ
C
Y / Z
(1)
(2)
(3)
高层次的输入电流
低电平输入电流
输入电容
差分输出电压幅值
变化的差分输出电压幅值见
图2
逻辑各国之间
稳态共模输出电压
变化的稳态共模输出
逻辑状态之间的电压
峰对峰的共模输出电压
最大稳态开路输出电压
AGE
最大稳态开路输出电压
AGE
电压过冲,低到高电平输出
电压过冲,高到低电平输出
差动输出短路电流magni-
突地
高阻态输出电流
关闭电源输出电流
输出电容
差分输出电容
输出电容的平衡, (C
Y
/C
Z
)
0
SEE
图7
0
SEE
图5
SEE
图4
–1.4 V
≤
(V
Y
或V
Z
)
≤
3.8 V,
其他输出= 1.2 V
–1.4 V
≤
(V
Y
或V
Z
)
≤
3.8 V,
其他输出= 1.2 V ,V
CC
= 0 V
V
Y
或V
Z
= 0.4罪( 30E6πt ) + 0.5 V ,
(3)
其他输入在1.2V,驱动器被禁用
V
YZ
= 0.4罪( 30E6πt )V ,
(3)
驱动关闭
0.99
1.01
–15
–10
3
2.5
2.4
1.2 V
SS
–0.2 V
SS
24
10
10
V
V
V
mA
A
A
pF
pF
SEE
科幻gure 3
V
IH
- 2 V或V
CC
V
IL
= GND或0.8 V
V
I
= 0.4罪( 30E6πt ) + 0.5
V
(3)
480
–50
0.8
–50
0
0
5
650
50
1.2
50
150
2.4
10
10
A
A
pF
mV
mV
V
mV
mV
V
测试条件
民
(1)
典型值
(2)
最大
单位
M- LVDS ( 1Y / 1Z : 4Y / 4Z )
代数约定,其中,所述至少阳性(最负)限制被指定为最小的用于该数据片。
所有典型值是在25 ° C和一个3.3 V的电源电压。
HP4194A阻抗分析仪(或同等学历)
4
SN65MLVD047
www.ti.com
SLLS606A - 2004年3月 - 修订2005年7月
开关特性
在推荐工作条件,除非另有说明
参数
t
PLH
t
PHL
t
r
t
f
t
SK ( O)
t
SK (p)的
t
SK (PP)的
t
JIT ( PER )
t
JIT ( C-C )
t
JIT ( PP)
t
PZH
t
PZL
t
PHZ
t
PLZ
(1)
(2)
(3)
(4)
传播延迟时间,由低到高级别输出
传播延迟时间,从高至低电平输出
差分输出信号的上升时间
差分输出信号的下降时间
输出偏斜
脉冲偏差( |吨
PHL
- t
PLH
|)
部分到部分斜
(2)
周期抖动,均方根( 1个标准差)
(3)
周期到周期抖动
(3)
峰到峰抖动
(3) (4)
启用时间,高阻抗到高的电平输出
启用时间,高阻抗到低级别的输出
禁止时间,高层次到高阻抗输出
禁用时间,低电平到高阻抗输出
所有输入100 MHz时钟输入
所有输入100 MHz时钟输入
所有输入200 Mbps的2
15
-1 PRBS输入
SEE
图6
SEE
图6
0.2
5
46
22
SEE
图5
测试条件
民
1
1
1
1
典型值
(1)
1.5
1.5
最大
2.4
2.4
1.9
1.9
100
100
600
1
36
158
7
7
8
8
单位
ns
ns
ns
ns
ps
ps
ps
ps
ps
ps
ns
ns
ns
ns
所有典型值是在25 ° C和一个3.3 V的电源电压。
t
SK (PP)的
是差的传播延迟时间的两个设备时,两个器件的任何特定网络连接编端子之间的大小
用相同的电源电压下工作,在同一温度下,与具有相同的封装和测试电路。
刺激抖动已经减去从测量。
峰到峰抖动,包括抖动由于脉冲偏斜(T
SK (p)的
).
5