SN65LVDS96
www.ti.com
SLLS296H - 1998年5月 - 修订2006年7月
LVDS SerDes接收
特点
3点21数据信道压缩在高达
1.428千兆/ s的吞吐量
适用于点至点子系统
通信具有非常低的EMI
3数据通道和时钟低电压
在差分通道和21的数据和
时钟低电压TTL输出通道
采用单3.3V电源和250
毫瓦(典型值)
5V容限输入SHTDN
时钟上升沿触发输出
总线引脚容忍4 kV的ESD HBM
封装在超薄紧缩小外形
包20英里端子节距
消耗<1毫瓦禁用时
广相位锁定输入频率范围
20 MHz至68 MHz的
所需的PLL无需外部元件
投入达到或超过要求
ANSI EIA / TIA -644标准
工业温度合格
T
A
= -40 ° C至85°C
更换为DS90CR216
DGG包装
( TOP VIEW )
D17
D18
GND
D19
D20
NC
LVDSGND
A0M
A0P
A1M
A1P
LVDSV
CC
LVDSGND
A2M
A2P
CLKINM
CLKINP
LVDSGND
PLLGND
PLLV
CC
PLLGND
shtdn
CLKOUT
D0
1
2
3
4
5
6
7
8
9
10
11
12
13
14
15
16
17
18
19
20
21
22
23
24
48
47
46
45
44
43
42
41
40
39
38
37
36
35
34
33
32
31
30
29
28
27
26
25
V
CC
D16
D15
D14
GND
D13
V
CC
D12
D11
D10
GND
D9
V
CC
D8
D7
D6
GND
D5
D4
D3
V
CC
D2
D1
GND
描述
该SN65LVDS96 LVDS SERDES (串行器/解串器)接收器包含三个系列,在7位并行输出移位
寄存器,一个7×时钟合成器,和四个低电压差分信号(LVDS)线在一个单个的接收器
集成电路。这些功能允许接收同步数据从兼容的发送器,如这座
SN65LVDS95 ,在四个平衡双导线和扩展到单端LVTTL同步21位
在较低的传输速率的数据。
当接收时,高速LVDS数据被接收并加载到寄存器中以7倍速度
LVDS输入时钟( CLKIN ) 。然后,数据被卸载到一个21比特宽的LVTTL并行总线在CLKIN速率。一
锁相环时钟合成电路产生一个7×时钟为内部时钟和输出时钟的
扩展的数据。在SN65LVDS96呈现在输出时钟( CLKOUT )的上升沿有效数据。
该SN65LVDS96只需要四个线路终端电阻的差分输入和很少或没有控制。
数据总线出现相同的输入端与数据传输的接收器的发送器和输出
对用户透明的(多个) 。唯一的用户干预是可能使用的关机/清除( SHTDN )
低电平有效的输入,以抑制所述时钟和关断的LVDS接收器更低的功耗。在低水平
这个信号将清除所有内部寄存器到低水平。
该SN65LVDS96的特点是工作在-40 ° C的环境空气温度为85°C 。
请注意,一个重要的通知有关可用性,标准保修,并在得克萨斯州的关键应用程序使用
仪器的半导体产品和免责条款及其出现在此数据表的末尾。
PRODUCTION数据信息为出版日期。
产品符合占德州条款规范
仪器标准保修。生产加工过程中不
不一定包括所有参数进行测试。
版权所有 1998-2006,德州仪器
SN65LVDS96
www.ti.com
SLLS296H - 1998年5月 - 修订2006年7月
这些器件具有有限的内置ESD保护。引线应短接在一起或设备放置在导电泡棉
储存或搬运过程中,以防止对静电损坏MOS大门。
功能框图
串行输入/并行输出
移位寄存器
A0P
在串行
A0M
CLK
A,B , ...摹
D0
D1
D2
D3
D4
D5
D6
串行输入/并行输出
移位寄存器
A1P
在串行
A1M
CLK
A,B , ...摹
串行输入/并行输出
移位寄存器
A2P
在串行
A2M
CLK
A,B , ...摹
D7
D8
D9
D10
D11
D12
D13
控制逻辑
shtdn
D14
D15
D16
D17
D18
D19
D20
7 ×时钟/ PLL
CLK
CLKINP
CLOCK IN
CLKINM
CLOCK OUT
CLKOUT
2
提交文档反馈
SN65LVDS96
www.ti.com
SLLS296H - 1998年5月 - 修订2006年7月
CLKIN
前一个周期
A0
D0-1
D6
D5
当前周期
D4
D3
D2
D1
D0
D6+1
下一个周期
A1
D7-1
D13
D12
D11
D10
D9
D8
D7
D13+1
A2
D14-1
D20
D19
D18
D17
D16
D15
D14
D20+1
CLKOUT
Dn
Dn-1
Dn
Dn+1
图1.典型的“ LVDS96加载和移位序列
等效输入和输出示意图说明
V
CC
V
CC
V
CC
300 k
300 k
shtdn
50
5
D输出
ANP
ANM
7V
7V
7V
7V
300 k
提交文档反馈
3
SN65LVDS96
www.ti.com
SLLS296H - 1998年5月 - 修订2006年7月
绝对最大额定值
在工作自由空气的温度范围内(除非另有说明)
(1)
单位
V
CC
电源电压范围
(2)
电压范围内的任何终端(除了SHTDN )
电压范围在SHTDN终端
总线引脚( 3A级)
静电放电
(3)
总线引脚( 2B类)
所有引脚( 3A级)
所有引脚( 2B类)
连续总功率耗散
T
A
工作自由空气的温度范围内
焊接温度1.6毫米( 1/16英寸)的情况下,持续10秒
(1)
(2)
(3)
T
英镑
存储温度范围
-0.5V至4 V
-0.5 V到V
CC
+ 0.5 V
-0.5 V至5.5 V
4千伏
200 V
3千伏
200 V
见耗散额定值表
-40 ° C至85°C
-65_C到150_C
260°C
强调超越那些在列
绝对最大额定值
可能对器件造成永久性损坏。这些压力额定值
只和功能在这些或任何其他条件超出下所指示的设备的操作
推荐工作
条件
是不是暗示。暴露于长时间处于最大绝对额定情况下会影响器件的可靠性。
所有电压值都是相对于GND端子,除非另有说明。
该评级是使用MIL- STD- 883C的方法, 3015.7测量。
额定功耗表
包
DGG
(1)
T
A
≤
25°C
额定功率
1316毫瓦
降额因子
(1)
上述牛逼
A
= 25°C
13.1毫瓦/°C的
T
A
= 70°C
额定功率
724毫瓦
T
A
= 85°C
额定功率
526毫瓦
这是结到环境的热阻的倒数,当电路板安装和没有空气
流动。
推荐工作条件
民
V
CC
V
IH
V
IL
|V
ID
|
电源电压
高电平输入电压
低电平输入电压
差分输入电压幅度
shtdn
shtdn
0.1
VID
2
喃
3.3
最大
3.6
0.8
0.6
VID
2
单位
V
V
V
V
3
2
V
IC
共模输入电压
2.4
V
V
CC
–0.8
T
A
工作自由空气的温度
–40
85
°C
时序要求
参数
t
c (1)
(1)
输入时钟周期
t
c
被定义为至少32000个时钟周期的平均持续时间。
最小值标称值最大值
14.7
t
c
50
单位
ns
4
提交文档反馈
SN65LVDS96
www.ti.com
SLLS296H - 1998年5月 - 修订2006年7月
电气特性
在推荐工作条件(除非另有说明)
参数
V
IT +
V
IT-
V
OH
V
OL
正向差分输入电压阈值
负向差分输入电压阈值
(2)
高电平输出电压
低电平输出电压
I
OH
= -4毫安
I
OH
= 4毫安
禁用,所有输入打开
I
CC
静态电流(平均值)
启用后, ANP在1 V和ANM为1.4 V,
t
c
= 15.38纳秒
启用,C
L
= 8 pF的,最坏情况下的模式
(见
图4),
t
c
= 15.38纳秒
I
IH
I
IL
I
IN
I
OZ
(1)
(2)
高电平输入电流( SHTDN )
低电平输入电流( SHTDN )
输入电流( A输入)
高阻抗输出电流
V
IH
= V
CC
V
IL
= 0 V
0 V
≤
V
I
≤
2.4 V
V
O
= 0 V到V
CC
60
94
±20
±20
±20
±10
A
A
A
A
–100
2.4
0.4
280
82
mA
测试条件
民
典型值
(1)
最大
100
单位
mV
mV
V
V
A
所有典型值是V
CC
= 3.3 V ,T
A
= 25°C.
代数约定,其中,所述较少阳性(更负)限制被指定最小值,使用本数据表中的
只有负向输入电压阈值。
开关特性
在推荐工作条件(除非另有说明)
参数
t
su
t
h
t
RSKM
t
d
数据建立时间, D0到D20到CLKOUT ↑
数据保持时间, CLKOUT ↑到D0到D20
接收器输入偏移保证金
(1)
(见
图7)
延迟时间,输入时钟输出时钟
(见
图7)
变化在从输出时钟周期
循环周期
(3)
启用时间, SHTDN锁相
禁止时间, SHTDN为关闭状态
输出转换时间(10% 90 %叔
r
或T
f
)
输出时钟脉冲的持续时间
C
L
= 8 PF,
t
c
= 15.38毫微秒( ± 0.2 % ) ,
|输入时钟抖动| <50 PS
(2)
t
c
= 15.38毫微秒( ± 0.2 % )
t
c
= 15.38 + 0.75罪( 2π500E3t )
±0.05
NS ,
SEE
图7
t
c
= 15.38 + 0.75罪( 2π3E6t )
±0.05
NS ,
SEE
图7
SEE
图8
SEE
图9
C
L
= 8 pF的
测试条件
SEE
图5
T
A
= 0 ° C至85°C
T
A
= -40 ℃至0 ℃下
民
3.4
4
490
350
3.7
±80
ps
±300
1
400
3
0.43 t
c
ms
ns
ns
ns
TYP MAX
6
6
800
单位
ns
ps
ps
ns
t
C( O)
t
en
t
DIS
t
t
t
w
(1)
(2)
(3)
t
RSKM
可分配给发射器和互连倾斜和时钟抖动的时序余量。这个参数的值
TC -600 ps的。
在时钟周期比15.38 ns的其他可由下式计算
14
|输入时钟抖动|是在输入时钟周期的变化的幅度。
t
C( O)
是在从一个循环的输出时钟的周期,以观察到超过15000次循环的下一个周期的变化。
提交文档反馈
5