SN65LVDS306
www.ti.com
SLLS765B - 2006年9月 - 修订2007年2月
可编程27位串行到并行接收
特点
串行接口技术
兼容FlatLink 3G如
SN65LVDS305
支持视频接口多达24位RGB
和接收的数据超过3个控制位
SubLVDS差分线
SubLVDS差分电压电平
高达405 Mbps的数据吞吐量
三种操作模式以节省电力
- 主动模式QVGA : 17毫瓦
- 典型关断: 0.7
μW
- 典型待机模式: 27
μW
典型
总线交换功能的PCB布局灵活性
ESD额定值> 4千伏( HBM )
4兆赫, 15兆赫的像素时钟范围
故障安全上的所有CMOS输入
包装在5毫米
×
5毫米微星少年
μBGA
随着0,5毫米间距球
非常低的EMI符合SAE J1752 / 3枚Kh-规格
该串行数据和时钟通过接收
分低电压差分信号( SubLVDS )
线。该SN65LVDS306支持三种操作系统
电源模式(关机,待机和活动) ,以
节省电力。
当接收时,PLL锁定到输入时钟
CLK和产生一个内部的高速时钟在
该数据线的线速度。的数据是串行地
加载到使用内部的移位寄存器
高速时钟。反序列化的数据呈现
用的一个娱乐并行输出总线上
像素时钟, PCLK ,从内部产生的
高速时钟。如果没有输入CLK信号存在,
输出总线保持静态与PCLK和DE举行
低,而所有其他的并行输出都被拉高。
并行( CMOS )输出总线提供了一个总线交换
功能。交换控制引脚控制输出
输出像素数据的销以便为R [7:0 ] 。
G [ 7:0 ],B [ 7:0]时,VS ,HS, DE或B [0:7 ] ,G [0:7 ]中,R [0: 7]
VS , HS, DE 。这给出了一个PCB设计灵活性
到更好的总线匹配到LCD驱动器的引脚配置,或
把接收机设备上的顶侧或底
在PCB的一侧。在F / S控制输入选择
一个缓慢的CMOS总线输出之间的上升时间最好
EMI和功耗和高速的CMOS
输出以提高速度或更高负载的设计。
应用
小型低排放之间的接口
图形控制器和LCD显示器
手机和智能手机
便携式多媒体播放器
描述
该
SN65LVDS306
接收器
反序列化
FlatLink 3G兼容的串行输入数据到27
并行数据输出。该SN65LVDS306接收机
包含一个移位寄存器从一个加载30位
串行输入锁存器的24个像素位和3个控制
出到并行CMOS输出的检查后位
奇偶校验位。如果奇偶校验确认正确的
奇偶校验位,该信道的奇偶错误(CPE)的输出遗体
低。如果检测到一个奇偶错误时, CPE的输出
产生一个高脉冲,而数据输出总线
无视新接收的像素。取而代之的是,最后
数据字被保持在输出总线上的另一个时钟
周期。
FlatLink
3G
液晶显示
司机
LVDS306
CLK
数据
LVDS305
1
4
7
2
5
8
0
3
6
9
#
*
应用
处理器
同
RGB
视频
接口
M0056-02
请注意,一个重要的通知有关可用性,标准保修,并在得克萨斯州的关键应用程序使用
仪器的半导体产品和免责条款及其出现在此数据表的末尾。
FlatLink是德州仪器的商标。
μBGA
是Tessera公司,Inc。的注册商标。
PRODUCTION数据信息为出版日期。
产品符合占德州条款规范
仪器标准保修。生产加工过程中不
不一定包括所有参数进行测试。
2006-2007 ,德州仪器
SN65LVDS306
SLLS765B - 2006年9月 - 修订2007年2月
www.ti.com
这些器件具有有限的内置ESD保护。引线应短接在一起或设备放置在导电泡棉
储存或搬运过程中,以防止对静电损坏MOS大门。
描述(续)
该RXEN输入可以用来放SN65LVDS306处于关机状态。该SN65LVDS306进入一个
如果CLK输入的共模电压变为移位到V活性待机模式
DDLVDS
(例如,发送器
释放CLK输出为高阻抗) 。这最大限度地减少功耗,而切换的需要
外部控制引脚。该SN65LVDS306的特点是工作在-40 ° C的环境空气温度
至85℃ 。所有CMOS和SubLVDS信号2 -V宽容与V
DD
= 0 V.此功能允许信号通电
前V
CC
是稳定的。
功能框图
R
BBDC
V
DDLVDS
CPE
IPCLK
SubLVDS
奇偶
查
D+
50
50
D–
和
SWAP
F / S
1
8
R[0:7]
27位并行
注册
串行 - 并行转换
8
0
0
输出缓冲器
G[0:7]
8
B[0:7]
1
HS
RGB = 1
HS = VS = 1
DE = 0
V
DDLVDS
R
BBDC
VS
待机或
掉电
DE
CLK +
50
50
CLK “
SubLVDS
30
PLL
倍增器
1
IPCLK
0
PCLK
1
待机
V
thstby
CPOL
RXEN
故障
抑制
控制
B0177-02
2
提交文档反馈
www.ti.com
SN65LVDS306
SLLS765B - 2006年9月 - 修订2007年2月
引脚排列 - 顶视图
ZQE包装
( TOP VIEW )
1
2
3
4
5
6
7
8
9
A
GND
R 6 / B
1
R 4 / B
3
R 2 / B
5
R 0 / B
7
G 6/G
1
G 4/G
3
G 2/G
5
GND
B
R 7 / B
0
R 5 / B
2
R 3 / B
4
中R 1 /乙
6
G 7/G
0
G 5/G
2
G 3/G
4
G 1/G
6
G 0/G
7
C
GND
VDD
VDD
GND
VDD
GND
B 7 / R
0
B 6 / R
1
D
NC
GND
GND
GND
GND
GND
VDD
B 5
/R 2
B 4
/R 3
E
NC
GND
PLLD
GND
GND
GND
GND
VDD
B 3 / R
4
B 2 / R
5
F
NC
V
DDPLLD
GND
GND
GND
GND
VDD
乙1 / R
6
B 0 / R
7
G
NC
GND
LVDS
GND
GND
GND
GND
VDD
F / S
PCLK
H
CPOL
V
DDLVDS
V
DDPLLA
GND
PLLA
V
DDLVDS
GND
LVDS
GND
VS
HS
J
GND
LVDS
SWAP
CLK +
CLK “
D+
D–
RXEN
DE
CPE
RGB输出引脚分配基于SWAP引脚设置:
SWAP = 0 /
SWAP = 1
P0049-04
提交文档反馈
3
SN65LVDS306
SLLS765B - 2006年9月 - 修订2007年2月
www.ti.com
引脚 - 顶视图(续)
SWAP管脚功能
交换引脚允许PCB设计扭转RGB总线,最大限度地减少潜在的信号交叉因
信号路由。这两个图的下方显示的基础上的交换针设置RGB信号引脚分配。
SN65LVDS306
( TOP VIEW )
1
2
3
4
5
6
7
8
9
1
2
3
SN65LVDS306
( TOP VIEW )
4
5
6
7
8
9
A
R6
B
R7
C
B7
D
B5
E
B3
F
B1
G
PCLK
H
VS
J
DE
P0049-05
A
R4
R2
R0
G6
G4
G2
B
R5
R3
R1
G7
G5
G3
G1
G0
C
B6
D
B4
E
B2
F
B0
G
PCLK
H
HS
J
DE
P0049-06
B1
B3
B5
B7
G1
G3
G5
B0
B2
B4
B6
G0
G2
G4
G6
G7
R0
R1
R2
R3
R4
R5
R6
R7
VS
HS
图1.引脚布局与SWAP PIN = GND
图2.引脚布局与SWAP PIN = V
DD
4
提交文档反馈
www.ti.com
SN65LVDS306
SLLS765B - 2006年9月 - 修订2007年2月
引脚 - 顶视图(续)
表1.引脚说明
针
A1
A2
A3
A4
A5
A6
A7
A8
A9
B1
B2
B3
B4
B5
B6
B7
B8
B9
SWAP
–
L
H
L
H
L
H
L
H
L
H
L
H
L
H
–
L
H
L
H
L
H
L
H
L
H
L
H
L
H
L
H
L
H
信号
GND
R6
B1
R4
B3
R2
B5
R0
B7
G6
G1
G4
G3
G2
G5
GND
R7
B0
R5
B2
R3
B4
R1
B6
G7
G0
G5
G2
G3
G4
G1
G6
G0
G7
针
C1
C2
C3
C4
C5
C6
C7
C8
C9
D1
D2
D3
D4
D5
D6
D7
D8
D9
E1
E2
E3
E4
E5
E6
E7
E8
E9
–
–
–
–
L
H
L
H
–
–
–
–
–
–
–
L
H
L
H
–
–
–
–
–
–
–
L
H
L
H
SWAP 。
–
–
信号
GND
V
DD
无人居住
V
DD
GND
V
DD
GND
B7
R0
B6
R1
NC
GND
GND
GND
GND
GND
V
DD
B5
R2
B4
R3
NC
GND
PLLD
GND
GND
GND
GND
V
DD
B3
R4
B2
R5
针
F1
F2
F3
F4
F5
F6
F7
F8
F9
G1
G2
G3
G4
G5
G6
G7
G8
G9
H1
H2
H3
H4
H5
H6
H7
H8
H9
J1
J2
J3
J4
J5
J6
J7
J8
J9
SWAP
–
–
–
–
–
–
–
L
H
L
H
–
–
–
–
–
–
–
–
–
–
–
–
–
–
–
–
–
–
–
–
–
–
–
–
–
–
–
信号
NC
V
DDPLLD
GND
GND
GND
GND
V
DD
B1
R6
B0
R7
NC
GND
LVDS
GND
GND
GND
GND
V
DD
F / S
PCLK
CPOL
V
DDLVDS
V
DDPLLA
GND
PLLA
V
DDLVDS
GND
LVDS
GND
VS
HS
GND
LVDS
SWAP
CLK +
CLK “
D+
D–
RXEN
DE
CPE
提交文档反馈
5