SN65LVCP404
www.ti.com
SLLS700 - 2007年3月
千兆4×4交叉点开关
特点
高达4.25 Gbps的操作
无阻塞架构允许每
输出连接到任何输入
30 ps的确定性抖动
可选择发送预加重每车道
可选的接收均衡
可包装48引脚QFN封装
传播延迟时间: 500 ps的典型
输入电的兼容
CML信号电平
从3.3 V单电源供电
能力, 3态OUPUTS
低功耗: 560毫瓦
集成终端电阻
描述
该SN65LVCP404是一个4×4的无阻塞交叉点
转中流通引出线允许以易于在
PCB布局。 VML的信令被用来实现一
高速数据吞吐量,同时使用低功率。
每个输出驱动器包括一个4 : 1多路转换器
允许任何输入被路由到任何输出。国内
信号路径是全差分实现高
信令速率,同时保持低信号歪斜。
该SN65LVCP404采用100 Ω的终端
电阻的应用电路板空间
溢价。内置的发送预加重和
接收均衡的优异的信号完整性
性能。
该SN65LVCP404的特点是操作
从-40 ° C到85°C 。
GND
VCC
VCC
1DE
2DE
38
46
45
44
41
40
43
47
42
39
应用
时钟缓冲/多路复用时钟
无线基站
高速网络路由
电信/数据通信
802.3ae标准XAUI背板协议
冗余
S20
S21
1A
1B
GND
2A
2B
VCC
3A
3B
EQ
VBB
1
2
3
4
5
6
7
8
9
10
11
12
13
48
37
3DE
S10
P12
S11
P11
1Y
1Z
36
35
34
33
32
31
30
29
28
27
26
25
P22
P21
2Y
2Z
GND
3Y
3Z
VCC
4Y
4Z
GND
4DE
VCC
18
15
16
19
23
21
17
14
20
22
GND
S30
S31
S40
P41
P42
P31
4A
4B
请注意,一个重要的通知有关可用性,标准保修,并在得克萨斯州的关键应用程序使用
仪器的半导体产品和免责条款及其出现在此数据表的末尾。
PRODUCTION数据信息为出版日期。
产品符合占德州条款规范
仪器标准保修。生产加工过程中不
不一定包括所有参数进行测试。
2007 ,德州仪器
S41
P32
24
SN65LVCP404
www.ti.com
SLLS700 - 2007年3月
这些器件具有有限的内置ESD保护。引线应短接在一起或设备放置在导电泡棉
储存或搬运过程中,以防止对静电损坏MOS大门。
逻辑图
终端功能
终奌站
名字
高速I / O
xA
xB
xY
xZ
控制信号的
XDE
S10 - S41
P11-P42
EQ
动力
供应
VCC
GND
电源PAD
V
BB
12
输入
8, 18, 29, 39, 46
5, 15, 26, 32, 42
包装的地面中心焊盘必须连接到
接地平面。
接收器输入偏置电压
动力
电源3.3V
±5%
45, 38, 37, 25
1, 2, 13, 14, 19,
20, 47, 48
43, 44, 35, 36, 23,
24, 21, 22
11
输入
输入; S1X =通道1位1
输入; P1x-通道1位1
输入;选择的接收
均衡设置
数据使能;低电平有效; LVTTL ;当不启用输出中
在三态模式以节省功耗
切换选择; LVTTL
输出预加重控制; LVTTL
EQ = 1 (默认值)为5 dB设置,EQ = 0是为12分贝
环境
3, 6, 9, 16
4, 7, 10, 17
41, 34, 31, 28
40, 33, 30, 27
差分输入(与50 Ω
终止VBB)
XA = P ;的xB = N
差分输出XY = P ; XZ = N
线路侧差分输入CML兼容
交换机侧差分输出。 VML
号
TYPE
描述
2
提交文档反馈
SN65LVCP404
www.ti.com
SLLS700 - 2007年3月
等效输入和输出示意图说明
VCC
IN +
R
T( SE )
= 50
W
收益
舞台
+ EQ
RBBDC
IN-
LineEndTermination
R
T( SE )
= 50
W
VCC
VBB
ESD
自偏置网络
图1.等效输入电路设计
OUT +
49.9
W
OUT-
VOCM
49.9
W
1 pF的
图2.共模输出电压测试电路
表1. CROSSPOINT逻辑TABLES
输出通道1
控制
引脚
S10
0
0
1
1
S11
0
1
0
1
输入
选
1Y/1Z
1A/1B
2A/2B
3A/3B
4A/4B
输出通道2
控制
引脚
S20
0
0
1
1
S21
0
1
0
1
输入
选
2Y/2Z
1A/1B
2A/2B
3A/3B
4A/4B
输出通道3
控制
引脚
S30
0
0
1
1
S31
0
1
0
1
输入
选
3Y/3Z
1A/1B
2A/2B
3A/3B
4A/4B
输出通道4
控制
引脚
S40
0
0
1
1
S41
0
1
0
1
输入
选
4Y/4Z
1A/1B
2A/2B
3A/3B
4A/4B
可选项
T
A
-40 ° C至85°C
(1)
描述
串行多路复用器
封装器件
(1)
罗格列酮( 48针)
SN65LVCP404
该包提供卷带封装。添加的R后缀的设备类型(例如, SN65LVCP404RGZR ) 。
提交文档反馈
3
SN65LVCP404
www.ti.com
SLLS700 - 2007年3月
封装热特性
封装热特性
(1)
θ
JA
(结到环境)
θ
JB
(结对板)
θ
JC
(结到外壳)
PSI - JT (结到顶部伪)
PSI -JB (结对板伪)
θ
JP
(结到垫)
(1)
使用8 GND过孔的4层JEDEC委员会( JESD51-7 )
θ-0.2
对
如图中截面中心垫:
建议的PCB布局
符合JEDEC董事会的边界和环境条件
(JESD51-2)
喃
33
20
23.6
0.6
19.4
5.4
单位
° C / W
° C / W
° C / W
° C / W
° C / W
° C / W
请参阅应用笔记
SPRA953
对于热工参数的详细解释( http://www-s.ti.com/sc/psheets/spra953/spra953.pdf ) 。
绝对最大额定值
在工作自由空气的温度范围内(除非另有说明)
(1)
单位
V
CC
电源电压范围
(2)
电压范围
ESD
T
J
人体
模型
(3)
控制输入,输出全部
接收器输入端
所有引脚
所有引脚
带电器件模型
(4)
-0.5 V至6 V
-0.5V至(Ⅴ
CC
+ 0.5 V)
-0.5V至4 V
3千伏
500 V
见封装热特性
表
2
260°C
最高结温
湿度敏感度等级
回流焊温度封装焊接4秒
(1)
(2)
(3)
(4)
超出上述绝对最大额定值强调可能会造成永久性损坏设备。这些压力额定值
只有与设备,在这些或超出任何其他条件的功能操作下,推荐工作指示
条件是不是暗示。暴露于长时间处于最大绝对额定情况下会影响器件的可靠性。
所有电压值,除了差分I / O总线的电压,是相对于网络的接地端子。
经测试符合JEDEC标准22 ,测试方法A114 -A 。
经测试符合JEDEC标准22 ,测试方法C101 。
4
提交文档反馈
SN65LVCP404
www.ti.com
SLLS700 - 2007年3月
推荐工作条件
民
dR
V
CC
V
CC ( N)
T
J
T
A
操作数据速率
电源电压
电源电压噪声幅值
结温
工作自由空气的温度
(1)
dR
(中)
≤
4.25 Gbps的
1.25 Gbps的<的dR
(中)
≤
4.25 Gbps的
dR
(中)
> 4.25 Gbps的
V
ICM
接收器的共模
输入电压
注:为获得最佳抖动性能的交流
耦合被推荐。
-40
100
100
100
1.5
1.6
10赫兹到2.125 GHz的
3.135
3.3
喃
最大
4.25
3.465
20
125
85
1750
1560
1000
|V
VCC
*
|
ID
2
单位
Gbps的
V
mV
°C
°C
mV
PP
mV
PP
mV
PP
V
差分输入
V
ID
接收器的峰 - 峰的差分输入
电压
(2)
控制输入
V
IH
V
IL
R
L
(1)
(2)
高电平输入电压
低电平输入电压
差分负载电阻
2
–0.3
80
100
V
CC
+ 0.3
0.8
120
V
V
差分输出
最大的自由空气的温度操作是允许的,只要该装置的最大结点温度不超过。
差分输入电压V
ID
被定义为| IN + - IN- | 。
电气特性
在工作自由空气的温度范围内(除非另有说明)
参数
差分输入
V
IT +
V
IT-
A
器(EQ)
R
T( D)
V
BB
R
( BBDC )
R
( BBAC )
正向差
输入高门槛
负向微分
输入低阈值
增益均衡器
终端电阻,
迪FF erential
开放式电路的输入电压
(输入自偏压)
偏置网络DC
阻抗
偏置网络交流
阻抗
375兆赫
2.125 GHz的
AC耦合输入
在1.875千兆赫(EQ = 0)
80
–50
12
100
1.6
30
42
8.4
650
–650
1000
1300
1.65
1
1500
120
50
mV
mV
dB
V
k
测试条件
民
典型值
(1)
最大
单位
差分输出
V
ODH
V
ODL
V
ODB (PP)的
V
OCM
V
OC ( SS )
高电平输出电压
低电平输出电压
输出电压差
无预加重
(2)
输出共模电压
变化的稳态
SEE
图2
共模输出电压
逻辑各国之间
R
L
= 100
±1%,
Px_2 = Px_1 = 0;
4 Gbps的1010交替图案;
科幻gure 3
mV
PP
mV
PP
mV
PP
V
mV
(1)
(2)
所有典型值是在T
A
= 25° C和V
CC
= 3.3 V电源,除非另有说明。它们仅供参考之用,并不
生产测试。
差分输出电压V
( ODB )
被定义为| OUT + - OUT- | 。
提交文档反馈
5