SN65DSI86
SN65DSI96
SLLSEH2 - 2013年9月
www.ti.com
引脚功能(续)
针
信号
DA1P/N
NO
H4 , J4
I / O
LVDS输入( HS )
CMOS输入( LS )
(故障安全)
LVDS输入( HS )
CMOS输入( LS )
(故障安全)
LVDS输入( HS )
CMOS输入( LS )
(故障安全)
LVDS输入( HS )
CMOS输入( LS )
(故障安全)
LVDS输入( HS )
CMOS输入( LS )
(故障安全)
LVDS输入( HS )
CMOS输入( LS )
(故障安全)
LVDS输入( HS )
CMOS输入( LS )
(故障安全)
LVDS输入( HS )
CMOS输入( LS )
(故障安全)
LVDS输入( HS )
CMOS输入( LS )
(故障安全)
LVDS输出(DP)的
描述
MIPI D-PHY通道A数据通道1 ;数据传输速率高达1.5Gbps 。
DA2P/N
H6 , J6
MIPI D-PHY通道A的数据巷2 ;数据传输速率高达1.5Gbps
DA3P/N
H7 , J7
MIPI D-PHY通道A的数据巷3 ;数据传输速率高达1.5Gbps 。
DACP / N
H5 , J5
MIPI D-PHY通道A的时钟里;工作频率高达750MHz的。在适当的
条件下,可被用来代替REFCLK这个时钟喂DisplayPort的锁相环。
DB0P/N
C2, C1
MIPI D- PHY通道B数据通道0 ;数据传输速率高达1.5Gbps 。
DB1P/N
D2, D1
MIPI D- PHY通道B数据通道1 ;数据传输速率高达1.5Gbps 。
DB2P/N
F2, F1
MIPI D- PHY通道B数据通道2 ;数据传输速率高达1.5Gbps 。
DB3P/N
G2, G1
MIPI D- PHY通道B数据通道3 ;数据传输速率高达1.5Gbps 。
DBCP / N
E2, E1
MIPI D-PHY通道B的时钟里;工作频率高达750MHz的。
DisplayPort的车道0发送差分对。支持1.62Gbps , 2.16Gbps ,
2.43Gbps , 2.7Gbps的, 3.24Gbps , 4.32Gbps , 5.4Gbps和。
所有的DisplayPort道发送相同的数据速率。
DisplayPort的第1道传输差分对。支持1.62Gbps , 2.16Gbps ,
2.43Gbps , 2.7Gbps的, 3.24Gbps , 4.32Gbps , 5.4Gbps和。
所有的DisplayPort道发送相同的数据速率。
DisplayPort的巷2传输差分对。支持1.62Gbps , 2.16Gbps ,
2.43Gbps , 2.7Gbps的, 3.24Gbps , 4.32Gbps , 5.4Gbps和。
所有的DisplayPort道发送相同的数据速率。
DisplayPort的巷3发送差分对。支持1.62Gbps , 2.16Gbps ,
2.43Gbps , 2.7Gbps的, 3.24Gbps , 4.32Gbps , 5.4Gbps和。
所有的DisplayPort道发送相同的数据速率。
AUX通道差分对。
只用了德州仪器公司内部使用。该引脚必须悬空
或接地。
用于内部测试, HBR2遵守眼,误符号率
测量模式。正常工作时该引脚应下拉到GND
或悬空。请参阅
DP培训与合规性模式
为
在HBR2遵守眼睛和误符号率的测量信息
图案。
芯片使能和复位。设备重置(关闭)当EN为低电平。
德断言(低)的EN会导致所有内部CSR和功能进行重置
默认状态。
本地I
2
C接口时钟。 。
本地I
2
C接口双向数据信号。
中断信号。
ML0P/N
F8, F9
ML1P/N
E8, E9
LVDS输出(DP)的
ML2P/N
C8, C9
LVDS输出(DP)的
ML3P/N
AUXP / N
TEST1
B8, B9
H8, H9
B3
LVDS输出(DP)的
LVDS I / O
CMOS输入
有内部下拉。
CMOS输入/输出
随着内部下拉
TEST2
B5
EN
SCL
SDA
IRQ
B1
H1
J1
A3
CMOS输入
(故障安全)
漏极开路输入/输出
(故障安全)
漏极开路输入/输出
(故障安全)
CMOS输出
4
提交文档反馈
产品文件夹链接:
SN65DSI86 SN65DSI96
版权所有 2013年,德州仪器