SN54/74LS181
4位算术
逻辑单元
该SN54 / 74LS181是一个4位算术逻辑单元( ALU ),它可以
对两个变量和各种执行所有可能的16个逻辑,操作
算术运算。
提供了16个算术运算加,减,比较,双,
再加上其他十二算术运算
提供了两个变量全部16逻辑运算异 - 或,
比较, AND,NAND , OR, NOR ,加十等逻辑运算
全前瞻高速算术运算上长字
输入钳位二极管
4位算术
逻辑单元
小功率肖特基
连接图DIP
( TOP VIEW )
VCC A1
24 23
B1
22
A2
21
B2
20
A3
19
B3
18
摹道道通+ 4
17 16
P
15
A-B
14
F3
13
24
1
后缀
陶瓷的
CASE 623-05
SUF科幻X
塑料
CASE 649-03
24
1
1
B0
2
A0
3
S3
4
S2
5
S1
6
S0
7
Cn
8
M
9
F0
10
F1
11 12
F2 GND
订购信息
SN54LSXXXJ
SN74LSXXXN
陶瓷的
塑料
注意:
该Flatpak版本
有相同的管脚
(连接图)为
双列直插式封装。
逻辑符号
引脚名称
加载中
(注一)
高
A0 - A3 , B0 - B3
S0 – S3
M
Cn
F0 – F3
A-B
G
P
Cn+4
操作数(低电平有效)输入
1.5 U.L.
功能 - 选择输入
2.0 U.L.
模式控制输入
0.5 U.L.
进位输入
2.5 U.L.
功能(低电平有效)输出
10 U.L.
比较器输出
集电极开路
携带发电机(低电平有效)
10 U.L.
产量
进行传播(低电平有效)
10 U.L.
产量
进位输出
10 U.L.
低
0.75 U.L.
1.0 U.L.
0.25 U.L.
1.25 U.L.
5 (2.5) U.L.
5 (2.5) U.L.
10 U.L.
5 U.L.
5 (2.5) U.L.
7
8
6
5
4
3
Cn
M
2 1 23 22 21 20 19 18
A0 B0 A1 A2 B1 B2 B3 A3
Cn+4
A-B
G
P
F1
10
F2
11
F3
13
16
14
17
15
S0
S1
S2
S3 F
0
9
VCC = 24 PIN
GND = 12 PIN
注意事项:
一。 1 TTL单位负载( U.L. ) = 40
A
HIGH / 1.6 mA低。
B 。输出低电平驱动因素是2.5 U.L.军用(54)和5 U.L.商业( 74 )
b.
温度范围。
快速和LS TTL数据
5-332
SN54/74LS181
逻辑图
7
8
2
1
23
22
21
20
19
18
CN M
A0
B0
A1
B1 A2
B2 A3
B3
S0
S1
5
S2
6
4
S3
3
VCC = 24 PIN
GND = 12 PIN
= PIN号码
9
F0
10
F1
A-B
14
11
F2
13
F3
P
15
16
Cn+4
G
17
功能说明
该SN54 / 74LS181是一个4位高速并行运算
逻辑单元( ALU ) 。由四个功能选择输入控制
(S 0 。 S3),并且将模式控制输入( M),它可以执行所有
16个可能的逻辑运算或16个不同的算法
操作上高有效或低的操作数。该
功能表列出了这些操作。
当模式控制输入端( M)为高电平时,所有的内部
携带被禁止的设备进行逻辑运算
上的各个位所列。当模式控制输入
LOW ,则进行启用和设备执行
上的两个4位字的算术运算。该装置
集成了完整的内部先行进位,并为
无论是使用道道通+ 4输出设备之间进行波动,或
使用信号P的包之间的先行进位
(进位传播)和G (进位产生) , P和G是不
受进位。当速度的要求是不
严格, LS181能够以简单的脉动进位模式下使用
由进位输出(道道4)信号连接到进位输入
下一个单元( Cn)的。对于高速运行的LS181是
配合使用的9342或93S42进位先行
电路。一个先行进位包必须为每个
组的四个LS181装置。先行进位可
提供多层次,提供高速性能
在极长的字长。
从LS181输出A = B变为高电平时,所有的四架F
输出为高电平,并且可以被用于指示逻辑
等价超过4位时,该单元是在减
模式。 A = B的输出为集电极开路,可以是
线与其他A = B输出给一个比较
更然后四个位。 A = B的信号也可以与所使用的
的C n + 4的信号,以指示A>B和A<B 。
功能表列出了算术运算
无进位中执行。传入的进位加一个1到
每一个操作。因此,选择代码LHHL产生减B
减1 (二进制补码表示法)无进位和
生成减B时,进位应用。因为
实际上是互补的附加执行减法
( 1的补) ,一个开展方式借贷。这样一提的是
当没有下溢的无进位是产生的
当出现下溢产生的。
如所指出的, LS181可与任一低电平有效使用
投入生产低电平有效输出或具有高电平有效
投入生产高电平输出。对于这两种情况下的
表列出了被执行的操作数,该操作
标逻辑符号内。
快速和LS TTL数据
5-333
SN54/74LS181
DC特性在整个工作温度范围
(除非另有规定编)
范围
符号
VIH
VIL
VIK
VOH
参数
输入高电压
54
输入低电压
74
输入钳位二极管电压
54
输出高电压
74
输出低电压
除了G和P
VOL
输出g
输出P
IOH
输出高电流
输入高电流
MODE INPUT
任何A或B输入
所有S输入
CN输入
MODE INPUT
任何A或B输入
所有S输入
CN输入
输入低电平电流
MODE INPUT
任何A或B输入
所有S输入
CN输入
短路电流(注2 )
电源电流
另请注意: 1A
ICC
另请注意1B
74
注: 1 。
与输出打开, ICC测量下列条件:
通过S3 ,男答: S0 ,和A输入为4.5 V ,其他所有输入接地。
B. S0到S3和M在4.5 V ,其他所有输入接地。
注2 :不超过1输出应该在一个时间被短路,也不会超过1秒。
民
2.0
典型值
最大
单位
V
测试条件
保证输入高电压
所有的输入
保证输入电压低的
所有的输入
VCC = MIN , IIN = - 18毫安
VCC = MIN , IOH = MAX , VIN = VIH
或每真值表VIL
IOL = 4.0毫安
IOL = 8.0毫安
IOL = 16毫安
IOL = 8.0毫安
VCC = MIN , IOH = MAX , VIN = VIH
或每真值表VIL
VCC = VCC最小值,
VIN = VIL或VIH
每真值表
0.7
V
0.8
– 0.65
2.5
2.7
3.5
3.5
0.25
0.35
0.4
0.5
0.7
0.6
0.5
100
– 1.5
V
V
V
V
V
V
V
A
54, 74
74
54, 74
54
74
54, 74
IIH
20
60
80
100
0.1
0.3
0.4
0.5
– 0.4
– 1.2
– 1.6
– 2.0
– 20
54
74
54
– 100
32
34
A
VCC = MAX , VIN = 2.7 V
mA
VCC = MAX , VIN = 7.0 V
IIL
mA
VCC = MAX , VIN = 0.4 V
IOS
mA
VCC =最大
mA
35
37
VCC =最大
快速和LS TTL数据
5-335
SN54/74LS181
AC特性
( TA = 25℃ , VCC = 5.0 V , 12引脚= GND , CL = 15 pF的)
范围
符号
TPLH
的TPH1
TPLH
的TPH1
TPLH
的TPH1
TPLH
的TPH1
TPLH
的TPH1
TPLH
的TPH1
TPLH
的TPH1
TPLH
的TPH1
TPLH
的TPH1
TPLH
的TPH1
TPLH
的TPH1
TPLH
的TPH1
TPLH
的TPH1
TPLH
的TPH1
参数
传播延迟,
(CN至Cn + 4 )
(CN到F输出)
( A或B输入至G输出)
( A或B输入至G输出)
( A或B输入到P输出)
( A或B输入到P输出)
( AX或BX输入到FX输出)
( AX或BX输入到FX输出)
( AX或BX输入到FXH输出)
( AX或BX输入到FXH输出)
( A或B输入到F输出)
( A或B输入到Cn + 4输出)
( A或B输入到Cn + 4输出)
22
26
25
25
27
27
33
41
民
典型值
18
13
17
13
19
15
21
21
20
20
20
22
21
13
21
21
最大
27
20
26
20
29
23
32
32
30
30
30
33
32
20
32
32
38
26
38
38
33
38
38
38
41
41
50
62
单位
ns
ns
ns
ns
ns
ns
ns
ns
ns
ns
ns
ns
ns
测试条件
M = 0 V , (总和或diff模式)
参见图。图4和表I和II
M = 0 V , (和方式)
参见图。图4和表Ⅰ中
M = S1 = S2 = 0 V , S0 = S3 = 4.5 V
(和模式)见图。图4和表Ⅰ中
M = S0 = S3 = 0 V , S1 = S2 = 4.5 V
( diff模式),见图。图5和表II
M = S1 = S2 = 0 V , S0 = S3 = 4.5 V
(和模式)见图。图4和表Ⅰ中
M = S0 = S3 = 0 V , S1 = S2 = 4.5 V
( diff模式),见图。图5和表II
M = S1 = S2 = 0 V , S0 = S3 = 4.5 V
(和模式)见图。图4和表Ⅰ中
M = S0 = S3 = 0 V , S1 = S2 = 4.5 V
( diff模式),见图。图5和表II
M = S1 = S2 = 0 V , S0 = S3 = 4.5 V
(和模式)见图。图4和表Ⅰ中
M = S0 = S3 = 0 V , S1 = S2 = 4.5 V
( diff模式),见图。图5和表II
M = 4.5 V (逻辑模式)
参见图。图4和表III
M = 0 V , S0 = S3 = 4.5 V , S1 = S2 = 0 V
(和模式)见图。图6和表I
M = 0 V , S0 = S3 = 0 V , S1 = S2 = 4.5 V
( diff模式)
M = S0 = S3 = 0 V , S1 = S2 = 4.5 V
RL = 2.0千欧
( diff模式),见图。图5和表II
( A或B输入到A = B输出)
ns
AC波形
输入
1.3 V
t
PLH
1.3 V
1.3 V
t
PHL
1.3 V
产量
图4
A输入
1.3 V
1.3 V
输入
B输入
1.3 V
t
PLH
产量
1.3 V
1.3 V
t
PHL
1.3 V
t
PLH
产量
1.3 V
1.3 V
t
PHL
1.3 V
1.3 V
图5
图6
快速和LS TTL数据
5-336
SN54LS181 , SN54S181
SN74LS181 , SN74S181
算术逻辑单元/函数发生器
SDLS136 - 1972年12月 - 修订1988年3月
PRODUCTION数据信息为出版日期。
产品符合每德州仪器条款规范
标准保修。生产加工并不包括
所有测试参数。
版权
1988年,德州仪器
邮政信箱655303
达拉斯,德克萨斯州75265
1
SN54LS181 , SN54S181
SN74LS181 , SN74S181
算术逻辑单元/函数发生器
SDLS136 - 1972年12月 - 修订1988年3月
2
邮政信箱655303
达拉斯,德克萨斯州75265
SN54LS181 , SN54S181
SN74LS181 , SN74S181
算术逻辑单元/函数发生器
SDLS136 - 1972年12月 - 修订1988年3月
邮政信箱655303
达拉斯,德克萨斯州75265
3
SN54LS181 , SN54S181
SN74LS181 , SN74S181
算术逻辑单元/函数发生器
SDLS136 - 1972年12月 - 修订1988年3月
4
邮政信箱655303
达拉斯,德克萨斯州75265
SN54LS181 , SN54S181
SN74LS181 , SN74S181
算术逻辑单元/函数发生器
SDLS136 - 1972年12月 - 修订1988年3月
邮政信箱655303
达拉斯,德克萨斯州75265
5