BCD DECADE /模数
16二进制同步
双向计数器
该SN54 / 74LS168和SN54 / 74LS169是完全同步的4级
增/减计数器具有用于可编程动作的预设功能,
先行进位,便于级联和一个U / D输入来控制方向
的计数。的SN54 / 74LS168用BCD十年计数( 8,4 , 2,1)
序列,而SN54 / 74LS169工作在模16的二进制
序列。所有的状态变化,无论是在计算或并行加载,是
由时钟的低到高的转变开始。
SN54/74LS168
SN54/74LS169
BCD DECADE /模数
16二进制同步
双向计数器
小功率肖特基
低功耗100 mW的典型
高速计数频率30 MHz的典型
完全同步操作
全超前进位,方便级联
单上/下控制输入
正边沿触发操作
输入钳位二极管限高速终止的影响
后缀
陶瓷的
CASE 620-09
16
1
连接图DIP
( TOP VIEW )
VCC
16
TC
15
Q0
14
Q1
13
Q2
12
Q3
11
CET
10
PE
9
注意:
该Flatpak版本
有相同的管脚
(连接图)为
双列直插式封装。
16
1
SUF科幻X
塑料
案例648-08
16
1
后缀
SOIC
案例751B -03
1
U / D
2
CP
3
P0
4
P1
5
P2
6
P3
8
7
CEP GND
订购信息
SN54LSXXXJ
SN74LSXXXN
SN74LSXXXD
陶瓷的
塑料
SOIC
引脚名称
加载中
(注一)
高
低
0.25 U.L.
0.5 U.L.
0.25 U.L.
0.25 U.L.
0.25 U.L.
0.25 U.L.
5 (2.5) U.L.
5 (2.5) U.L.
CEP
CET
CP
PE
U / D
P0–P3
Q0–Q3
TC
计数使能并行(低电平有效)输入
计数使能涓流(低电平有效)输入
时钟脉冲(活动正边沿)输入
同时使能(低电平有效)输入
上下数控制输入
并行数据输入
FL IP- FL运算输出
终端计数(低电平有效)输出
0.5 U.L.
1.0 U.L.
0.5 U.L.
0.5 U.L.
0.5 U.L.
0.5 U.L.
10 U.L.
10 U.L.
逻辑符号
9
3
4
5
6
注意事项:
一。 1 TTL单位负载( U.L. ) = 40
A
HIGH / 1.6 mA低。
B 。输出低电平驱动因素是2.5 U.L.军用(54)和5 U.L.商业( 74 )
b.
温度范围。
1
7
10
2
PE P0 P1 P2 P3
U / D
CEP
TC
CET
CP
Q0 Q1 Q2 Q3
15
14 13 12 11
VCC = 16 PIN
GND = 8 PIN
快速和LS TTL数据
5-1
SN54/74LS168
SN54/74LS169
DC特性在整个工作温度范围
(除非另有规定编)
范围
符号
S B升
VIH
VIL
VIK
VOH
参数
P
输入高电压
54
输入低电压
74
输入钳位二极管电压
54
输出高电压
74
54, 74
VOL
输出低电压
74
输入高电流
其他投入
CET输入
其他输入
CET输入
IIL
IOS
ICC
输入低电平电流
其他输入
CET输入
短路电流(注1 )
电源电流
– 20
0.35
0.5
20
40
0.1
0.2
– 0.4
– 0.8
– 100
34
V
A
2.7
3.5
0.25
0.4
V
V
2.5
– 0.65
3.5
0.8
– 1.5
V
V
民
2.0
0.7
V
典型值
最大
单位
U I
V
试验C迪我
T
条件
保证输入高电压
所有的输入
保证输入电压低的
p
g
所有的输入
VCC = MIN , IIN = - 18毫安
,
,
VCC = MIN , IOH = MAX , VIN = VIH
或每真值表VIL
IOL = 4.0毫安
IOL = 8.0毫安
VCC = VCC最小值,
VIN = VIL或VIH
每真值表
VCC = MAX , VIN = 2.7 V
IIH
mA
VCC = MAX , VIN = 7.0 V
mA
mA
mA
VCC = MAX , VIN = 0.4 V
VCC =最大
VCC =最大
注1:不超过一个输出应短于1时,也不会超过1秒。
功能说明
该SN54 / 74LS168和SN54 / 74LS169使用边沿
触发的D型触发器具有无约束
中的任一状态更改控制和数据输入信号
时钟。唯一的要求是,各种输入实现
至少一个建立时间的上升沿之前,所需的状态
时钟和保持有效的建议保持时间
此后。
并行加载操作的优先级高于其它
操作,如在模式选择表所示。当PE是
低,在P0的数据 - P3的输入端进入的触发器
在时钟的下一个上升沿。为了用于计数发生,
无论CEP和CET必须较低, PE必须为高电平。该
U / D输入,然后决定计数的方向。
终端计数( TC )输出通常是高和云
低,其前提是CET为低电平,当计数器达到零
在倒计时模式或达到15 ( 9对
SN54 / 74LS168 )在计数模式。在TC输出状态
不计数的函数实现并行( CEP)的输入电平。
该SN54 / 74LS168十进制计数器的TC输出还可以
为低电平,在非法状态11 , 13和15 ,这可以发生
当电源接通时,或通过并行加载。如果非法状态
发生时, SN54 / 74LS168将返回到合法
两项中的序列。因为在TC信号由来自
解码该触发器的状态,存在的可能性
解码尖峰TC 。由于这个原因,使用TC的作为
时钟信号不推荐。
模式选择表
PE
L
H
H
H
H
CEP
X
L
L
H
X
CET
X
L
L
X
H
U / D
X
H
L
X
X
在时钟上升沿行动
加载速率(Pn
→
QN )
计数(递增)
倒计时(递减)
没有变化(保持)
没有变化(保持)
H =高电压等级
L =低电压等级
X =非物质
快速和LS TTL数据
5-4
SN54/74LS168
SN54/74LS169
AC特性
( TA = 25℃ , VCC = 5.0 V)
范围
符号
S B升
FMAX
TPLH
的TPH1
TPLH
的TPH1
TPLH
的TPH1
TPLH
的TPH1
参数
P
最大时钟频率
传播延迟,
时钟TC
传播延迟,
钟以任何Q
传播延迟,
CET到TC
传播延迟,
U / D为TC
民
25
典型值
32
23
23
13
15
15
15
17
19
35
35
20
23
20
20
25
29
最大
单位
U I
兆赫
ns
ns
ns
ns
VCC = 5.0 V
50
CL = 15 pF的
试验C迪我
T
条件
AC设置要求
( TA = 25°C )
范围
符号
S B升
tW
ts
ts
ts
th
参数
P
时钟脉冲宽度
建立时间,
数据或启用
建立时间
PE
建立时间
U / D
保持时间
任何输入
民
25
20
25
30
0
典型值
最大
单位
U I
ns
ns
ns
ns
ns
试验C迪我
T
条件
VCC = 5.0 V
50
快速和LS TTL数据
5-5
BCD DECADE /模数
16二进制同步
双向计数器
该SN54 / 74LS168和SN54 / 74LS169是完全同步的4级
增/减计数器具有用于可编程动作的预设功能,
先行进位,便于级联和一个U / D输入来控制方向
的计数。的SN54 / 74LS168用BCD十年计数( 8,4 , 2,1)
序列,而SN54 / 74LS169工作在模16的二进制
序列。所有的状态变化,无论是在计算或并行加载,是
由时钟的低到高的转变开始。
SN54/74LS168
SN54/74LS169
BCD DECADE /模数
16二进制同步
双向计数器
小功率肖特基
低功耗100 mW的典型
高速计数频率30 MHz的典型
完全同步操作
全超前进位,方便级联
单上/下控制输入
正边沿触发操作
输入钳位二极管限高速终止的影响
后缀
陶瓷的
CASE 620-09
16
1
连接图DIP
( TOP VIEW )
V
CC
16
TC
15
Q
0
14
Q
1
13
Q
2
12
Q
3
11
CET
10
PE
9
16
1
SUF科幻X
塑料
案例648-08
注意:
该Flatpak版本
有相同的管脚
(连接图)为
双列直插式封装。
1
U / D
2
CP
3
P
0
4
P
1
5
P
2
6
P
3
7
CEP
8
GND
16
1
后缀
SOIC
案例751B -03
订购信息
SN54LSXXXJ
SN74LSXXXN
SN74LSXXXD
陶瓷的
塑料
SOIC
引脚名称
加载中
(注一)
高
低
0.25 U.L.
0.5 U.L.
0.25 U.L.
0.25 U.L.
0.25 U.L.
0.25 U.L.
5 (2.5) U.L.
5 (2.5) U.L.
CEP
CET
CP
PE
U / D
P0–P3
Q0–Q3
TC
计数使能并行(低电平有效)输入
计数使能涓流(低电平有效)输入
时钟脉冲(活动正边沿)输入
同时使能(低电平有效)输入
上下数控制输入
并行数据输入
FL IP- FL运算输出
终端计数(低电平有效)输出
0.5 U.L.
1.0 U.L.
0.5 U.L.
0.5 U.L.
0.5 U.L.
0.5 U.L.
10 U.L.
10 U.L.
逻辑符号
9
3
4
5
6
PE
1
7
10
2
U / D
CEP
CET
CP
P
0
P
1
P
2
P
3
TC
15
注意事项:
一。 1 TTL单位负载( U.L. ) = 40
A
HIGH / 1.6 mA低。
B 。输出低电平驱动因素是2.5 U.L.军用(54)和5 U.L.商业( 74 )
b.
温度范围。
Q
0
Q
1
Q
2
Q
3
14
13
12
11
V
= 16 PIN
CC
GND = 8 PIN
快速和LS TTL数据
5-302
SN54/74LS168
SN54/74LS169
DC特性在整个工作温度范围
(除非另有规定编)
范围
符号
VIH
VIL
VIK
VOH
参数
输入高电压
54
输入低电压
74
输入钳位二极管电压
54
输出高电压
74
54, 74
VOL
输出低电压
74
输入高电流
其他投入
CET输入
其他输入
CET输入
IIL
IOS
ICC
输入低电平电流
其他输入
CET输入
短路电流(注1 )
电源电流
– 20
0.35
0.5
20
40
0.1
0.2
– 0.4
– 0.8
– 100
34
V
A
2.7
3.5
0.25
0.4
V
V
2.5
– 0.65
3.5
0.8
– 1.5
V
V
民
2.0
0.7
V
典型值
最大
单位
V
测试条件
保证输入高电压
所有的输入
保证输入电压低的
所有的输入
VCC = MIN , IIN = - 18毫安
VCC = MIN , IOH = MAX , VIN = VIH
或每真值表VIL
IOL = 4.0毫安
IOL = 8.0毫安
VCC = VCC最小值,
VIN = VIL或VIH
每真值表
VCC = MAX , VIN = 2.7 V
IIH
mA
VCC = MAX , VIN = 7.0 V
mA
mA
mA
VCC = MAX , VIN = 0.4 V
VCC =最大
VCC =最大
注1:不超过一个输出应短于1时,也不会超过1秒。
功能说明
该SN54 / 74LS168和SN54 / 74LS169使用边沿
触发的D型触发器具有无约束
中的任一状态更改控制和数据输入信号
时钟。唯一的要求是,各种输入实现
至少一个建立时间的上升沿之前,所需的状态
时钟和保持有效的建议保持时间
此后。
并行加载操作的优先级高于其它
操作,如在模式选择表所示。当PE是
低,在P0的数据 - P3的输入端进入的触发器
在时钟的下一个上升沿。为了用于计数发生,
无论CEP和CET必须较低, PE必须为高电平。该
U / D输入,然后决定计数的方向。
终端计数( TC )输出通常是高和云
低,其前提是CET为低电平,当计数器达到零
在倒计时模式或达到15 ( 9对
SN54 / 74LS168 )在计数模式。在TC输出状态
不计数的函数实现并行( CEP)的输入电平。
该SN54 / 74LS168十进制计数器的TC输出还可以
为低电平,在非法状态11 , 13和15 ,这可以发生
当电源接通时,或通过并行加载。如果非法状态
发生时, SN54 / 74LS168将返回到合法
两项中的序列。因为在TC信号由来自
解码该触发器的状态,存在的可能性
解码尖峰TC 。由于这个原因,使用TC的作为
时钟信号不推荐。
模式选择表
PE
L
H
H
H
H
CEP
X
L
L
H
X
CET
X
L
L
X
H
U / D
X
H
L
X
X
在时钟上升沿行动
加载速率(Pn尺寸Qn )
计数(递增)
倒计时(递减)
没有变化(保持)
没有变化(保持)
H =高电压等级
L =低电压等级
X =非物质
快速和LS TTL数据
5-305
SN54/74LS168
SN54/74LS169
AC特性
( TA = 25℃ , VCC = 5.0 V)
范围
符号
FMAX
TPLH
的TPH1
TPLH
的TPH1
TPLH
的TPH1
TPLH
的TPH1
参数
最大时钟频率
传播延迟,
时钟TC
传播延迟,
钟以任何Q
传播延迟,
CET到TC
传播延迟,
U / D为TC
民
25
典型值
32
23
23
13
15
15
15
17
19
35
35
20
23
20
20
25
29
最大
单位
兆赫
ns
ns
ns
ns
VCC = 5.0 V
CL = 15 pF的
测试条件
AC设置要求
( TA = 25°C )
范围
符号
tW
ts
ts
ts
th
参数
时钟脉冲宽度
建立时间,
数据或启用
建立时间
PE
建立时间
U / D
保持时间
任何输入
民
25
20
25
30
0
典型值
最大
单位
ns
ns
ns
ns
ns
测试条件
VCC = 5.0 V
快速和LS TTL数据
5-306