BCD十进制计数器/
4位二进制计数器
该LS160A / 161A / 162A / 163A是高速4位同步减计数
ERS 。他们是边沿触发,同步预置和可级联
微星积木计数,内存寻址,分频和
其他应用程序。该LS160A和LS162A数模10 ( BCD) 。该
LS161A和LS163A数模16 (二进制)。
该LS160A和LS161A有一个异步主复位(清除)
输入的覆盖,并且是独立的,时钟和所有其他的控制
输入。该LS162A和LS163A有一个同步复位(清除)输入端,
覆盖所有其他的控制输入端,但仅在时钟上升沿有效
边缘。
BCD (模10 )
异步复位
同步复位
LS160A
LS162A
二进制(模16 )
LS161A
LS163A
SN54/74LS160A
SN54/74LS161A
SN54/74LS162A
SN54/74LS163A
BCD十进制计数器/
4位二进制计数器
小功率肖特基
后缀
陶瓷的
CASE 620-09
16
1
同步计数和加载
两个计数使能输入的高速同步扩张
终端计数完全解码
边沿触发的操作
35 MHz的典型计数率
ESD > 3500伏
连接图DIP
( TOP VIEW )
VCC
16
TC
15
Q0
14
Q1
13
Q2
12
Q3
11
CET
10
PE
9
16
1
SUF科幻X
塑料
案例648-08
注意:
该Flatpak版本
有相同的管脚
(连接图)为
双列直插式封装。
* MR的LS160A和LS161A
* SR的LS162A和LS163A
1
*R
2
CP
3
P0
4
P1
5
P2
6
P3
7
CEP
8
GND
16
1
后缀
SOIC
案例751B -03
订购信息
SN54LSXXXJ
SN74LSXXXN
SN74LSXXXD
陶瓷的
塑料
SOIC
引脚名称
PE
P0 – P3
CEP
CET
CP
MR
SR
Q0 – Q3
TC
同时使能(低电平有效)输入
并行输入
计数使能并行输入
计数使能涓流输入
时钟(高电平有效边沿)输入
主复位(低电平有效)输入
同步复位(低电平有效)输入
并行输出(注二)
终端计数输出(注二)
加载中
(注一)
高
1.0 U.L.
0.5 U.L.
0.5 U.L.
1.0 U.L.
0.5 U.L.
0.5 U.L.
1.0 U.L.
10 U.L.
10 U.L.
低
0.5 U.L.
0.25 U.L.
0.25 U.L.
0.5 U.L.
0.25 U.L.
0.25 U.L.
0.5 U.L.
5 (2.5) U.L.
5 (2.5) U.L.
逻辑符号
9
3
4
5
6
PE
7
10
2
CEP
CET
CP
*R
P0
P1
P2
P3
TC
15
Q0 Q1
Q2 Q3
注意事项:
一) 1 TTL单位负载( U.L. ) = 40
A
HIGH / 1.6 mA低。
B)输出低电平驱动因素是2.5 U.L.军用(54)和5 U.L.商业( 74 )
温度范围。
1
14
13
12
11
VCC = 16 PIN
GND = 8 PIN
* MR的LS160A和LS161A
* SR的LS162A和LS163A
快速和LS TTL数据
5-278
SN54/74LS160A
SN54/74LS161A
SN54/74LS162A
SN54/74LS163A
状态图
LS160A
LS162A
0
1
2
3
4
0
LS161A
LS163A
1
2
3
4
逻辑方程
计数使能CEP =
CET
PE
TC的LS160A & LS162A = CET
Q0
Q1
Q2
Q3
TC的LS161A & LS163A = CET
Q0
Q1
Q2
Q3
预置= PE
CP + (时钟上升沿)
复位= MR( LS160A & LS161A )
复位= SR
CP + (时钟上升沿)
RESET =
( LS162A & LS163A )
15
5
15
5
14
6
14
6
13
7
13
7
12
11
10
9
8
12
11
10
9
8
注意:
该LS160A和LS162A可预设任何状态,
但不会指望超越9.如果预先设定的状态10 , 11 ,
12,第13 ,第14,或15 ,它会返回到其正常的序列
内两个时钟脉冲。
功能说明
该LS160A / 161A / 162A / 163A的4位同步
与专柜同步并行启动(加载)功能。
计数器由四个边沿触发的D触发器用
相应的数据路由网络喂养D输入。所有
的Q输出的变化(除了由于异步
主复位在LS160A和LS161A )发生的结果,
和同步,低位的高过渡
时钟输入( CP ) 。只要建立时间要求
满足,有对任何没有特殊的定时或活性限制
模式控制或数据输入。
三个控制输入 - 并行使能( PE ) ,计数使能
并行( CEP)和计数使能涓流( CET ) - 选择
操作方式如下表中所示。伯爵
模式被激活时, CEP , CET和PE输入为高电平。
当PE为低电平时,计数器将同步加载
在低到从并行输入端进入的触发器的数据
时钟的高电平跳变。无论是CEP或CET可
用于抑制的计数序列。与PE挺胸,一
低电平或者在CEP或CET输入中的至少一个建立时间
之前低到高的时钟跳变会导致
现有的输出状态被保留。的中和特征
两个计数使能输入( CET
CEP )允许同步
级联,无需外部选通和无延迟准确
mulation位以上的数字或任何实际数量。
终端计数( TC )输出为高电平时计数
启用涓( CET )输入为高电平时,计数器在其
最大计数状态(华丽联合的BCD计数器,为HHHH
二进制计数器)。需要注意的是TC的完全解码和意志,
因此,只有一个计数状态为高电平。
该LS160A和LS162A模数10以下的一
二进制编码的十进制(BCD)的序列。他们产生TC
输出时CET输入为高电平时,计数器处于状态
9 (华丽联合) 。在这种状态下,他们以递增状态0 ( LLLL ) 。如果
装载有超过9码,他们回到自己的合法
二计数内序列,如在状态说明
图。美国10到15做
不
产生TC输出。
继在LS161A和LS163A数模16
二进制序列。他们产生TC时CET输入
高而计数器处于状态15 ( HHHH ) 。从该状态
他们以递增状态0 ( LLLL ) 。
在LS160A和LS161A的主复位( MR)是
异步的。当MR为低电平时,它会覆盖所有其他
输入条件和输出设置为低电平。 MR引脚应
永远敞开。如果不使用, MR引脚应连接
通过一个电阻连接到VCC时,或到一个门输出是
永久地设置到一个高逻辑电平。
的低电平有效的同步复位( SR )输入
LS162A和LS163A充当一个边沿触发的控制输入,
覆盖CET , CEP和PE ,并重新四个计数器
触发器在低到时钟的高电平跳变。这
简化了无竞争的逻辑控制复位设计
电路,例如,要同步后重置计数器
达到预定值。
模式选择表
* SR
L
H
H
H
H
PE
X
L
H
H
H
CET
X
X
H
L
X
CEP
X
X
H
X
L
在时钟上升沿行动(
复位(清)
加载速率(Pn
QN )
计数(递增)
没有变化(保持)
没有变化(保持)
)
*对于LS162A和
*LS163A
只。
H =高电压等级
L =低电压等级
X =无关
快速和LS TTL数据
5-279
SN54/74LS160A
SN54/74LS161A
SN54/74LS162A
SN54/74LS163A
保证工作范围
符号
VCC
TA
IOH
IOL
电源电压
工作环境温度范围
输出电流 - 高
输出电流 - 低
参数
54
74
54
74
54, 74
54
74
民
4.5
4.75
– 55
0
典型值
5.0
5.0
25
25
最大
5.5
5.25
125
70
– 0.4
4.0
8.0
单位
V
°C
mA
mA
LS160A和LS161A
DC特性在整个工作温度范围
(除非另有规定编)
范围
符号
VIH
VIL
VIK
VOH
参数
输入高电压
输入低电压
输入钳位二极管电压
输出高电压
54
74
54, 74
VOL
输出低电压
74
输入高电流
MR,数据, CEP ,时钟
PE , CET
MR,数据, CEP ,时钟
PE , CET
IIL
IOS
ICC
输入低电平电流
MR,数据, CEP ,时钟
PE , CET
短路电流(注1 )
电源电流
其中,输出高电平
其中,输出低电平
– 20
0.35
0.5
20
40
0.1
0.2
– 0.4
– 0.8
– 100
31
32
V
A
mA
2.5
2.7
54
74
– 0.65
3.5
3.5
0.25
0.4
民
2.0
0.7
0.8
– 1.5
V
V
V
V
典型值
最大
单位
V
V
测试条件
保证输入高电压
所有的输入
保证输入电压低的
所有的输入
VCC = MIN , IIN = - 18毫安
VCC = MIN , IOH = MAX , VIN = VIH
或每真值表VIL
IOL = 4.0毫安
IOL = 8.0毫安
VCC = VCC最小值,
VIN = VIL或VIH
每真值表
VCC = MAX , VIN = 2.7 V
VCC = MAX , VIN = 7.0 V
IIH
mA
mA
mA
VCC = MAX , VIN = 0.4 V
VCC =最大
VCC =最大
注1:不超过一个输出应在同一时间被短路,也不会超过1秒。
快速和LS TTL数据
5-280
SN54/74LS160A
SN54/74LS161A
SN54/74LS162A
SN54/74LS163A
LS162A和LS163A
DC特性在整个工作温度范围
(除非另有规定编)
范围
符号
VIH
VIL
VIK
VOH
参数
输入高电压
输入低电压
输入钳位二极管电压
输出高电压
54
74
54, 74
VOL
输出低电压
74
输入高电流
数据显示, CEP ,时钟
PE , CET , SR
数据显示, CEP ,时钟
PE , CET , SR
IIL
IOS
ICC
输入低电平电流
数据显示, CEP ,时钟, PE , SR
CET
短路电流(注1 )
电源电流
其中,输出高电平
其中,输出低电平
– 20
0.35
0.5
20
40
0.1
0.2
– 0.4
– 0.8
– 100
31
32
V
A
mA
2.5
2.7
54
74
– 0.65
3.5
3.5
0.25
0.4
民
2.0
0.7
0.8
– 1.5
V
V
V
V
典型值
最大
单位
V
V
测试条件
保证输入高电压
所有的输入
保证输入电压低的
所有的输入
VCC = MIN , IIN = - 18毫安
VCC = MIN , IOH = MAX , VIN = VIH
或每真值表VIL
IOL = 4.0毫安
IOL = 8.0毫安
VCC = VCC最小值,
VIN = VIL或VIH
每真值表
VCC = MAX , VIN = 2.7 V
VCC = MAX , VIN = 7.0 V
IIH
mA
mA
mA
VCC = MAX , VIN = 0.4 V
VCC =最大
VCC =最大
注1:不超过一个输出应在同一时间被短路,也不会超过1秒。
AC特性
( TA = 25°C )
范围
符号
FMAX
TPLH
的TPH1
TPLH
的TPH1
TPLH
的TPH1
的TPH1
参数
最大时钟频率
传播延迟
时钟TC
传播延迟
时钟到Q
传播延迟
CET到TC
MR或SR到Q
民
25
典型值
32
20
18
13
18
9.0
9.0
20
35
35
24
27
14
14
28
最大
单位
兆赫
ns
ns
ns
ns
VCC = 5.0 V
CL = 15 pF的
测试条件
快速和LS TTL数据
5-281
SN54/74LS160A
SN54/74LS161A
SN54/74LS162A
SN54/74LS163A
AC设置要求
( TA = 25°C )
范围
符号
TWCP
tW
ts
ts
th
th
TREC
* CEP , CET或DATA
参数
时钟脉冲宽度低
MR或SR脉冲宽度
建立时间,其他*
建立时间PE或SR
保持时间,数据
保持时间,其他
恢复时间MR到CP
民
25
20
20
25
3
0
15
典型值
最大
单位
ns
ns
ns
ns
ns
ns
ns
测试条件
VCC = 5.0 V
条款的德网络nition
设置时间(Ts ) - 被定义为所需的最小时间
为正确的逻辑电平之前是存在于逻辑输入
从低到高的顺序的时钟转变为recog-
的发布,并转移到输出端。
保持时间(日) - 被定义为最小的时间以下
从低到高的逻辑电平的时钟转变必须
保持在所述输入,以确保持续recog-
nition 。负的时间表明,正确的逻辑
电平之前,可以在时钟过渡到发布从低
高,但仍然可以识别。
恢复时间( TREC ) - 被定义为最小的时间重新
复位脉冲的结束与所述时钟跃迁之间quired
为了识别和传送灰从低到高
高数据的Q输出。
AC波形
总重量(H )
1.3 V
总重量(L)的
1.3 V
TPLH
1.3 V
其他条件:
PE = MR( SR ) = H
tW
MR
1.3 V
TREC
1.3 V
CP
的TPH1
其他条件:
PE = L
P0 = P1 = P2 = P3 = H
CP
的TPH1
Q
1.3 V
CEP = CET = H
Q0
Q1
Q2
Q3
1.3 V
图1.时钟到输出延迟,数
频率和时钟脉冲宽度
图2.主复位输出延迟,主复位
脉冲宽度和主复位恢复时间
快速和LS TTL数据
5-282
BCD十进制计数器/
4位二进制计数器
该LS160A / 161A / 162A / 163A是高速4位同步减计数
ERS 。他们是边沿触发,同步预置和可级联
微星积木计数,内存寻址,分频和
其他应用程序。该LS160A和LS162A数模10 ( BCD) 。该
LS161A和LS163A数模16 (二进制)。
该LS160A和LS161A有一个异步主复位(清除)
输入的覆盖,并且是独立的,时钟和所有其他的控制
输入。该LS162A和LS163A有一个同步复位(清除)输入端,
覆盖所有其他的控制输入端,但仅在时钟上升沿有效
边缘。
BCD (模10 )
异步复位
同步复位
LS160A
LS162A
二进制(模16 )
LS161A
LS163A
SN54/74LS160A
SN54/74LS161A
SN54/74LS162A
SN54/74LS163A
BCD十进制计数器/
4位二进制计数器
小功率肖特基
后缀
陶瓷的
CASE 620-09
16
1
同步计数和加载
两个计数使能输入的高速同步扩张
终端计数完全解码
边沿触发的操作
35 MHz的典型计数率
ESD > 3500伏
连接图DIP
( TOP VIEW )
VCC
16
TC
15
Q0
14
Q1
13
Q2
12
Q3
11
CET
10
PE
9
注意:
该Flatpak版本
有相同的管脚
(连接图)为
双列直插式封装。
* MR的LS160A和LS161A
* SR的LS162A和LS163A
16
1
SUF科幻X
塑料
案例648-08
16
1
后缀
SOIC
案例751B -03
订购信息
SN54LSXXXJ
SN74LSXXXN
SN74LSXXXD
陶瓷的
塑料
SOIC
1
*R
2
CP
3
P0
4
P1
5
P2
6
P3
8
7
CEP GND
引脚名称
PE
P0 – P3
CEP
CET
CP
MR
SR
Q0 – Q3
TC
同时使能(低电平有效)输入
并行输入
计数使能并行输入
计数使能涓流输入
时钟(高电平有效边沿)输入
主复位(低电平有效)输入
同步复位(低电平有效)输入
并行输出(注二)
终端计数输出(注二)
加载中
(注一)
高
1.0 U.L.
0.5 U.L.
0.5 U.L.
1.0 U.L.
0.5 U.L.
0.5 U.L.
1.0 U.L.
10 U.L.
10 U.L.
低
0.5 U.L.
0.25 U.L.
0.25 U.L.
0.5 U.L.
0.25 U.L.
0.25 U.L.
0.5 U.L.
5 (2.5) U.L.
5 (2.5) U.L.
逻辑符号
9
3
4
5
6
7
10
2
PE P0 P1 P2 P3
CEP
CET
CP
TC
15
* R Q0 Q1,Q2, Q3
注意事项:
一) 1 TTL单位负载( U.L. ) = 40
A
HIGH / 1.6 mA低。
B)输出低电平驱动因素是2.5 U.L.军用(54)和5 U.L.商业( 74 )
温度范围。
1 14 13 12 11
VCC = 16 PIN
GND = 8 PIN
* MR的LS160A和LS161A
* SR的LS162A和LS163A
快速和LS TTL数据
5-1
SN54/74LS160A
SN54/74LS161A
SN54/74LS162A
SN54/74LS163A
状态图
LS160A
LS162A
0
1
2
3
4
0
LS161A
LS163A
逻辑方程
1
2
3
4
15
5
15
5
14
6
14
6
计数使能CEP =
CET
PE
TC的LS160A & LS162A = CET
Q0
Q1
Q2
Q3
TC的LS161A & LS163A = CET
Q0
Q1
Q2
Q3
预置= PE
CP + (时钟上升沿)
复位= MR( LS160A & LS161A )
复位= SR
CP + (时钟上升沿)
RESET =
( LS162A & LS163A )
13
7
13
7
12
11
10
9
8
12
11
10
9
8
注意:
该LS160A和LS162A可预设任何状态,
但不会指望超越9.如果预先设定的状态10 , 11 ,
12,第13 ,第14,或15 ,它会返回到其正常的序列
内两个时钟脉冲。
功能说明
该LS160A / 161A / 162A / 163A的4位同步
与专柜同步并行启动(加载)功能。
计数器由四个边沿触发的D触发器用
相应的数据路由网络喂养D输入。所有
的Q输出的变化(除了由于异步
主复位在LS160A和LS161A )发生的结果,
和同步,低位的高过渡
时钟输入( CP ) 。只要建立时间要求
满足,有对任何没有特殊的定时或活性限制
模式控制或数据输入。
三个控制输入 - 并行使能( PE ) ,计数使能
并行( CEP)和计数使能涓流( CET ) - 选择
操作方式如下表中所示。伯爵
模式被激活时, CEP , CET和PE输入为高电平。
当PE为低电平时,计数器将同步加载
在低到从并行输入端进入的触发器的数据
时钟的高电平跳变。无论是CEP或CET可
用于抑制的计数序列。与PE挺胸,一
低电平或者在CEP或CET输入中的至少一个建立时间
之前低到高的时钟跳变会导致
现有的输出状态被保留。的中和特征
两个计数使能输入( CET
CEP )允许同步
级联,无需外部选通和无延迟准确
mulation位以上的数字或任何实际数量。
终端计数( TC )输出为高电平时计数
启用涓( CET )输入为高电平时,计数器在其
最大计数状态(华丽联合的BCD计数器,为HHHH
二进制计数器)。需要注意的是TC的完全解码和意志,
因此,只有一个计数状态为高电平。
该LS160A和LS162A模数10以下的一
二进制编码的十进制(BCD)的序列。他们产生TC
输出时CET输入为高电平时,计数器处于状态
9 (华丽联合) 。在这种状态下,他们以递增状态0 ( LLLL ) 。如果
装载有超过9码,他们回到自己的合法
二计数内序列,如在状态说明
图。美国10到15做
不
产生TC输出。
继在LS161A和LS163A数模16
二进制序列。他们产生TC时CET输入
高而计数器处于状态15 ( HHHH ) 。从该状态
他们以递增状态0 ( LLLL ) 。
在LS160A和LS161A的主复位( MR)是
异步的。当MR为低电平时,它会覆盖所有其他
输入条件和输出设置为低电平。 MR引脚应
永远敞开。如果不使用, MR引脚应连接
通过一个电阻连接到VCC时,或到一个门输出是
永久地设置到一个高逻辑电平。
的低电平有效的同步复位( SR )输入
LS162A和LS163A充当一个边沿触发的控制输入,
覆盖CET , CEP和PE ,并重新四个计数器
触发器在低到时钟的高电平跳变。这
简化了无竞争的逻辑控制复位设计
电路,例如,要同步后重置计数器
达到预定值。
模式选择表
* SR
L
H
H
H
H
PE
X
L
H
H
H
CET
X
X
H
L
X
CEP
X
X
H
X
L
在时钟上升沿行动(
复位(清)
加载速率(Pn
→
QN )
计数(递增)
没有变化(保持)
没有变化(保持)
)
*对于LS162A和
*LS163A
只。
H =高电压等级
L =低电压等级
X =无关
快速和LS TTL数据
5-2
SN54/74LS160A
SN54/74LS161A
SN54/74LS162A
SN54/74LS163A
保证工作范围
符号
VCC
TA
IOH
IOL
电源电压
工作环境温度范围
输出电流 - 高
输出电流 - 低
参数
54
74
54
74
54, 74
54
74
民
4.5
4.75
– 55
0
典型值
5.0
5.0
25
25
最大
5.5
5.25
125
70
– 0.4
4.0
8.0
单位
V
°C
mA
mA
LS160A和LS161A
DC特性在整个工作温度范围
(除非另有规定编)
范围
符号
S B升
VIH
VIL
VIK
VOH
参数
P
输入高电压
输入低电压
输入钳位二极管电压
输出高电压
54
74
54, 74
VOL
输出低电压
74
输入高电流
MR,数据, CEP ,时钟
PE , CET
MR,数据, CEP ,时钟
PE , CET
IIL
IOS
ICC
输入低电平电流
MR,数据, CEP ,时钟
PE , CET
短路电流(注1 )
电源电流
其中,输出高电平
其中,输出低电平
– 20
0.35
0.5
20
40
0.1
0.2
– 0.4
– 0.8
– 100
31
32
V
A
mA
2.5
2.7
54
74
– 0.65
3.5
3.5
0.25
0.4
民
2.0
0.7
0.8
– 1.5
V
V
V
V
典型值
最大
单位
U I
V
V
试验C迪我
T
条件
保证输入高电压
所有的输入
保证输入电压低的
p
g
所有的输入
VCC = MIN , IIN = - 18毫安
VCC = MIN , IOH = MAX , VIN = VIH
,
,
或每真值表VIL
IOL = 4.0毫安
IOL = 8.0毫安
VCC = VCC最小值,
VIN = VIL或VIH
每真值表
VCC = MAX , VIN = 2.7 V
VCC = MAX , VIN = 7.0 V
IIH
mA
mA
mA
VCC = MAX , VIN = 0.4 V
VCC =最大
VCC =最大
注1:不超过一个输出应在同一时间被短路,也不会超过1秒。
快速和LS TTL数据
5-3
SN54/74LS160A
SN54/74LS161A
SN54/74LS162A
SN54/74LS163A
LS162A和LS163A
DC特性在整个工作温度范围
(除非另有规定编)
范围
符号
S B升
VIH
VIL
VIK
VOH
参数
P
输入高电压
输入低电压
输入钳位二极管电压
输出高电压
54
74
54, 74
VOL
输出低电压
74
输入高电流
数据显示, CEP ,时钟
PE , CET , SR
数据显示, CEP ,时钟
PE , CET , SR
IIL
IOS
ICC
输入低电平电流
数据显示, CEP ,时钟, PE , SR
CET
短路电流(注1 )
电源电流
其中,输出高电平
其中,输出低电平
– 20
0.35
0.5
20
40
0.1
0.2
– 0.4
– 0.8
– 100
31
32
V
A
mA
2.5
2.7
54
74
– 0.65
3.5
3.5
0.25
0.4
民
2.0
0.7
0.8
– 1.5
V
V
V
V
典型值
最大
单位
U I
V
V
试验C迪我
T
条件
保证输入高电压
所有的输入
保证输入电压低的
p
g
所有的输入
VCC = MIN , IIN = - 18毫安
,
,
VCC = MIN , IOH = MAX , VIN = VIH
或每真值表VIL
IOL = 4.0毫安
IOL = 8.0毫安
VCC = VCC最小值,
VIN = VIL或VIH
每真值表
VCC = MAX , VIN = 2.7 V
VCC = MAX , VIN = 7.0 V
IIH
mA
mA
mA
VCC = MAX , VIN = 0.4 V
VCC =最大
VCC =最大
注1:不超过一个输出应在同一时间被短路,也不会超过1秒。
AC特性
( TA = 25°C )
范围
符号
S B升
FMAX
TPLH
的TPH1
TPLH
的TPH1
TPLH
的TPH1
的TPH1
参数
P
最大时钟频率
传播延迟
时钟TC
传播延迟
时钟到Q
传播延迟
CET到TC
MR或SR到Q
民
25
典型值
32
20
18
13
18
9.0
9.0
20
35
35
24
27
14
14
28
最大
单位
U I
兆赫
ns
ns
ns
ns
VCC = 5.0 V
50
CL = 15 pF的
试验C迪我
T
条件
快速和LS TTL数据
5-4
SN54/74LS160A
SN54/74LS161A
SN54/74LS162A
SN54/74LS163A
AC设置要求
( TA = 25°C )
范围
符号
S B升
TWCP
tW
ts
ts
th
th
TREC
* CEP , CET或DATA
参数
P
时钟脉冲宽度低
MR或SR脉冲宽度
建立时间,其他*
建立时间PE或SR
保持时间,数据
保持时间,其他
恢复时间MR到CP
民
25
20
20
25
3
0
15
典型值
最大
单位
U I
ns
ns
ns
ns
ns
ns
ns
试验C迪我
T
条件
VCC = 5.0 V
50
条款的德网络nition
设置时间(Ts ) - 被定义为所需的最小时间
为正确的逻辑电平之前是存在于逻辑输入
从低到高的顺序的时钟转变为recog-
的发布,并转移到输出端。
保持时间(日) - 被定义为最小的时间以下
从低到高的逻辑电平的时钟转变必须
保持在所述输入,以确保持续recog-
nition 。负的时间表明,正确的逻辑
电平之前,可以在时钟过渡到发布从低
高,但仍然可以识别。
恢复时间( TREC ) - 被定义为最小的时间重新
复位脉冲的结束与所述时钟跃迁之间quired
为了识别和传送灰从低到高
高数据的Q输出。
AC波形
总重量(H )
CP
1.3 V
的TPH1
Q
1.3 V
总重量(L)的
1.3 V
TPLH
1.3 V
其他条件:
PE = MR( SR ) = H
CEP = CET = H
MR
1.3 V
tW
TREC
1.3 V
其他条件:
PE = L
P0 = P1 = P2 = P3 = H
CP
Q0
Q1
Q2
Q3
的TPH1
1.3 V
图1.时钟到输出延迟,数
频率和时钟脉冲宽度
图2.主复位输出延迟,主复位
脉冲宽度和主复位恢复时间
快速和LS TTL数据
5-5