SL75232
线路驱动器/接收器
描述
该SL75232N , SL75232D是单片器件
包含3个独立驱动器和接收器5 。这些都是
设计日期终端设备之间的接口
作为旨在通过EIA- 232 -D最新的通讯设备。
特点
符合标准EIA - 232 -D ( RS - 232 -C的修订版)
DRIVERS
- 限流输出
10毫安典型
- 关闭电源输出阻抗
300
民
- 压摆率控制由负载电容
- 灵活的电源电压范围
- 输入兼容大多数TTL和DTL电路
接收机
- 输入电阻
3 kΩ至7千欧
- 输入信号范围
±
30 V
- 内置输入迟滞(双阈值)
20 DIP / SO20 : IS- 001AD ( SL75232N ) / IS - 013A
(SL75232D)
框图
V
C C +
1
20
V
CC
RA1
2
19
RY1
RA2
3
18
RY2
RA3
4
17
RY3
DY1
5
16
DA1
DY2
6
15
DA2
RA4
7
14
RY4
DY3
8
13
DA3
RA5
9
12
RY5
V
C C -
10
11
GND
IL75232N , IL75232D
引脚说明
名字
V
CC+
DA1
DA2
DA3
V
CC
RA1
RA2
RA3
RA4
RA5
针无
1
16
15
13
20
2
3
4
7
9
功能
驱动部分供应+
名字
V
CC-
DY1
DY2
DY3
GND
RY1
RY2
RY3
RY4
RY5
针无
10
5
6
8
11
19
18
17
14
12
功能
驱动部分供应 -
驱动器输出
地
驱动器输入
接收器部分供应
接收器输入
接收器输出
SLS
系统逻辑
半导体
SL75232
电源关闭
V
O
= -2V至2V
驱动开关特性
V
CC+
= 9V, V
CC-
= -9V牛逼
A
= 25
O
C
符号
t
PLH
t
PHL
t
TLH
t
THL
t
TLH
t
THL
参数
传播延迟时间,
由低到高层次的输出
传播延迟时间,
高 - 到 - 低-Level输出
过渡时间,
低到高电平输出*
过渡时间,
高 - 到 - 低-Level输出*
过渡时间,
由低到高级别输出**
过渡时间,
高至低-Level输出**
测试条件
RL = 3 kΩ的
CL = 15
F
见图1
民
最大
500
175
100
75
单位
ns
ns
ns
ns
s
s
RL = 3 kΩ至7千欧
CL = 2500
ρF
见图1
2.5
( TIP )
3.0
( TIP )
* - 测得10 %和90%点的输出波形之间的
** -
测量+ 3V和-3V点上的输出波形之间( EIA- 232 -D条件)
接收器部分
符号
VT +
VT-
V
OH
参数
正向
阈值电压
负向
阈值电压
高电平输出
电压
低电平输出电压
高层次的输入电流
低电平输入电流
短路
输出电流
测试条件
民
1.75
0.75
V
I
= 0.75V ,我
OL
=-0.5mA
输入开路,
I
OL
= -0.5毫安
V
I
= 3V ,我
OL
= 10毫安
V
I
= 25V
V
I
= 3V
V
I
= -25V
V
I
= -3V
2.6
2.6
最大
2.25
1.25
5
5
0.45
8.3
-8.3
-3
( TIP )
单位
V
V
V
V
OL
I
IH
I
IL
I
OS
3.6
0.43
-3.6
-0.43
V
mA
mA
mA
接收器开关特性
V
CC
= 5V
符号
t
PLH
t
PHL
t
TLH
参数
传播延迟时间,
由低到高层次的输出
传播延迟时间,
高 - 到 - 低-Level输出
过渡时间,
由低到高层次的输出
测试条件
C
L
= 15
ρF
R
L
= 3.9 k
C
L
= 15
ρF
R
L
= 390 k
C
L
= 15
ρF
R
L
= 3.9 k
民
最大
190
60
175
单位
ns
ns
ns
系统逻辑
半导体
SLS