REJ09B0273-0500
修改列表可以直接查看
点击标题页。
此次修订的列表总结的地方
修改和补充。细节应该永远
通过参考相关的文本进行检查。
32
SH7050集团, SH7050F - ZTAT ,
SH7051F-ZTAT
硬件手册
瑞萨32位RISC单片机
SuperH RISC engine族/ SH7050系列
HD6437050
HD64F7050
HD64F7051
修订版5.00
修订日期: 2006年1月6日
保持安全第一在你的电路设计!
1.瑞萨科技公司提出的最大的努力使半导体产品更好,
更可靠的,但总有麻烦可能会与他们发生的可能性。麻烦
半导体可能导致人身伤害,火灾或财产损失。
记得让你的电路设计时,充分考虑到安全性给予,用适当的
例如(i )替代的布置,辅助电路,(ⅱ)使用不易燃的材料或措施
(三)预防对任何故障或事故。
对于这些材料的注意事项
1.这些材料的目的是作为一个参考,帮助我们的客户在瑞萨的选择
科技公司的产品最适合客户的应用;不传达任何许可
在任何知识产权或任何其他权利,属于瑞萨科技公司或
第三方。
2.瑞萨科技公司承担任何三阶的任何损失承担任何责任或侵权
党的权利,对原产于使用任何产品数据,图,表,程序,算法,或
这些材料所含的电路应用实例。
3.包含在这些资料,包括产品数据,图,表,程序和所有信息
算法代表了在发布这些材料的时间对产品的信息,并
主题由瑞萨科技公司,恕不另行通知更改由于产品改进或
其他原因。因此,建议客户联系瑞萨科技公司或
经授权的瑞萨科技产品分销商的最新产品信息
在购买之前,这里所列的产品。
这里描述的信息可能包含技术错误或印刷错误。
瑞萨科技公司不承担任何损失,责任概不负责,或其他损失上升
从这些不准确或错误。
另请注意公布的瑞萨科技公司通过各种方式的信息,
包括瑞萨科技半导体公司主页( http://www.renesas.com ) 。
4.当使用任何包含在这些资料,包括产品数据的部分或全部信息,
图,表,程序和算法,请您务必在评估所有信息作为一个整体
使得系统在信息和产品的适用性作出最后决定之前。瑞萨
科技公司不承担任何损失,责任或其他损失所产生的任何责任
此处包含的信息。
5.瑞萨科技半导体产品并非设计或制造用于设备或
系统,是在何种情况下人类的生活可能是危在旦夕使用。请联系
瑞萨科技公司或授权的瑞萨科技产品经销商时
考虑到产品的本文中的任何特定的目的,例如装置或使用
系统运输,车辆,医疗,航空航天,核能,或海底中继器的使用。
6.瑞萨科技公司的事先书面批准,不得翻印或再现
全部或部分这些物料。
7.如果这些产品或技术受日本出口管制的限制,他们必须
日本政府根据许可证出口,不能进口到一个国家
超过批准的其他目的地。
任何转移或再出口违反出口管制法律和日本及/或规例
被禁止的目的国。
8.请与瑞萨科技公司对这些材料或产品的进一步详细信息
包含在其中。
XX的版本5.00 2006年1月6日第二页
前言
该SH7050系列( SH7050 , SH7051 )是一款单芯片RISC微控制器,集成了
采用瑞萨原创体系结构所需的外围功能的RISC CPU内核
系统配置。
该CPU具有RISC型指令集。大多数指令可以在一个国家执行( 1
系统时钟周期),这大大提高了指令执行速度。此外,在32位
内部结构增强了数据处理能力。与该CPU,它已成为可能
组装低成本,高性能/高功能的系统,甚至应用到如
实时控制,这可能不是先前由于微控制器来处理他们的
高速处理的要求。
此外, SH7050系列包括片上需要同步的外设功能
配置,如大容量的ROM和RAM ,一个直接存储器存取控制器
(DMAC) ,定时器,串行通信接口(SCI ) , A / D转换,中断控制器
( INTC )和I / O端口。
ROM和SRAM可通过外部存储器存取支持装置被直接连接
功能,极大地降低了系统成本。
有片上ROM版本:屏蔽ROM和闪存。该闪存可
用支持SH7050系列编程的编程器,并且也可以是
编程和软件擦除。
这种硬件手册描述了SH7050系列硬件。参考编程手册
对于指令集的详细描述。
相关手册
SH7050系列说明书
SH-1 / SH -2 / SH- DSP的软件手册
(文档编号REJ09B0171-0500O )
请咨询您的瑞萨销售代表开发环境系统的细节。
XX的版本5.00 2006年1月6日第iii页
主要的修订此版
项
所有
页面
修订(见手册详细)
日立,日立制作所,日立半导体,和所有参考文献
日立等品牌名称变更为瑞萨科技公司
由于封装代码的变化而变化。
FP-168B
→
PRQP0168JA-A
2.3.3指令
格式
表2.9
指令格式
35
表修订
指令格式
D格式
15
xxxx
xxxx
dddd
dddd
0
来源
操作数
—
目的地
操作数
DDDDDDDD :PC
相对的
D12格式
15
xxxx
dddd
dddd
dddd
0
—
dddddddddddd:
相对于PC
13.2.8比特率
寄存器( BRR )
385
修订说明
同步模式:
N=
φ
8
×
2
2n1
×
B
×
10
6
1
22.2 DC
特征
表22.2 DC
特征
655
表修订
项
参考
动力
供应
当前
针
在A / D
转变
符号
AI
REF
民
—
典型值
1.0
最大
5
单位
mA
表22.3
允许输出
当前值
656
表修订
项
输出低电平容许电流(每针)
符号
I
OL
民
—
典型值
—
最大
8.0
单位
mA
注:为了确保LSI的可靠性,不超过该表中列出的输出值。
牧师5.00 2006年1月6日第XX诉