半导体
SD60C31 / P , SD60C51 / P
CMOS单组分8位微
描述
该AUK 60C31 / P 60C51 / P是制造为AUK一个高性能微控制器
高密度CMOS技术。该AUK CMOS技术结合了高速
MOS的密度特性与CMOS的低功耗特性。
在60C51中含有4K ×8 ROM ,一个128× 8的RAM , 32个I / O口线, 2个16位计数器/定时器,
五源,两个优先级嵌套中断结构,对于任一多一个串行I / O端口
处理器通信, I / O扩展或全双工UART和片上振荡器和
时钟电路。
此外,该装置具有的功率减少空闲模式两种软件可选模式
和掉电模式。在空闲模式下冻结CPU而RAM ,定时器,
串行口和中断系统继续工作。
特点
8位CPU用于控制应用进行了优化。
功率控制模式。
引脚对引脚与Intel的80C51 / 80C31兼容。
60C51低功耗可编程掩膜ROM
只有60C31低功耗CPU
64K程序存储空间,数据存储空间
32K可编程I / O线。
两个16位定时器/计数器
高性能的CMOS工艺。
5个中断源。
2级可编程串行端口
3.5 12MHz的@ 5V ± 20 %
订购信息
型号
SD60C31
SD60C51
记号
SD60C31
SD60C51
封装代码
PLCC44
PLCC44
型号
SD60C31P
SD60C51P
记号
SD60C31
SD60C51
封装代码
DIP40
DIP40
外形尺寸
40
0 .6 95
0 .6 85
0 .6 56
0 .6 50
(1 7.6 53 )
(1 7.3 99 )
(1 6.6 62 )
(1 6.5 10 )
0.042(1.067) 45
0.048 (1.219)
单位:
21
mm
13.4
±
0.2
1 5.24
0.695 (17.653)
0.685 (17.399)
0.656 (16.662)
0.650 (16.510)
1
20
50.7 ±0. 2
±
MIN 0.020 ( 0.508 )
飞机座位
基面
0.5分钟
0 .0 50 (1 .27 0)
4. 5
±
0.3
0.180 (4.572)
0.165 (4.191)
0.120 (3.048)
0.090 (2.286)
0 .6 30 (16 .0 02 )
0 .5 90 (14 .9 06 )
1.2 2T YP
2 .5 4
1. 4
±
0. 1
0. 5
±
0. 1
PLCC44
DIP40
KSI-W001-000
3.5
±
0.3
0.2 5
15毫安
X
o
1
SD60C31 / P SD60C51 / P
绝对最大额定值
特征
在偏置环境温度
储存温度
任何引脚到VSS的电压
我最大
OL
每个I / O引脚
功耗
等级
0 ~+70
-65 ~ +150
-0.5 VCC + 0.5
15
1
单位
°C
°C
V
瓦
框图
外
中断
打断
控制
4K
只读存储器
SFR
128
内存
定时器1
定时器0
计数器
输入
中央处理器
OSC
公共汽车
控制
四个I / O端口
串行
PORT
TXD
P0
P2
P1
P3
RXD
地址/数据
- F
科幻gure
M C 6 0 C 5 1 B LO 杀敌IA克RA米 -
IG ü - [R E D
60C51L框图
描述
该AUK 60C31 / P 60C51 / P是制造为AUK一个高性能微控制器
高密度CMOS技术。该AUK CMOS技术结合了高速
MOS的密度特性与CMOS的低功耗特性。
在60C51中含有4K × 8 ROM ,一个128× 8的RAM , 32I / O线, 2个16位计数器/次,
对于任一多五源,两个优先级嵌套中断结构,串行I / O端口
处理器通信, I / O扩展或全双工UART和片上振荡器和
时钟circuists 。
此外,该装置具有的功率减少空闲模式丝束软件可选择的模式
和省电模式。在空闲模式下冻结CPU而RAM ,时间序列
口和中断系统继续工作。
KSI-W001-000
2
SD60C31 / P SD60C51 / P
引脚配置
T2EX/P1.1
P1.2
P1.3
P1.4
P1.5
P1.6
P1.7
RST
RxD/P3.0
TxD/P3.1
INT0/P3.2
INT1/P3.3
T0/P3.4
T1/P3.5
WR/P3.6
RD/P3.7
XTAL2
XTAL1
V
SS
2
3
4
5
6
7
8
9
10
11
12
13
14
15
16
17
18
19
20
39
38
37
36
35
34
33
32
P0.0/AD0
P0.1/AD1
P0.2/AD2
P0.3/AD3
P0.4/AD4
P0.5/AD5
P0.6/AD6
P0.7/AD7
EA / V
P P
ALE / PROG
PSEN
P2.7/A15
P2.6/A14
P2.5/A13
P2.4/A12
P2.3/A11
P2.2/A10
P2.1/A9
P2.0/A8
P1.5
P1.6
P1.7
RST
RxD/P3.0
NC
TxD/3.1
INT0/P3.2
INT1/P3.3
T0/P3.4
T1/P3.5
7
8
9
10
11
12
13
14
15
16
17
44
43
42
41
40
6
5
4
3
2
1
P1.4
P1.3
P1.2
P1.1/T2EX
P1.0/T2
NC
V
CC
P0.0/AD0
P0.1/AD1
P0.2/AD2
P0.3/AD3
T2/P1.0
1
40
V
CC
39
38
37
36
35
40DIP
DIP40
31
30
29
28
27
26
25
24
23
22
21
44PLCC
PLCC44
34
33
32
31
30
29
P0.4/AD4
P0.5/AD5
P0.6/AD6
P0.7/AD7
EA / V
PP
NC
ALE / PROG
PSEN
P2.7/A15
P2.6/A14
P2.5/A13
21
22
24
25
18
19
20
23
26
27
引脚说明
V
CC
:引脚40 ( DIP40 ) , PIN 44 ( PLCC44 )
在正常,空闲和掉电操作电源电压。
V
SS
:引脚20 ( DIP40 ) , PIN 22 ( PLCC44 )
电路接地。
端口0
:引脚32 39 ( DIP40 ) , PIN 36 43 ( PLCC44 )
P0口是一个8位漏极开路双向I / O口。
P0口具有1的
写入到它们漂浮,并在该状态下,可作为高阻抗输入。
P0口也时访问多路复用低位地址和数据总线
外部程序和数据存储器。
在这种应用中,它使用强大的内部上拉电阻发光1级的时候。
KSI-W001-000
WR/P3.6
RD/P3.7
XTAL2
XTAL1
V
SS
NC
A8/P2.0
A9/P2.1
A10/P2.2
A11/P2.3
A12/P2.4
28
3
SD60C31 / P SD60C51 / P
引脚说明(续)
端口1
:引脚1 8 ( DIP40 ) ,PIN 2 9 ( PLCC44 )
端口1是一个8位双向I / O和内部上拉电阻的端口。
P1口具有1的写入它们的拉高由内部上拉,
并在这
状态可以被用作输入。作为输入使用时, P1口是外部
被拉低时将输出由于内部上拉电阻的电流。
端口2
:引脚21 28 ( DIP40 ) ,引脚24 31 ( PLCC44 )
端口2是一个8位双向I / O和内部上拉电阻的端口。 P2口有
1的写入它们的拉高由内部上拉,并在该状态下可以
被用作输入。作为输入使用时, P2口被外部拉低的意志
因为内部上拉电阻的电流源。
端口2在从外部程序取发出的高位地址字节
存储器,并在使用16位地址的外部数据存储器的访问
( MOVX @ DPTR ) 。在此应用中它发射时使用强大的内部上拉
1's.
在使用8位地址外部数据存储器访问( MOVX @
RI) ,端口2发出的P2特殊功能寄存器的内容
端口3
:引脚10 17 ( DIP40 ) , PIN 13 19 ( PLCC44 )
端口3是一个8位双向I / O和内部上拉电阻的端口。 P3口有
1的写入它们的拉高由内部上拉,并在该状态下可以
被用作输入。作为输入使用时, P3口被外部拉低的意志
由于上拉电阻的电流。
端口3也可以用的MCS- 51系列的各种特殊功能的功能,
列举如下:
端口引脚
P3.0
P3.1
P3.2
P3.3
P3.4
P3.5
P3.6
P3.7
PIN号
10
11
12
13
14
15
16
17
备用功能
RXD (串行输入端口)
TXD (串行输出端口)
INT0 (外部中断0 )
INT1 (外部中断1 )
T0 (定时器0外部输入)
T1(定时器1外部输入)
WR (外部数据存储器写选通)
RD (外部数据存储器读选通)
RST
:引脚9 ( DIP40 ) , PIN 10 ( PLCC44 )
复位输入。高该引脚上出现两个机器周期,而振荡器
运行重置设备。
内部扩散电阻到V
SS
允许电
KSI-W001-000
4
复位只使用一个外部电容V
CC
.
SD60C31 / P SD60C51 / P
引脚说明(续)
ALE
:引脚30 ( DIP40 ) , PIN 33 ( PLCC44 )
地址锁存使能输出脉冲时锁存地址的低字节
访问外部存储器。
在正常操作ALE以1/6的振荡频率,以恒定速率,
并可以用于对时钟使用外部定时。
注:但是,一个ALE脉冲在每次访问外部数据跳过
内存。
如果需要的话, ALE操作可以通过设置的SFR的位置8EH位0被禁用。
同位设置,只有在MOVX指令ALE激活。否则,销
被微弱拉高。
PSEN :引脚29 ( DIP40 ) ,引脚32 ( PLCC44 )
程序存储允许的读选通外部程序存储器。
当
60C51执行外部程序存储器代码, PSEN被激活两次
每个机器周期,所不同的是2的PSEN激活过程中的每个都被跳过
访问外部数据存储器。 PSEN期间从内部取未激活
程序存储器。
EA
:引脚31 ( DIP40 ) , PIN 35 ( PLCC44 )
外部访问允许。
FFFFH 。
如果EA绑到V
CC
该装置从内部程序存储器执行,除非
程序计数器包含一个地址超过0FFFH更大。
XTAL1 :引脚19 ( DIP40 ) ,引脚21 ( PLCC44 )
输入到振荡器反相放大器和输入到内部时钟发生器
电路。
NC
: PIN1 , 12 , 23 , 34 ( PLCC44 )
非连接引脚。
XTAL2 :引脚18 ( DIP40 ) ,引脚20 ( PLCC44 )
振荡器反相放大器的输出ER
EA必须到V
SS
为了使该装置
获取外部程序存储器位置的代码开始0000H高达
KSI-W001-000
5
半导体
SD60C31 / P , SD60C51 / P
CMOS单组分8位微
描述
该AUK 60C31 / P 60C51 / P是制造为AUK一个高性能微控制器
高密度CMOS技术。该AUK CMOS技术结合了高速
MOS的密度特性与CMOS的低功耗特性。
在60C51中含有4K ×8 ROM ,一个128× 8的RAM , 32个I / O口线, 2个16位计数器/定时器,
五源,两个优先级嵌套中断结构,对于任一多一个串行I / O端口
处理器通信, I / O扩展或全双工UART和片上振荡器和
时钟电路。
此外,该装置具有的功率减少空闲模式两种软件可选模式
和掉电模式。在空闲模式下冻结CPU而RAM ,定时器,
串行口和中断系统继续工作。
特点
8位CPU用于控制应用进行了优化。
功率控制模式。
引脚对引脚与Intel的80C51 / 80C31兼容。
60C51低功耗可编程掩膜ROM
只有60C31低功耗CPU
64K程序存储空间,数据存储空间
32K可编程I / O线。
两个16位定时器/计数器
高性能的CMOS工艺。
5个中断源。
2级可编程串行端口
3.5 12MHz的@ 5V ± 20 %
订购信息
型号
SD60C31
SD60C51
记号
SD60C31
SD60C51
封装代码
PLCC44
PLCC44
型号
SD60C31P
SD60C51P
记号
SD60C31
SD60C51
封装代码
DIP40
DIP40
外形尺寸
40
0 .6 95
0 .6 85
0 .6 56
0 .6 50
(1 7.6 53 )
(1 7.3 99 )
(1 6.6 62 )
(1 6.5 10 )
0.042(1.067) 45
0.048 (1.219)
单位:
21
mm
13.4
±
0.2
1 5.24
0.695 (17.653)
0.685 (17.399)
0.656 (16.662)
0.650 (16.510)
1
20
50.7 ±0. 2
±
MIN 0.020 ( 0.508 )
飞机座位
基面
0.5分钟
0 .0 50 (1 .27 0)
4. 5
±
0.3
0.180 (4.572)
0.165 (4.191)
0.120 (3.048)
0.090 (2.286)
0 .6 30 (16 .0 02 )
0 .5 90 (14 .9 06 )
1.2 2T YP
2 .5 4
1. 4
±
0. 1
0. 5
±
0. 1
PLCC44
DIP40
KSI-W001-000
3.5
±
0.3
0.2 5
15毫安
X
o
1
SD60C31 / P SD60C51 / P
绝对最大额定值
特征
在偏置环境温度
储存温度
任何引脚到VSS的电压
我最大
OL
每个I / O引脚
功耗
等级
0 ~+70
-65 ~ +150
-0.5 VCC + 0.5
15
1
单位
°C
°C
V
瓦
框图
外
中断
打断
控制
4K
只读存储器
SFR
128
内存
定时器1
定时器0
计数器
输入
中央处理器
OSC
公共汽车
控制
四个I / O端口
串行
PORT
TXD
P0
P2
P1
P3
RXD
地址/数据
- F
科幻gure
M C 6 0 C 5 1 B LO 杀敌IA克RA米 -
IG ü - [R E D
60C51L框图
描述
该AUK 60C31 / P 60C51 / P是制造为AUK一个高性能微控制器
高密度CMOS技术。该AUK CMOS技术结合了高速
MOS的密度特性与CMOS的低功耗特性。
在60C51中含有4K × 8 ROM ,一个128× 8的RAM , 32I / O线, 2个16位计数器/次,
对于任一多五源,两个优先级嵌套中断结构,串行I / O端口
处理器通信, I / O扩展或全双工UART和片上振荡器和
时钟circuists 。
此外,该装置具有的功率减少空闲模式丝束软件可选择的模式
和省电模式。在空闲模式下冻结CPU而RAM ,时间序列
口和中断系统继续工作。
KSI-W001-000
2
SD60C31 / P SD60C51 / P
引脚配置
T2EX/P1.1
P1.2
P1.3
P1.4
P1.5
P1.6
P1.7
RST
RxD/P3.0
TxD/P3.1
INT0/P3.2
INT1/P3.3
T0/P3.4
T1/P3.5
WR/P3.6
RD/P3.7
XTAL2
XTAL1
V
SS
2
3
4
5
6
7
8
9
10
11
12
13
14
15
16
17
18
19
20
39
38
37
36
35
34
33
32
P0.0/AD0
P0.1/AD1
P0.2/AD2
P0.3/AD3
P0.4/AD4
P0.5/AD5
P0.6/AD6
P0.7/AD7
EA / V
P P
ALE / PROG
PSEN
P2.7/A15
P2.6/A14
P2.5/A13
P2.4/A12
P2.3/A11
P2.2/A10
P2.1/A9
P2.0/A8
P1.5
P1.6
P1.7
RST
RxD/P3.0
NC
TxD/3.1
INT0/P3.2
INT1/P3.3
T0/P3.4
T1/P3.5
7
8
9
10
11
12
13
14
15
16
17
44
43
42
41
40
6
5
4
3
2
1
P1.4
P1.3
P1.2
P1.1/T2EX
P1.0/T2
NC
V
CC
P0.0/AD0
P0.1/AD1
P0.2/AD2
P0.3/AD3
T2/P1.0
1
40
V
CC
39
38
37
36
35
40DIP
DIP40
31
30
29
28
27
26
25
24
23
22
21
44PLCC
PLCC44
34
33
32
31
30
29
P0.4/AD4
P0.5/AD5
P0.6/AD6
P0.7/AD7
EA / V
PP
NC
ALE / PROG
PSEN
P2.7/A15
P2.6/A14
P2.5/A13
21
22
24
25
18
19
20
23
26
27
引脚说明
V
CC
:引脚40 ( DIP40 ) , PIN 44 ( PLCC44 )
在正常,空闲和掉电操作电源电压。
V
SS
:引脚20 ( DIP40 ) , PIN 22 ( PLCC44 )
电路接地。
端口0
:引脚32 39 ( DIP40 ) , PIN 36 43 ( PLCC44 )
P0口是一个8位漏极开路双向I / O口。
P0口具有1的
写入到它们漂浮,并在该状态下,可作为高阻抗输入。
P0口也时访问多路复用低位地址和数据总线
外部程序和数据存储器。
在这种应用中,它使用强大的内部上拉电阻发光1级的时候。
KSI-W001-000
WR/P3.6
RD/P3.7
XTAL2
XTAL1
V
SS
NC
A8/P2.0
A9/P2.1
A10/P2.2
A11/P2.3
A12/P2.4
28
3
SD60C31 / P SD60C51 / P
引脚说明(续)
端口1
:引脚1 8 ( DIP40 ) ,PIN 2 9 ( PLCC44 )
端口1是一个8位双向I / O和内部上拉电阻的端口。
P1口具有1的写入它们的拉高由内部上拉,
并在这
状态可以被用作输入。作为输入使用时, P1口是外部
被拉低时将输出由于内部上拉电阻的电流。
端口2
:引脚21 28 ( DIP40 ) ,引脚24 31 ( PLCC44 )
端口2是一个8位双向I / O和内部上拉电阻的端口。 P2口有
1的写入它们的拉高由内部上拉,并在该状态下可以
被用作输入。作为输入使用时, P2口被外部拉低的意志
因为内部上拉电阻的电流源。
端口2在从外部程序取发出的高位地址字节
存储器,并在使用16位地址的外部数据存储器的访问
( MOVX @ DPTR ) 。在此应用中它发射时使用强大的内部上拉
1's.
在使用8位地址外部数据存储器访问( MOVX @
RI) ,端口2发出的P2特殊功能寄存器的内容
端口3
:引脚10 17 ( DIP40 ) , PIN 13 19 ( PLCC44 )
端口3是一个8位双向I / O和内部上拉电阻的端口。 P3口有
1的写入它们的拉高由内部上拉,并在该状态下可以
被用作输入。作为输入使用时, P3口被外部拉低的意志
由于上拉电阻的电流。
端口3也可以用的MCS- 51系列的各种特殊功能的功能,
列举如下:
端口引脚
P3.0
P3.1
P3.2
P3.3
P3.4
P3.5
P3.6
P3.7
PIN号
10
11
12
13
14
15
16
17
备用功能
RXD (串行输入端口)
TXD (串行输出端口)
INT0 (外部中断0 )
INT1 (外部中断1 )
T0 (定时器0外部输入)
T1(定时器1外部输入)
WR (外部数据存储器写选通)
RD (外部数据存储器读选通)
RST
:引脚9 ( DIP40 ) , PIN 10 ( PLCC44 )
复位输入。高该引脚上出现两个机器周期,而振荡器
运行重置设备。
内部扩散电阻到V
SS
允许电
KSI-W001-000
4
复位只使用一个外部电容V
CC
.
SD60C31 / P SD60C51 / P
引脚说明(续)
ALE
:引脚30 ( DIP40 ) , PIN 33 ( PLCC44 )
地址锁存使能输出脉冲时锁存地址的低字节
访问外部存储器。
在正常操作ALE以1/6的振荡频率,以恒定速率,
并可以用于对时钟使用外部定时。
注:但是,一个ALE脉冲在每次访问外部数据跳过
内存。
如果需要的话, ALE操作可以通过设置的SFR的位置8EH位0被禁用。
同位设置,只有在MOVX指令ALE激活。否则,销
被微弱拉高。
PSEN :引脚29 ( DIP40 ) ,引脚32 ( PLCC44 )
程序存储允许的读选通外部程序存储器。
当
60C51执行外部程序存储器代码, PSEN被激活两次
每个机器周期,所不同的是2的PSEN激活过程中的每个都被跳过
访问外部数据存储器。 PSEN期间从内部取未激活
程序存储器。
EA
:引脚31 ( DIP40 ) , PIN 35 ( PLCC44 )
外部访问允许。
FFFFH 。
如果EA绑到V
CC
该装置从内部程序存储器执行,除非
程序计数器包含一个地址超过0FFFH更大。
XTAL1 :引脚19 ( DIP40 ) ,引脚21 ( PLCC44 )
输入到振荡器反相放大器和输入到内部时钟发生器
电路。
NC
: PIN1 , 12 , 23 , 34 ( PLCC44 )
非连接引脚。
XTAL2 :引脚18 ( DIP40 ) ,引脚20 ( PLCC44 )
振荡器反相放大器的输出ER
EA必须到V
SS
为了使该装置
获取外部程序存储器位置的代码开始0000H高达
KSI-W001-000
5