飞利浦半导体
产品speci fi cation
双重异步接收器/发送器( DUART )
SCN2681T
引脚说明
助记符
D0–D7
CEN
TYPE
I / O
I
名称和功能
数据总线:
用于将DUART和之间传送命令,数据和状态的双向三态数据总线
CPU中。 D0是最低显著位。
CHIP ENABLE :
低电平输入信号。当为低电平时, CPU和DUART之间的数据传输使能上
D0 - D7的WRN , RDN和A0 -A3输入的控制。当CEN为高电平时, DUART放置在D0-D7线
三态条件。
写选通:
当低和CEN还低时,数据总线的内容被加载到处理寄存器。该
传递发生在信号的上升沿。
读选通:
当低和CEN也低,使得被寻址的寄存器的内容被上所呈现的
数据总线。读周期开始的RDN的下降沿。
地址输入:
选择DUART内部寄存器和端口,用于读/写操作。
RESET :
高水平清除内部寄存器( SRA , SRB , IMR , ISR , OPR , OPCR ) ,使OP0 - OP7在高状态,
停止计数器/定时器,并把通道A和B处于非活动状态,与TxDA和TXDB输出的标志
(高)状态。清除测试模式,设置MR指针指向MR1 。
中断请求:
低电平有效,漏极开路输出,信号的CPU的一个或多个八屏蔽的
中断条件都为真。
晶体1 :
晶体连接或外部时钟输入。时钟相应频率的晶振(标称
3.6864兆赫) ,必须在所有时间被提供。水晶连接,见图7 ,时钟定时。
水晶2 :
水晶连接。见图7。如果晶体不使用时,最好保持这个引脚没有连接,尽管它
是允许的接地。
A通道接收串行数据输入:
所述至少显著位被接收的第一。 “马克”很高, “空间”为低。
通道B接收串行数据输入:
所述至少显著位被接收的第一。 “马克”很高, “空间”为低。
通道A发送串行数据输出:
所述至少显著位被首先发送。这个输出被保持在“标记”
条件时,发送器被禁用,闲置,或在本地环回模式下运行时。 “标记”是高, “空间”是低的。
通道B发送串行数据输出:
所述至少显著位被首先发送。此输出中所保持的
当发射器被禁用,闲置,或在本地环回模式下运行时“标记”的条件。 '马克'高,
“空间”是低。
输出0 :
通用输出,或信道来发送( RTSAN ,低电平有效)的请求。可以停用
自动上接收或发送。
输出1 :
通用输出或通道B发送请求( RTSBN ,低电平有效) 。可以停用
自动上接收或发送。
输出2 :
通用输出或通道发射机1X或16X时钟输出,或信道的接收1X时钟输出。
输出3 :
通用输出或漏极开路,低电平有效的计数器/定时器输出或B通道变送器1X时钟
输出,或通道B接收1X时钟输出。
输出4 :
通用输出,或A通道漏极开路,低电平有效, RxRDYA / FFULLA输出。
输出5 :
通用输出,或B通道漏极开路,低电平有效, RxRDYB / FFULLB输出。
输出6 :
通用输出,或A通道漏极开路,低电平有效, TXRDYA输出。
输出7 :
通用输出,或B通道漏极开路,低电平有效TXRDYB输出。
输入0 :
通用输入或通道清除发送低电平有效的输入( CTSAN ) 。引脚有一个内部V
CC
引体向上
装置供给1-4
mA
的电流。
输入1 :
通用输入或通道B清除发送低电平有效的输入( CTSBN ) 。引脚有一个内部V
CC
引体向上
装置供给1-4
mA
的电流。
输入2 :
通用输入,或者计数器/定时器外部时钟输入。引脚有一个内部V
CC
拉器件供应
1至4
mA
的电流。
输入3 :
通用输入,或信道的发射器外部时钟输入( TxCA ) 。当使用外部时钟
由发射器,传输的数据是在时钟的下降沿。引脚有一个内部V
CC
引体向上
装置供给1-4
mA
的电流。
输入4 :
通用输入,或A通道接收器的外部时钟输入( RxCA ) 。当外部时钟用于
在接收机中,所接收的数据进行采样,在时钟的上升沿。引脚有一个内部V
CC
上拉器件
供给1-4个
mA
的电流。
输入5 :
通用输入,或B通道变送器外部时钟输入( TxCB ) 。当使用外部时钟
由发射器,传输的数据是在时钟的下降沿。引脚有一个内部V
CC
引体向上
装置供给1-4
mA
的电流。
输入6 :
通用输入或通道B接收外部时钟输入( RxCB ) 。当外部时钟用于
在接收机中,所接收的数据进行采样,在时钟的上升沿。引脚有一个内部V
CC
上拉器件
供给1-4个
mA
的电流。
电源:
+ 5V电源输入。
地
WRN
RDN
A0–A3
RESET
I
I
I
I
INTRN
X1/CLK
X2
RXDA
RXDB
TXDA
TXDB
O
I
I
I
I
O
O
OP0
OP1
OP2
OP3
OP4
OP5
OP6
OP7
IP0
IP1
IP2
IP3
O
O
O
O
O
O
O
O
I
I
I
I
IP4
I
IP5
I
IP6
I
V
CC
GND
I
I
1998年9月04
5