飞利浦半导体
产品数据
双重异步接收器/发送器( DUART )
SCC68681
符号
X1/CLK
36
针
PLCC44
DIP40
32
TYPE
I
名称和功能
晶体1 :
晶体连接或外部时钟输入。一个合适的时钟晶体
频率(标称3.6864兆赫) ,必须在所有时间被提供。水晶连接参见
图8 ,时钟定时。
水晶2 :
水晶连接。参见图8。如果晶体不使用时,最好保持这个引脚不
连接。它
不得
接地。
A通道接收串行数据输入:
所述至少显著位被接收的第一。 “马克”是高,
“空间”是低。
通道B接收串行数据输入:
所述至少显著位被接收的第一。 “马克”是高,
“空间”是低。
通道A发送串行数据输出:
所述至少显著位被首先发送。这
输出保持在“标记”条件时,发送器被禁用,闲置或运行时
本地环回模式。 “标记”为高, “空间”低。
通道B发送串行数据输出:
所述至少显著位被首先发送。这
输出保持在“标记”状态时,发射器被禁用,闲置,或在运行时
本地环回模式。 “标记”为高, “空间”低。
输出0 :
通用输出或信道的请求发送( RTSAN ,低电平有效) 。可以
停用自动上接收或发送。
输出1 :
通用输出或通道B发送请求( RTSBN ,低电平有效) 。可以
停用自动上接收或发送。
输出2 :
通用输出,或信道的发射器1 ×或16 ×时钟输出,或A通道
接收机1×时钟输出。
输出3 :
通用输出或漏极开路,低电平有效的计数器/定时器中断输出或
信道B发射机1×时钟输出,或通道B接收器1×时钟输出。
输出4 :
通用输出或通道A漏极开路,低电平有效, RxRDYA / FFULLA
中断输出。
输出5 :
通用输出或通道B的漏极开路,低电平有效, RxRDYB / FFULLB
中断输出。
输出6 :
通用输出或通道A漏极开路,低电平有效, TXRDYA中断
输出。
输出7 :
通用输出或通道B的漏极开路,低电平有效, TXRDYB中断
输出。
输入0 :
通用输入或通道清除发送低电平有效的输入( CTSAN ) 。 PIN码
一个内部V
CC
拉器件的供给1-4
A
的电流。
输入1 :
通用输入或通道B的清除发送低电平有效的输入( CTSBN ) 。 PIN码
一个内部V
CC
拉器件的供给1-4
A
的电流。
输入2 :
通用输入或通道B接收外部时钟输入( RxCB ) ,或
计数器/定时器外部时钟输入。当使用外部时钟的接收器中,接收到的
采样数据在时钟的上升沿。引脚有一个内部V
CC
拉器件供应
1至4
A
的电流。
输入3 :
通用输入或通道发送器外部时钟输入( TxCA ) 。当
外部时钟用于由发射器,所发送的数据的时钟频率上的下降沿
时钟。引脚有一个内部V
CC
拉器件的供给1-4
A
的电流。
输入4 :
通用输入或通道的接收器外部时钟输入( RxCA ) 。当
外部时钟用于由接收器中,接收到的数据进行采样的上升沿
时钟。引脚有一个内部V
CC
拉器件的供给1-4
A
的电流。
输入5 :
通用输入或B通道变送器外部时钟输入( TxCB ) 。当
外部时钟用于由发射器,所发送的数据的时钟频率上的下降沿
时钟。引脚有一个内部V
CC
拉器件的供给1-4
A
的电流。
电源:
+ 5V电源输入。
地面上。
未连接。
X2
RXDA
RXDB
TXDA
37
35
11
33
33
31
10
30
I
I
I
O
TXDB
13
11
O
OP0
OP1
OP2
OP3
OP4
OP5
OP6
OP7
IP0
IP1
IP2
32
14
31
15
30
16
29
17
8
5
40
29
12
28
13
27
14
26
15
7
4
36
O
O
O
O
O
O
O
O
I
I
I
IP3
3
2
I
IP4
43
39
I
IP5
42
38
I
V
CC
GND
NC
44
22
1, 12,
23, 34
40
20
–
I
I
–
2004年4月06
4