SCAN18374T D触发器具有三态输出
1998年9月
SCAN18374T
D触发器与TRI -STATE
输出
概述
该SCAN18374T是一种高速,低功耗的D型
触发器设有独立的D型输入分为双
9位字节,字节为导向的时钟和输出使能控制
信号。该器件符合IEEE 1149.1标准
测试访问端口和边界扫描架构
所定义的边界扫描测试的结合
逻辑和,包括测试数据输入测试访问端口(TDI),
测试数据输出( TDO ) ,测试模式选择( TMS )和测试
时钟( TCK ) 。
特点
n
n
n
n
n
n
n
n
n
n
IEEE 1149.1 ( JTAG )标准
缓冲正边沿触发时钟
三态输出的总线型应用
9位数据总线,用于奇偶校验的应用
减少摆幅输出源24毫安/沉48毫安( MIL)
保证50Ω传输线驱动为TTL输入
0.8V和2.0V的水平
TTL兼容的输入
25密耳间距Cerpack包装
包括CLAMP和HIGHZ指令
标准微电路图纸( SMD ) 5962-9320701
接线图
引脚名称
AOE
1
京东方
1
AO
(0–8)
, BO
(0–8)
描述
三态输出使能输入
三态输出
DS100322-1
引脚名称
AI
(0–8)
毕
(0–8)
ACP , BCP
描述
数据输入
时钟脉冲输入
三州
是美国国家半导体公司的注册商标。
1998美国国家半导体公司
DS100322
www.national.com
真值表
输入
ACP
X
N
N
AOE
1
H
L
L
输入
BCP
X
N
N
H =高电压等级
L =低电压等级
X =非物质
Z =高阻抗
N = L -到-H的过渡
AO
(0–8)
AI
(0–8)
X
L
H
Z
L
H
BO
(0–8)
BI
(0–8)
X
L
H
Z
L
H
京东方
1
H
L
L
功能说明
该SCAN18374由两套9边沿触发
触发器与个别D型输入和三态真
输出。该缓冲时钟和缓冲输出使能引脚
通用于所有触发器。每组九触发器会
存储满足设置他们的个人D输入状态
并保持在低到高的时钟时间要求
( ACP或BCP )过渡。随着输出使能( AOE
1
or
京东方
1
)低时, 9个触发器中的内容可
在输出端。当输出使能为高时,输出
进入高阻抗状态。操作输出的恩
能够输入不影响触发器的状态。
逻辑图
DS100322-13
请注意,该图仅用于逻辑操作的理解提供的,不应该被用来估计的传播延迟。
方框图
字节-A
DS100322-2
注意:
BSR代表的边界扫描寄存器
www.national.com
2
边界扫描电路的说明
在边界扫描寄存器使用的扫描单元
1以下两种类型,这取决于它们的位置。
扫描单元TYPE1是为了单纯观察系统的数据,
而TYPE2具有控制系统的附加功能
数据。 (见IEEE标准1149.1
图10-11
为进一步
扫描单元TYPE1的描述和
图10-12
为进一
扫描单元TYPE2的疗法介绍。 )
扫描单元TYPE1位于每个系统输入引脚,而
扫描单元TYPE2位于各系统输出引脚,以及
因为在每两个内部高电平输出使能显
良。 AOE控制A -输出,而京东方的活动
控制的B输出的活性。每次将激活他们的
通过装入一个逻辑高的相应输出。
旁路寄存器为单位的移位寄存器级iDEN的
蒂卡尔扫描单元TYPE1 。它能够捕捉到固定的逻辑低电平。
DS100322-10
这个捕捉值的两个最低显著位( 01 )是
由IEEE 1149.1标准要求。的高位6位是唯一
到SCAN18374T设备。扫描CMOS测试访问逻辑
设备不包括在IEEE 1149.1可选identifica-
置寄存器。因此,这种独特的捕获值可以是
用作“伪ID ”的代码,以确认正确的设备
被放置在适当的位置中的边界扫描
链。
指令寄存器扫描链的定义
旁路寄存器扫描链的定义
逻辑0
最高位
→
最低位
指令码
00000000
10000001
10000010
00000011
所有其他
指令
EXTEST
采样/预
钳
高阻
绕行
DS100322-9
指令寄存器是一个8位寄存器,
捕获值00111101 。
www.national.com
4
SCAN18374T D型触发器带3态输出
1991年10月
修订后的2000年5月
SCAN18374T
D型触发器具有三态输出
概述
该SCAN18374T是一种高速,低功耗的D型倒装
翻牌为特色分为双9-独立的D型输入
比特字节,字节为导向的时钟和输出使能控制
信号。该器件符合IEEE 1149.1斯坦
准测试访问端口和边界扫描Architec-
同的定义的掺入TURE BOUNDARY-
扫描测试逻辑和测试访问端口组成测试
数据输入( TDI ) ,测试数据输出( TDO ) ,测试模式选择
(TMS)和测试时钟(TCK ) 。
特点
s
IEEE 1149.1 ( JTAG )标准
s
缓冲正边沿触发时钟
s
公交为导向的应用三态输出
s
9位数据总线,用于奇偶校验的应用
s
减少摆幅输出源32毫安/沉64毫安
s
保证机50
传输线TTL输入
0.8V和2.0V的水平
s
TTL兼容的输入
s
25密耳间距SSOP (紧缩小型封装)
s
包括CLAMP和HIGHZ指令
s
飞兆半导体的扫描产品的会员
订购代码:
订单号
SCAN18374TSSC
包装数
MS56A
包装说明
56引脚紧缩小型封装( SSOP ) , JEDEC MO- 118 ,宽0.300
在磁带和卷轴可用的设备也。通过附加的后缀字母“X”的订货代码指定。
接线图
引脚说明
引脚名称
AI
(0–8)
毕
(0–8)
ACP , BCP
AOE
1
京东方
1
AO
(0–8)
, BO
(0–8)
数据输入
时钟脉冲输入
三态输出使能输入
三态输出
描述
真值表
输入
ACP
AOE
1
H
L
L
输入
BCP
京东方
1
H
L
L
BI
(0–8)
X
L
H
BO
(0–8)
Z
L
H
AI
(0–8)
X
L
H
AO
(0–8)
Z
L
H
X
H
=
高电压电平
L
=
低电压电平
X
=
非物质
Z
=
高阻抗
=
左旋对-H的过渡
X
2000仙童半导体公司
DS010963
www.fairchildsemi.com
SCAN18374T
功能说明
该SCAN18374由两组九边触发
复位此输出触发器与个别的D型输入端和三态
真正的输出。该缓冲时钟和缓冲输出
使能引脚通用于所有触发器。各组的
9触发器将存储其个人D输入状态
满足建立和保持对时间的要求
低到高的时钟( ACP或BCP )过渡。与
输出使能( AOE
1
或者京东方
1
)的低,内容
9触发器可在输出端。当输出
启用为高电平时,输出为高阻
状态。输出使能输入的操作不影响
触发器的状态。
逻辑图
请注意,该图仅用于逻辑操作的理解提供的,不应该被用来估计的传播延迟。
方框图
字节-A
注意:
BSR代表的边界扫描寄存器
www.fairchildsemi.com
2
SCAN18374T
边界扫描电路的说明
在边界扫描寄存器使用的扫描单元
以下两种类型,这取决于它们的位置的一个
化。扫描单元TYPE1打算只观察系统
数据,而TYPE2有控制系的附加功能
项目数据。
扫描单元TYPE1位于每个系统输入引脚,而
扫描单元TYPE2位于各系统输出引脚
以及在每两个内部高电平输出使能
信号。 AOE控制的A-输出,而活动
BOE控制的B输出的活性。每次都会爱科特
通过加载逻辑高VATE它们各自的输出。
旁路寄存器为单位的移位寄存器级
相同的扫描单元TYPE1 。它能够捕捉到固定的逻辑低电平。
旁路寄存器扫描链的定义
逻辑0
00000000
10000001
10000010
指令寄存器是一个8位寄存器,
捕获值00111101 。
00000011
所有其他
最高位
→
最低位
指令码
指令
EXTEST
采样/预
钳
高阻
绕行
这个捕捉值的两个最低显著位( 01 )是
由IEEE 1149.1标准要求。的高位6位是唯一
到SCAN18374T设备。扫描CMOS测试访问
逻辑设备不包括在IEEE 1149.1可选
识别寄存器。因此,这种独特的捕捉
值可以被用作一个“伪ID ”的代码,以确认
正确的装置被放置在适当的位置中
边界扫描链。
指令寄存器扫描链的定义
扫描单元TYPE1
扫描单元TYPE2
www.fairchildsemi.com
4