SC9200
微型处理器接口DTMF发生器
描述
在SC9200音频发生器是专为
C
接口。他们可以
由一个被指示
C
生成16个双音,并从8个单色调
该DTMF引脚。该SC9200A / AS提供,而串行模式
SC9200B / BS中包含一个可选择的串行/并行模式接口,用于
各种应用
DIP-8
SOP-8
特点
*工作电压: 2.0V 5.5V
*串行方式为SC9200A / AS
*串行/并行模式为SC9200B / BS
*低待机电流
*低总谐波失真
*为3.58MHz晶振或陶瓷谐振器
DIP-14
SOP-14
订购信息
产品型号
SC9200A
SC9200B
SC9200AS
SC9200BS
包
DIP-8-300-2.54
DIP-14-300-2.54
SOP-8-225-1.27
SOP-14-225-1.27
应用
*安全系统
*家庭自动化
*通过电话线远程控制
*通信系统等。
框图
杭州士兰微电子股份有限公司
HTTP : www.silan.com.cn
REV : 2.0
2004.08.03
分页: 10 1
SC9200
引脚配置
引脚说明
PIN号
DIP-8
SOP-8
1
2
3
4
DIP-14
SOP-14
1
2
3
4
5
CE
引脚名称
描述
芯片使能,低电平有效。
系统振荡器由一个逆变器,一个偏置电阻,而对
芯片所需的负载电容。振荡器功能可以是
通过连接实现了一个标准的3.579545MHz晶体X1和
X2端子。
负电源。
无连接。
数据输入的并行模式。
当IC是在串行模式操作时,数据输入端
( D0 D3 )都包含在一个上拉电阻。当IC被操作
在并行模式下,这些引脚变为浮动。
操作模式选择输入
= “ :并行模式
H”
= “ :串行模式
L”
X2
X1
V
SS
NC
6~9
D0~D3
10
S / P
S / P
S / P
数据同步时钟输入串行模式。当IC是
5
11
CLK
在并行模式下操作,所述输入端( CLK)是随
一个上拉电阻。当IC是在串行模式时,该引脚
变成浮动。
为串行模式下的数据输入端。当IC是在所述操作
6
12
数据
并行模式下,在输入端子(数据)被包含在一个拉
电阻器。当IC是在串行模式下工作时,该引脚变为
浮动。
7
8
13
14
DTMF
V
DD
DTMF信号的输出端。
正电源, 2.0V 5.5V的正常运行。
杭州士兰微电子股份有限公司
HTTP : www.silan.com.cn
REV : 2.0
2004.08.03
第10 3
SC9200
功能说明
该SC9200是DTMF发生器
C
接口。它们是由一个控制
C
在串行模式下。
1.串行模式( SC9200 )
在SC9200采用一个数据输入端,一个5位代码,和一个同步时钟发送一个DTMF信号。该
数字码和乐音输出频率之间的关系示于表1中作为用于控制定时
图中,参考
图1 。
表1 :位数与输入数据与色调输出频率(串行模式)
位
1
2
3
4
5
6
7
8
9
0
*
#
A
B
C
D
--
--
--
--
--
--
--
--
DTMF OFF
D4
0
0
0
0
0
0
0
0
0
0
0
0
0
0
0
0
1
1
1
1
1
1
1
1
1
D3
0
0
0
0
0
0
0
1
1
1
1
1
1
1
1
0
0
0
0
0
0
0
0
0
1
D2
0
0
0
1
1
1
1
0
0
0
0
1
1
1
1
0
0
0
0
0
1
1
1
1
1
D1
0
1
1
0
0
1
1
0
0
1
1
0
0
1
1
0
0
0
1
1
0
0
1
1
1
D0
1
0
1
0
1
0
1
0
1
0
1
0
1
0
1
0
0
1
0
1
0
1
0
1
1
音调输出频率(赫兹)
697+1209
697+1336
697+1477
770+1209
770+1336
770+1477
852+1209
852+1336
852+1477
941+1336
941+1209
941+1477
697+1633
770+1633
852+1633
941+1633
697
770
852
941
1209
1336
1477
1633
--
*注:不使用表1中未列出的代码D4是MSB 。
杭州士兰微电子股份有限公司
HTTP : www.silan.com.cn
REV : 2.0
2004.08.03
第10 4
SC9200
图1
2.并行模式( SC9200B / BS)
该SC9200B / BS提供了四个数据输入D0 D3 ,以生成其相应的双音多频信号。该
S / P
已被连接到高选择并行操作模式。然后,输入数据码应
确定的。最后,该
CE
连接低传输由DTMF销的DTMF信号。
TDE的时间(约6毫秒)将从延迟
CE
下降沿到的DTMF信号的输出。
数字码和乐音输出频率之间的关系示于表2中。对于
控制时序图,请参阅
Fiigure 2 。
当该系统中的并行模式操作中,D0 D3都处于浮置状态。因此,这些数据
输入引脚不能悬空。
表2 :位数与输入数据与色调输出频率(并行模式)
位
1
2
3
4
5
6
7
8
9
0
*
#
A
B
C
D
D3
0
0
0
0
0
0
0
1
1
1
1
1
1
1
1
0
D2
0
0
0
1
1
1
1
0
0
0
0
1
1
1
1
0
D1
0
1
1
0
0
1
1
0
0
1
1
0
0
1
1
0
D0
1
0
1
0
1
0
1
0
1
0
1
0
1
0
1
0
音输出频率
697+1209
697+1336
697+1477
770+1209
770+1336
770+1477
852+1209
852+1336
852+1477
941+1336
941+1209
941+1477
697+1633
770+1633
852+1633
941+1633
杭州士兰微电子股份有限公司
HTTP : www.silan.com.cn
REV : 2.0
2004.08.03
第10个5