飞利浦半导体
产品speci fi cation
四路通用异步接收器/发送器(夸脱)
SC26C94
引脚说明
助记符
CEN
A5:0
D7:0
RDN
WRN
DACKN
TYPE
I
I
I / O
I
I
O
名称和功能
片选:
有源低投入,在与RDN和WRN的同时,表示主机MPU试图
访问一夸脱寄存器。 CEN必须处于非活动状态时IACKN断言。
地址线:
这些输入选择26C94寄存器进行读取或写入主机MPU 。
8位双向数据总线:
主机使用MPU读写26C94寄存器。
读选通:
低电平有效输入。当这条线同时与岑认定,则26C94宿
A5所选择的寄存器的内容: 0的D7 : 0行。
写选通:
低电平有效输入。当这条线同时与岑认定,则26C94写入数据
在D7 : 0到由A5所选择的寄存器: 0 。
数据确认:
低电平有效,漏极开路输出到主机MPU ,这是断言之后读或
写操作。对于一个读操作, DACKN的断言指示寄存器中的数据是在D7有效: 0 。对于
写操作,则表明在D7中的数据: 0已被捕获到指定的寄存器中。该信号
对应于READYN在80x86的处理器和DTACKN上680X0处理器。
中断请求:
这个低电平有效的漏极开路输出到主机的MPU ,表示其中一个或多个
启用UART中断源已经达到了一个中断值超过预先设定的由主机
软件。该IRQN可直接用作680x0上处理器输入;它必须倒置用作一个80x86
中断输入。这个信号需要一个外部上拉电阻。
中断响应:
低电平输入指示主机MPU被确认请求中断。该
26C94响应放置一个中断向量和中断向量修改的D7 - D0和主张DACKN 。这
信号更新中断逻辑的CIR寄存器。岑必须在这个周期高。
发送数据:
从四个UART串行输出。
接收数据:
串行输入到四个UART /
输入/输出0 :
一机多用的输入或输出信号为每个UART 。这些引脚可以用作通用
输入清除发送输入, 1X或16X发送时钟输出或通用输出。变化的状态
提供了一种用于这些引脚检测。
输入/输出1 :
一机多用的输入或输出信号为每个UART 。这些引脚可以用作通用
或1X或16X传输时钟输入,或通用1X或16X接收时钟输出。变化的状态
提供了一种用于这些引脚检测。此外, I / O1A和I / O1c可以用作计数器/定时器的输入和I / O1b
和I / O1D可以用作计数器/定时器的输出。
输入/输出2 :
一机多用的输入或输出信号为每个UART 。这些引脚可以用作通用
输入, 1X或16X接收时钟输入,通用输出, RTS输出或1X或16X接收时钟输出。
输入/输出3 :
一机多用的输入或输出信号为每个UART 。这些引脚可以用作通用
输入, 1X或16X传输时钟输入,通用输出,或1X或16X传输时钟输出。
主复位:
高电平有效复位为26C94的逻辑。必须置上电时,可以断言在其他
时间,该系统将被复位并重新启动。 OSC设置由1来划分,磁共振指针设置为1, DACKN启用
I / O引脚的输入。寄存器复位: OPR , CIR 。 IRQN , DTACKN , IVR中断向量,断电,测试寄存器,
FIFO指针,波特率发生器,错误状态,看门狗定时器,状态变化的检测器,计数器/计时器
定时器,发射器和接收器控制器以及所有中断位。如果复位引脚不使用,那么第一个芯片存取
应该是CELAR “省电”模式。
晶体1或通信时钟:
这个引脚通常连接到一个的3.6864MHz的一侧或一
7.3728MHz晶体,或者可以被连接到一个外部时钟高达8MHz的。
水晶2 :
如果使用的是晶体,该引脚应连接到它的另一端。如果一个外部时钟被施加到
X1 ,该引脚悬空。
电源和理由:
分别。
A座
公共汽车
接口
A0-A5
D (7:0)
中断控制
DTACKn
IACKN
B座
UARTS C / D
I / O控制
I / O端口控制
计数器/定时器
I / O端口控制
个UART的A / B
波特
率
发电机
IRQN
O
IACKN
I
TDA -D
RDA -D
I/O0a-d
O
I
I / O
I/O1a-d
I / O
I/O2a-d
I/O3a-d
RESET
I / O
I / O
I
X1/CLK
X2
V
CC
, V
SS
I
O
SD00161
图1.通道架构
1995年5月1日
4