恩智浦半导体
SC16C850SV
单UART与128字节FIFO ,红外,和XScale VLIO总线接口
表2中。
符号
INT
引脚说明
- 续
针
20
TYPE
O
描述
中断输出。
输出状态是通过软件设置去连接定义用户
MCR [5]。 INT被设定为激活模式时的MCR [5 ]被设置为逻辑0的INT被设置为
当MCR [ 3 ]设置为逻辑1见的开源模式
表19 。
读选通(低电平有效) 。
一个高电平到该信号低电平转换开始读周期。
该SC16C850SV读取从内部寄存器中的一个字节,并把该字节数据总线上
主机检索。
写选通(低电平有效) 。
一个高电平到该信号低电平转换开始写周期,
和一个低到高的跳变的数据总线上的数据传送到内部寄存器中。
锁存低位地址(低电平有效) 。
逻辑低该引脚上放VLIO界面中的
该事务,其中该低8位VLIO的(指定的UART地址相
注册和信道地址)被装载到该设备通过地址锁存器
在AD7至AD0总线。逻辑高电平, VLIO接口在数据阶段,数据可
主机与UART之间传送。
低功耗。
当有效(高电平有效) ,器件立即进入低功耗
模式。该振荡器被关闭,有些主机接口引脚从主机的总线隔离
以降低功耗。该设备只返回到正常模式时LOWPWR
引脚被拉高。上的去断言LOWPWR信号的下降沿,该装置是
自动复位,所有寄存器返回到其默认的复位状态。该引脚具有
内部下拉电阻,因此,它可以悬空。
没有连接
主复位(低电平有效) 。
复位脉冲将复位内部寄存器和所有的
输出。该SC16C850SV发送器输出和接收器输入时会被禁用
复位时间。 (见
第7.24 “ SC16C850SV外部复位和软件复位”
为
初始化的细节。 )
振铃指示(低电平有效) 。
该引脚上的逻辑0表示调制解调器已收到
来自电话线路的振铃信号。在这个输入引脚为逻辑1时的过渡将产生
中断调制解调器状态中断使能。状态通过读取MCR进行测试[6] 。
请求发送(低电平有效) 。
在RTS引脚为逻辑0表示发送器的数据
准备就绪,等待发送。写入逻辑1的调制解调器控制寄存器MCR [ 1 ]将设置
该引脚为逻辑0,表示数据是可用的。复位后,该引脚将被设置为逻辑1 。
UART接收数据。
RX信号将是一个逻辑1,复位,空闲(没有数据) ,或在不
接收数据。在本地环回模式下, RX引脚被禁用和TX数据
连接到UART RX输入内部。
UART发送数据。
所述TX信号将被复位时为逻辑1 ,空闲(无数据)时,或者当
发送器禁用。在本地环回模式下,TX输出引脚被禁用,
TX数据内部连接到UART RX输入。
电源输入。
信号和电源地。
晶振或外部时钟输入。
功能晶体输入或外部时钟输入。
晶体可连接在此引脚和XTAL2之间构成一个内部振荡器电路。
另外,外部时钟可以连接到该引脚提供自定义的数据传输速率
(见
第6.9节“可编程波特率发生器”)。
SEE
图4中。
输出晶振或缓冲时钟。
晶体振荡器输出或缓冲
时钟输出。应保持开放,如果一个外部时钟连接到XTAL1 。
IOR
14
I
IOW
LLA
12
19
I
I
LOWPWR 9
I
北卡罗来纳州
RESET
2, 15, 16,
17, 18
23
-
I
RI
27
I
RTS
21
O
RX
6
I
TX
7
O
V
DD
V
SS
XTAL1
28
13
[1]
10
I
I
I
XTAL2
11
O
[1]
HVQFN32封装芯片电源地连接到两个V
SS
引脚和裸露焊盘中心。 V
SS
引脚必须连接到电源
理由器件正常工作。为了改善散热,电气和板级性能,裸露焊盘必须是
使用相应的散热垫在黑板上,并通过董事会适当的热传导焊接到电路板上,散热孔
需要在该印刷电路板被结合在热焊盘区域。
SC16C850SV_1
NXP B.V. 2008保留所有权利。
产品数据表
牧师01 - 2008年7月8日
5 46