SC16C850L
1.8 V单UART , 5兆比特/秒(最大) ,128字节的FIFO ,
红外( IrDA)的和16模式或68模式并行总线接口
牧师04 - 二〇〇七年十二月一十三日
产品数据表
1.概述
在浦SC16C850L是1.8 V ,低功耗,单路通用异步接收器
器(UART ),用于串行数据通信。它的主要功能是
将并行数据转换成串行数据,反之亦然。 UART可处理串行数据
速率高达5兆比特/秒。所述浦SC16C850L在功能上(软件)的相容
SC16C650B 。浦SC16C850L可以被编程在扩展模式中操作(见
第6.2节)
其中,其他高级UART功能可用。在浦SC16C850L
UART提供了增强型UART功能,具有128字节FIFO ,调制解调器控制接口,
和IrDA编码器/解码器。片内的状态寄存器为用户提供错误的用户
适应症和操作状态。系统中断和调制解调器控制功能可
通过软件定制,以满足特定连接的C用户的需求。内部环回功能
允许车载诊断。
与英特尔( 16模式)或摩托罗拉( 68模式)总线主机接口的SC16C850LIBS
工作在1.8伏,并且可以在一个非常小的(微UART) HVQFN32包。
与英特尔的SC16C850LIET ( 16模式)总线主机接口工作在1.8 V ,是
可在一个非常小的TFBGA36包。
2.特点
I
I
I
I
I
I
I
I
I
I
I
I
I
I
I
I
单通道高性能UART
使用六十八分之一十六针Intel或Motorola总线接口可选
1.8 V操作
高达5兆比特/秒的数据速率
128字节的发送FIFO ,以减少外部CPU的带宽需求
128字节的接收FIFO错误佛罗里达州AGS ,以减少的带宽要求
外部CPU
128可编程的接收和发送FIFO中断触发水平
128接收和发送FIFO报告级别(级别专柜)
自动软件( XON / XOFF )和硬件( RTS / CTS或DTR / DSR )溢流控制
工业级温度范围(-40
°C
+85
°C)
128硬件和软件触发水平
自动9位模式( RS - 485 )地址检测
自动RS - 485驱动器掉头具有可编程延迟
UART软件复位
高分辨率时钟分频器,从0到15的粒度
1
16
允许
要使用非标准UART时钟
可编程XON / XOFF字符
恩智浦半导体
SC16C850L
1.8 V ,128字节FIFO和IrDA编码器/解码器单UART
I
I
I
I
I
I
I
软件可选波特率发生器
支持IrDA版本1.0 (最高可达115.2 kbit / s的)
标准调制解调器接口或红外IrDA编码器/解码器接口
增强型睡眠模式和低功耗特性
调制解调器控制功能( CTS , RTS , DSR , DTR , RI , CD)
独立的发射器和接收使能/禁止
无铅,符合RoHS标准的封装
3.订购信息
表1中。
订购信息
包
名字
SC16C850LIBS
SC16C850LIET
HVQFN32
TFBGA36
描述
VERSION
塑料的热增强型非常薄四方扁平的封装; SOT617-1
没有线索; 32个终端;体5
×
5
×
0.85 mm
塑料薄科幻NE-间距球栅阵列封装; 36球; SOT912-1
机身3.5
×
3.5
×
0.8 mm
类型编号
SC16C850L_4
NXP B.V. 2007年保留所有权利。
产品数据表
牧师04 - 二〇〇七年十二月一十三日
2 54
恩智浦半导体
SC16C850L
1.8 V ,128字节FIFO和IrDA编码器/解码器单UART
4.框图
SC16C850L
发送
FIFO
注册
数据总线
和
控制
逻辑
溢流
控制
逻辑
IR
编码器
发送
移
注册
TX
D0到D7
IOR
IOW
RESET
互连公交线路
和
控制信号的
接受
FIFO
注册
接受
移
注册
RX
A0至A2
CS
注册
SELECT
逻辑
溢流
控制
逻辑
IR
解码器
LOWPWR
掉电
控制
DTR
RTS
调制解调器
控制
逻辑
INT
打断
控制
逻辑
时钟和
波特率
发电机
CTS
RI
CD
DSR
002aac416
XTAL1
XTAL2
浦SC16C850L图1框图( 16模式)
SC16C850L_4
NXP B.V. 2007年保留所有权利。
产品数据表
牧师04 - 二〇〇七年十二月一十三日
3 54
恩智浦半导体
SC16C850L
1.8 V ,128字节FIFO和IrDA编码器/解码器单UART
SC16C850L
发送
FIFO
注册
D0到D7
读/写
RESET
数据总线
和
控制
逻辑
溢流
控制
逻辑
IR
编码器
发送
移
注册
TX
互连公交线路
和
控制信号的
接受
FIFO
注册
接受
移
注册
RX
A0至A2
CS
注册
SELECT
逻辑
溢流
控制
逻辑
IR
解码器
LOWPWR
掉电
控制
DTR
RTS
调制解调器
控制
逻辑
IRQ
打断
控制
逻辑
时钟和
波特率
发电机
CTS
RI
CD
DSR
002aac417
XTAL1
XTAL2
浦SC16C850L图2框图( 68模式)
SC16C850L_4
NXP B.V. 2007年保留所有权利。
产品数据表
牧师04 - 二〇〇七年十二月一十三日
4 54
恩智浦半导体
SC16C850L
1.8 V ,128字节FIFO和IrDA编码器/解码器单UART
5.管脚信息
5.1钢钉
球A1
索引区
1
A
B
C
D
E
F
002aac418
SC16C850LIET
2
3
4
5
6
透明的顶视图
图3.引脚CON组fi guration的TFBGA36
1
A
B
C
D
E
F
V
DD
A2
A0
INT
DTR
RESET
2
北卡罗来纳州
北卡罗来纳州
V
SS
RTS
北卡罗来纳州
DSR
3
IOR
北卡罗来纳州
A1
CTS
CD
RI
4
北卡罗来纳州
IOW
V
SS
V
DD
D1
D0
5
XTAL2
LOWPWR
TX
D7
D3
D2
6
XTAL1
CS
RX
D6
D5
D4
002aac421
透明顶视图。
图4球映射TFBGA36
SC16C850L_4
NXP B.V. 2007年保留所有权利。
产品数据表
牧师04 - 二〇〇七年十二月一十三日
5 54