添加收藏夹  设为首页  深圳服务热线:13692101218  13751165337
51电子网联系电话:13692101218
位置:首页 > IC型号导航 > 首字符S型号页 > 首字符S的型号第586页 > SAA7183AWP
集成电路
数据表
SAA7182A ; SAA7183A
数字视频编码器
(EURO-DENC2)
初步speci fi cation
取代1996年的数据09月11日
在集成电路, IC22文件
1996年10月2日
飞利浦半导体
初步speci fi cation
数字视频编码器( EURO- DENC2 )
特点
单片CMOS 3.3 V器件采用5 V输入级
数字PAL / NTSC / SECAM编码器
系统的像素频率13.5兆赫
接受MPEG解码的8位宽输入端口的数据。
输入数据格式的Cb ,包括Y,Cr等。“ (CCIR
656)
“或
Y和Cb,Cr的16线
三个DAC用于CVBS ,Y和C在27 MHz工作
10位分辨率
三个DAC用于RGB工作在27 MHz的9位
分辨率,在CVBS和Y RGB同步
RGB内部和外部之间的模拟多路复用
的RGB的片
CVBS , Y, C和RGB输出同步
隐藏式字幕和图文电视编码包括
音序器和过滤器
第23行宽屏幕信令编码
片上的Cr , Y, Cb的为RGB dematrix ,包括增益
调整为Y和的Cr, Cb的,任选被绕过
对Cr , Y,对RGB DAC的输出的Cb
FAST我
2
C总线控制端口( 400千赫)
编码器可以是主机或从机
可编程的水平和垂直输入
同步阶段
可编程的水平同步输出相
内置彩条发生器( CBG )
叠加与查找表( LUT)的8
×
3个字节
Macrovision的付费查看复制保护系统
选择,也可用于RGB输出。
SAA7182A ; SAA7183A
这仅适用于SAA7183A 。该装置已被保护
由美国专利号4631603 , 4577216和
4819098和其他知识产权。利用
在该装置采用Macrovision防复制过程
行货仅售非商业家庭使用。
逆向工程或反汇编是禁止的。
请与您最近的飞利浦半导体公司
销售办事处以获取更多信息
输出同步和消隐控制上升/下降时间
倒模的DAC
PQFP80或PLCC84封装。
概述
该SAA7182A ; SAA7183A编码数字YUV视频
数据的NTSC , PAL , SECAM CVBS或S-Video信号
也RGB 。
任选地,对于YUV到RGB dematrix可以被旁路
提供数字 - 模拟转换的Cb ,包括Y,Cr信号
的RGB代替。
该电路与接收CCIR兼容YUV数据
每行720个有效像素, 4 :2:2复用格式,
例如MPEG解码数据。它包括一个同步/时钟
发电机和片上数字 - 模拟转换器
( DACS ) 。
该电路是兼容的DIG - TV2芯片系列。
订购信息
TYPE
SAA7182AWP;
SAA7183AWP
名字
PLCC84
QFP80
描述
塑料有引线芯片载体; 84引线
塑料四方扁平的封装; 80导线(导线长度1.95毫米) ;
身体14
×
20
×
2.8 mm
VERSION
SOT189-2
SOT318-2
1996年10月2日
2
飞利浦半导体
初步speci fi cation
数字视频编码器( EURO- DENC2 )
快速参考数据
符号
V
DDA3
V
DDD3
V
DDD5
I
DDA
I
DDD3
I
DDD5
V
i
V
O( P-P )
R
L
ILE
DLE
T
AMB
参数
3.3 V模拟电源电压
3.3 V数字电源电压
5 V数字电源电压
模拟电源电流
3.3 V数字电源电流
5 V数字电源电流
输入信号的电压电平
SAA7182A ; SAA7183A
分钟。
3.1
3.0
4.75
典型值。
3.3
3.3
5.0
1.4
马克斯。
3.5
3.6
5.25
110
80
10
300
±2
±1
+70
单位
V
V
V
mA
mA
mA
V
最低位
最低位
°C
TTL兼容
模拟输出信号的电压Y,C, CVBS和RGB无负载
(峰 - 峰值)
负载电阻
LF积分线性误差
LF微分线性误差
工作环境温度
75
0
1996年10月2日
3
飞利浦半导体
初步speci fi cation
数字视频编码器( EURO- DENC2 )
框图
SAA7182A ; SAA7183A
RTCI
手册,全页宽
RCV1
TTXRQ XTALO
CREF
有限责任公司
VDDA4到VDDA9
TESTB
75
63, 64,
68, 70,
72, 74
复位SDA SCL SA
CDIR
1
84
83
4
I
2
C总线
控制
I
2
C总线
接口
8
I
2
C总线
控制
8
37
RCV2
XTALI
50 35 36 20 47 45 44 48
SECAM
处理器
SYNC
时钟
I
2
C总线
控制
73
产量
接口
D
A
71
69
CVBS
Y
浓度
VSSA1
to
VSSA3
TESTC
SELI
RI
绿色
DP0
to
DP7
MP7
to
MP0
OVL2
to
OVL0
关键
10至13
16至19
8
25 28
3134
8
6至8个
3
9
DbDr
Y
Y
编码器
的CbCr
C
时钟
和时序
8
数据
经理
8
I
2
C总线
控制
I
2
C总线
控制
国内
控制总线
8
I
2
C总线
控制
52, 67, 76
53
65
TTX
21
3
SAA7182A
SAA7183A
Y
的CbCr
8
I
2
C总线
控制
D
A
62
61
RGB
处理器
58
55
3, 15, 24,
30, 39, 42,
51, 79, 81
VSSD1
to
VSSD9
5, 14, 22,
29, 38, 46,
49, 80, 82
VDDD1
to
VDDD9
2, 23, 40, 41,
43, 66
北卡罗来纳州
78
SP
77
AP
59
GI
56
54,
57, 60
VDDA1
to
VDDA3
MGD668
BI
图1框图。 PLCC84 。
1996年10月2日
4
飞利浦半导体
初步speci fi cation
数字视频编码器( EURO- DENC2 )
SAA7182A ; SAA7183A
RTCI
手册,全页宽
RCV1
TTXRQ XTALO
CREF
有限责任公司
VDDA4到VDDA9
TESTB
63
52, 53,
56, 58,
60, 62
复位SDA SCL SA
CDIR
73
72
71
75
I
2
C总线
控制
I
2
C总线
接口
8
I
2
C总线
控制
8
27
RCV2
XTALI
38 25 26 11 35 33 32 36
SECAM
处理器
SYNC
时钟
I
2
C总线
控制
61
产量
接口
D
A
59
57
CVBS
Y
浓度
VSSA1
to
VSSA3
TESTC
SELI
RI
绿色
DP0
to
DP7
MP7
to
MP0
OVL2
to
OVL0
关键
1至4
7到10
8
15至18
21至24
8
77 79
3
80
DbDr
Y
Y
编码器
的CbCr
C
时钟
和时序
8
数据
经理
8
I
2
C总线
控制
I
2
C总线
控制
国内
控制总线
8
I
2
C总线
控制
41, 55, 64
42
54
TTX
12
3
SAA7182A
SAA7183A
Y
的CbCr
8
I
控制
2
C总线
51
50
RGB
处理器
D
A
47
44
6, 14, 20,
29, 31, 39,
67, 69, 74
VSSD1
to
VSSD9
5, 13, 19,
28, 34, 37,
68, 70, 76
VDDD1
to
VDDD9
30, 40
北卡罗来纳州
66
SP
65
AP
48
GI
45
43,
46, 49
VDDA1
to
VDDA3
MGD670
BI
图2框图。 QFP80 。
1996年10月2日
5
集成电路
数据表
SAA7182A ; SAA7183A
数字视频编码器
(EURO-DENC2)
初步speci fi cation
取代1996年的数据09月11日
在集成电路, IC22文件
1996年10月2日
飞利浦半导体
初步speci fi cation
数字视频编码器( EURO- DENC2 )
特点
单片CMOS 3.3 V器件采用5 V输入级
数字PAL / NTSC / SECAM编码器
系统的像素频率13.5兆赫
接受MPEG解码的8位宽输入端口的数据。
输入数据格式的Cb ,包括Y,Cr等。“ (CCIR
656)
“或
Y和Cb,Cr的16线
三个DAC用于CVBS ,Y和C在27 MHz工作
10位分辨率
三个DAC用于RGB工作在27 MHz的9位
分辨率,在CVBS和Y RGB同步
RGB内部和外部之间的模拟多路复用
的RGB的片
CVBS , Y, C和RGB输出同步
隐藏式字幕和图文电视编码包括
音序器和过滤器
第23行宽屏幕信令编码
片上的Cr , Y, Cb的为RGB dematrix ,包括增益
调整为Y和的Cr, Cb的,任选被绕过
对Cr , Y,对RGB DAC的输出的Cb
FAST我
2
C总线控制端口( 400千赫)
编码器可以是主机或从机
可编程的水平和垂直输入
同步阶段
可编程的水平同步输出相
内置彩条发生器( CBG )
叠加与查找表( LUT)的8
×
3个字节
Macrovision的付费查看复制保护系统
选择,也可用于RGB输出。
SAA7182A ; SAA7183A
这仅适用于SAA7183A 。该装置已被保护
由美国专利号4631603 , 4577216和
4819098和其他知识产权。利用
在该装置采用Macrovision防复制过程
行货仅售非商业家庭使用。
逆向工程或反汇编是禁止的。
请与您最近的飞利浦半导体公司
销售办事处以获取更多信息
输出同步和消隐控制上升/下降时间
倒模的DAC
PQFP80或PLCC84封装。
概述
该SAA7182A ; SAA7183A编码数字YUV视频
数据的NTSC , PAL , SECAM CVBS或S-Video信号
也RGB 。
任选地,对于YUV到RGB dematrix可以被旁路
提供数字 - 模拟转换的Cb ,包括Y,Cr信号
的RGB代替。
该电路与接收CCIR兼容YUV数据
每行720个有效像素, 4 :2:2复用格式,
例如MPEG解码数据。它包括一个同步/时钟
发电机和片上数字 - 模拟转换器
( DACS ) 。
该电路是兼容的DIG - TV2芯片系列。
订购信息
TYPE
SAA7182AWP;
SAA7183AWP
名字
PLCC84
QFP80
描述
塑料有引线芯片载体; 84引线
塑料四方扁平的封装; 80导线(导线长度1.95毫米) ;
身体14
×
20
×
2.8 mm
VERSION
SOT189-2
SOT318-2
1996年10月2日
2
飞利浦半导体
初步speci fi cation
数字视频编码器( EURO- DENC2 )
快速参考数据
符号
V
DDA3
V
DDD3
V
DDD5
I
DDA
I
DDD3
I
DDD5
V
i
V
O( P-P )
R
L
ILE
DLE
T
AMB
参数
3.3 V模拟电源电压
3.3 V数字电源电压
5 V数字电源电压
模拟电源电流
3.3 V数字电源电流
5 V数字电源电流
输入信号的电压电平
SAA7182A ; SAA7183A
分钟。
3.1
3.0
4.75
典型值。
3.3
3.3
5.0
1.4
马克斯。
3.5
3.6
5.25
110
80
10
300
±2
±1
+70
单位
V
V
V
mA
mA
mA
V
最低位
最低位
°C
TTL兼容
模拟输出信号的电压Y,C, CVBS和RGB无负载
(峰 - 峰值)
负载电阻
LF积分线性误差
LF微分线性误差
工作环境温度
75
0
1996年10月2日
3
飞利浦半导体
初步speci fi cation
数字视频编码器( EURO- DENC2 )
框图
SAA7182A ; SAA7183A
RTCI
手册,全页宽
RCV1
TTXRQ XTALO
CREF
有限责任公司
VDDA4到VDDA9
TESTB
75
63, 64,
68, 70,
72, 74
复位SDA SCL SA
CDIR
1
84
83
4
I
2
C总线
控制
I
2
C总线
接口
8
I
2
C总线
控制
8
37
RCV2
XTALI
50 35 36 20 47 45 44 48
SECAM
处理器
SYNC
时钟
I
2
C总线
控制
73
产量
接口
D
A
71
69
CVBS
Y
浓度
VSSA1
to
VSSA3
TESTC
SELI
RI
绿色
DP0
to
DP7
MP7
to
MP0
OVL2
to
OVL0
关键
10至13
16至19
8
25 28
3134
8
6至8个
3
9
DbDr
Y
Y
编码器
的CbCr
C
时钟
和时序
8
数据
经理
8
I
2
C总线
控制
I
2
C总线
控制
国内
控制总线
8
I
2
C总线
控制
52, 67, 76
53
65
TTX
21
3
SAA7182A
SAA7183A
Y
的CbCr
8
I
2
C总线
控制
D
A
62
61
RGB
处理器
58
55
3, 15, 24,
30, 39, 42,
51, 79, 81
VSSD1
to
VSSD9
5, 14, 22,
29, 38, 46,
49, 80, 82
VDDD1
to
VDDD9
2, 23, 40, 41,
43, 66
北卡罗来纳州
78
SP
77
AP
59
GI
56
54,
57, 60
VDDA1
to
VDDA3
MGD668
BI
图1框图。 PLCC84 。
1996年10月2日
4
飞利浦半导体
初步speci fi cation
数字视频编码器( EURO- DENC2 )
SAA7182A ; SAA7183A
RTCI
手册,全页宽
RCV1
TTXRQ XTALO
CREF
有限责任公司
VDDA4到VDDA9
TESTB
63
52, 53,
56, 58,
60, 62
复位SDA SCL SA
CDIR
73
72
71
75
I
2
C总线
控制
I
2
C总线
接口
8
I
2
C总线
控制
8
27
RCV2
XTALI
38 25 26 11 35 33 32 36
SECAM
处理器
SYNC
时钟
I
2
C总线
控制
61
产量
接口
D
A
59
57
CVBS
Y
浓度
VSSA1
to
VSSA3
TESTC
SELI
RI
绿色
DP0
to
DP7
MP7
to
MP0
OVL2
to
OVL0
关键
1至4
7到10
8
15至18
21至24
8
77 79
3
80
DbDr
Y
Y
编码器
的CbCr
C
时钟
和时序
8
数据
经理
8
I
2
C总线
控制
I
2
C总线
控制
国内
控制总线
8
I
2
C总线
控制
41, 55, 64
42
54
TTX
12
3
SAA7182A
SAA7183A
Y
的CbCr
8
I
控制
2
C总线
51
50
RGB
处理器
D
A
47
44
6, 14, 20,
29, 31, 39,
67, 69, 74
VSSD1
to
VSSD9
5, 13, 19,
28, 34, 37,
68, 70, 76
VDDD1
to
VDDD9
30, 40
北卡罗来纳州
66
SP
65
AP
48
GI
45
43,
46, 49
VDDA1
to
VDDA3
MGD670
BI
图2框图。 QFP80 。
1996年10月2日
5
查看更多SAA7183AWPPDF信息
推荐型号
供货商
型号
厂家
批号
数量
封装
单价/备注
操作
    QQ: 点击这里给我发消息 QQ:2880707522 复制 点击这里给我发消息 QQ:2369405325 复制

    电话:0755-82780082
    联系人:杨小姐
    地址:深圳市福田区振兴路156号上步工业区405栋3层

    SAA7183AWP
    -
    -
    -
    -
    终端采购配单精选

QQ: 点击这里给我发消息 QQ:5645336 复制
电话:13910052844(微信同步)
联系人:刘先生
地址:北京市海淀区增光路27号院增光佳苑2号楼1单元1102室
SAA7183AWP
√ 欧美㊣品
▲10/11+
8930
贴◆插
【dz37.com】实时报价有图&PDF
QQ: 点击这里给我发消息 QQ:5645336 复制
电话:13910052844(微信同步)
联系人:刘先生
地址:北京市海淀区增光路27号2-1-1102
SAA7183AWP
√ 欧美㊣品
▲10/11+
8624
贴◆插
【dz37.com】实时报价有图&PDF
查询更多SAA7183AWP供应信息

深圳市碧威特网络技术有限公司
 复制成功!