飞利浦半导体
产品speci fi cation
单芯片前端1 ( OCF1 )
1
特点
SAA7110 ; SAA7110A
只需要一个晶体( 26.8兆赫)的所有标准
实时状态信息输出( RTCO )
亮度对比度饱和度( BCS)控制的
YUV总线
画面可能的否定
上一个用户可编程通用开关
输出引脚
片上时钟产生电路之间的切换
( CGC )和外部CGC ( SAA7197 )
通电控制
I
2
C总线控制。
2
应用
六个模拟输入端( 6
×
CVBS或3
×
Y / C或
组合)
三个模拟处理通道
三个内置的模拟抗混叠滤波器
模拟信号的两个信道的补充
两个8位视频CMOS模拟 - 数字转换器
完全可编程静态增益的主渠道或
为所选的CVBS / Y通道自动增益控制
可选白峰值控制信号
亮度和色度信号处理
PAL B / G , NTSC M和SECAM
全系列色调控制
自动检测的50/60赫兹场频,并
标准PAL和NTSC之间的自动切换,
SECAM forceable
水平和垂直同步检测全部达标
由色度梳状滤波交叉的色彩还原
对于NTSC或特殊串色消除的
SECAM
对于PAL纠正色差信号UV延迟线
相位误差
在YUV总线支持的数据速率:
– 780
×
f
h
= 12.2727 MHz的60赫兹( NTSC )
– 944
×
f
h
= 14.75 MHz的频率为50Hz ( PAL / SECAM )
每640分之768活跃样本方形像素格式
在YUV总线上线
CCIR 601电平兼容
4 :2:2和4 :1:1的YUV输出格式的8位
决议
用户可编程峰值亮度光圈
更正
兼容基于内存的功能
(行锁定时钟,正方形像素)的
4
快速参考数据
符号
V
DDA
V
DDD
T
AMB
参数
模拟电源电压
数字电源电压
工作环境温度
桌面视频
多媒体
数字电视
影像处理
视频电话
视频图像抓取。
3
概述
该单芯片前端SAA7110 ; SAA7110A是一个数字
多标准色解码器( OCF1 )的基础上
DIG - TV2系统具有两个集成的模拟至数字
转换器(ADC ) ,一个时钟产生电路( CGC )和
亮度对比度饱和度( BCS )控制。
CMOS电路SAA7110 ; SAA7110A ,模拟前端
和数字视频解码器,是一种高度集成的电路
桌面视频应用。该解码器是根据
的行锁定时钟解码原理。它的工作
方形像素频率,以达到正确的纵横比。
提供监视控制,以确保最佳的显示效果。该
电路是我
2
C总线控制。
分钟。
4.75
4.5
0
5.5
70
马克斯。
5.25
V
V
°C
单位
1995年10月18日
3
本文在这里白迫使横向页面,通过正确的Acrobat中reader.This文本的PDF浏览时旋转是在这里
_white
强制横向页面,通过正确的Acrobat中reader.This文字的PDF浏览时旋转是在这里工作本的文字是在这里
白迫使横向页面被正确通过Acrobat Reader的PDF格式浏览时旋转。白迫使横向页面被...
1995年10月18日
5
Y
Y
VSSA2到VSSA4
VDDA2到VDDA4
V
SS(S)
AP
18, 14, 10
20, 16, 12
22
2
TEST
控制
块
同步
电路
Y
65
时钟
GENERATION
电路
66
30
31
POWER- ON
控制
29
32
XTALO
XTALI
LLC2
CREF
有限责任公司
RESET
钟
SP
1
7
飞利浦半导体
单芯片前端1 ( OCF1 )
框图
AOUT
AI42
AI41
AI32
AI31
AI22
AI21
I.C.
23
11
13
绕行
4
15
17
19
21
7, 8, 9
CON
I
2
C总线
控制
8
64
类似物
处理
C / CVBS
色度
电路
I
接口
2
C总线
SA
SDA
SCL
5
6
GpSW
( VBLK )
UV7
to
UV0
Y7到Y0
AD2 AD3
亮度
对比
饱和
控制
和
产量
格式化
55至62
45至50,
53, 54
63
42
类似物
控制
Y / CVBS
亮度
电路
UV
费恩
( MUXC )
HREF
SAA7110
SAA7110A
SAA7110 ; SAA7110A
68, 52, 44,
34, 27
VDD
67, 51, 43,
35, 28
VSS
41
VS
38
HS
37
HSY
36
手册,全页宽
40
39
PLIN ( HL )
3
24
25
33
26
MGC820
产品speci fi cation
HCL
ODD ( VL)的
RTCO
VDDA0
CGCE
V
LFCO
SSA0
图2框图。