飞利浦半导体
产品speci fi cation
编码器, MPEG2影像记录
(帝国)
1
特点
SAA6750H
根据数字YUV输入
“ ITU -T 601 ”
和
“ ITU -T 656 ”
NTSC和PAL ( 720像素
×
480线在60赫兹和
720像素
×
576行,在50赫兹)
集成的色彩转换的4:2 : 2到4 :2:0
集成格式转换为SIF格式(可选)
实时MPEG2简单类,主级
( SP @ ML )编码
IP帧或者I帧编码只支持
可编程的图片组( GOP )大小
集成的运动估计,半象素精度的
运动补偿降噪
基本数据流的数据输出符合MPEG2的
标准( “ISO
13818-2”)
比特流输出兼容的16位并行接口
与摩托罗拉( 68xxx等)协议的风格
无需外部主机处理器
4
×
需要4兆位外部DRAM
I
2
C总线控制
单个外部视频时钟27MHz的
电源电压3.3 V
数字输入可承受5V电压
边界扫描测试( BST )的支持。
2
2.1
概述
一般
该专利的,运动补偿时间的噪音
这是由飞利浦公司研制的专业过滤
设备降低噪声之前输入视频
执行压缩。这种技术使可见光
改善图像质量,特别是在该领域
家里录制的嘈杂信号源所在今
已被证明是显著益处。
内部的SAA6750H使用对于数据的硬件解决方案
压缩和专门开发的高性能
处理器,用于控制目的。
2.2
功能
该SAA6750H是一个独立的单芯片视频编码器
执行数字视频的实时MPEG2的压缩
数据。
该SAA6750H的视频数据输入接受一个数字
在ITU-T 601格式的YUV形式的视频数据流。 PAL制式
在50赫兹和720象素× 576行,以及在NTSC制式
60赫兹和720象素× 480行的,都包括在内。视频
同步既可以遵循ITU -T 656
建议或也可以由外部供给
信号。以27MHz的外部基准时钟
销VCLK必须被同步到视频数据。该
飞利浦半导体的产品系列SAA7111
提供一个合适的视频数据流和参考时钟。
其他来源还支持灵活的I
2
C总线
该SAA6750H的控制数据输入的接口。
请参见第7.3节的详细信息。
一个内部的4:2 : 2到4 :2:0彩色格式的转换是
进行。任选地, ITU-T的601至SIF格式
转化可通过将I被激活
2
C总线控制
设置。
该SAA6750H的实时数据编码部分
结合了高压缩率的高品质画面
性能。这是由飞利浦的整合来实现
独特的运动估计算法和专利
运动补偿的噪声过滤。压缩
算法采用I或IP模式编码。通常情况下,它选择
自动将合适的模式,但也可以强制
I模式只能由我操作
2
C总线控制设置。
该SAA6750H是朝着一个独立的新方法
MPEG2视频编码器IC 。它结合了高品质
SP @ ML兼容实时编码
成本效益,从而在第一次使用的
MPEG2编码器IC的应用和市场有
较高的成本压力。这已经通过的手段来实现
创新的架构和算法的数
开发的飞利浦研究实验室,例如:
独特的运动估计算法支持高度
通过仅使用I帧和IP帧的有效编码
模式。 B帧可以不使用。这导致了
显著较小的内部电路,也减少了
从至少4至2兆字节的DRAM的存储要求。
此外,由于没有B帧的简化的编辑
的压缩数据流。
2000 5月03日
3
飞利浦半导体
产品speci fi cation
编码器, MPEG2影像记录
(帝国)
与此相反的编码部分,其目的是在
专用硬件,控制功能和数据流
处理任务,如例如报头生成和比特率
控制一般是由一个专用的控制处理器,
所谓的专用指令集
处理器( ASIP ) 。该ASIP的微包含在
一个内部RAM中,并通过I装
2
开始前C总线
的操作。
该ASIP能够与外界沟通
经由I
2
C总线。
该SAA6750H产生MPEG2小学
流(ES ),按照MPEG2标准
( “ ISO
13818-2”).
的16位数据输出接口支持
摩托罗拉( 68xxx等)协议的风格。
数据处理和控制功能由管理
松散耦合的过程。 FIFO存储器是用来
连接这些过程。除了这些内部
存储体的SAA6750H需要4
×
4兆位外部
DRAM内存(T
RAC
= 60纳秒) 。原理框图如图
在图1中。
我选择
2
C总线地址和一个特殊的复位模式
影响输出销行为允许使用两个
SAA6750H设备在一个应用程序。
2.3
2.3.1
应用网络视场
G
ENERAL
2.3.2
SAA6750H
V
IDEO编辑
(PC
应用
)
对于视频编辑SAA6750H可以连接
无缝地以与ITU-T 656的视频输入处理器
标准的数字视频输出。为了链接
SAA6750H到PC ,使用PCI桥SAA7146的
值得推荐。通过此桥的MPEG2视频ES能
通过PCI总线传送到HardDisc (HD) 。
此外,所有的余
2
C总线设置可以从发送
通过桥向我的电脑
2
对C总线的部件
编码器板。该SAA7146支持脉冲编码
调制(PCM)音频捕获。复用
音频流或音频编码可以由CPU来完成
PC的。的框图如图18所示。
2.3.3
C
AMERA信号传输
在本申请中的SAA6750H将位于内侧的
相机来压缩所接收到的数字视频数据进行
传输。
2.3.4
V
IDEO录音进行监视
对于监控系统的录像机有大量的
存储容量是必需的。高图像分辨率是
当在所捕获的图像的动作非常重要。
该SAA6750H可以控制编码比特率通过运动
检测通过其集成的运动估计算法。
这样的比特率可以为0.5至10 Mbit / s的不同而不同。
录像机6个月的存储空间是可能的。
2.3.5
D
IGITAL
录像机
该SAA6750H ,可以在下列范围内适用
应用领域:
视频编辑(PC应用程序)
摄像机信号传输
数字多功能光盘(DVD)记录
录像的监控
数字录像机。
所有这些系统都进行压缩,以视频数据
管理数字化视频的存储或传输
数据。该SAA6750H可以为大多数的被处理
应用程序作为一个独立的装置。这意味着在
启动一个微码和一对夫妇的I
2
C总线设置
被加载和SAA6750H被启动。如果需要的话,
设置,例如GOP大小或比特速率被改变
上的即时经由I
2
C总线。
在单机录像机的SAA6750H作品一起
音频编码器和多路复用器。该SAA6750H是
由视频输入处理器的视频时钟计时
( SAA7111或其衍生物) 。主时钟源自
帧脉冲。视频时钟与主时钟域
被去耦合的一个FIFO 。音频时钟可以衍生
从主时钟。视频打包的基本
流( PES)分组必须采取的丰满的护理
该SAA6750H的输出缓冲器。
2000 5月03日
4
飞利浦半导体
产品speci fi cation
编码器, MPEG2影像记录
(帝国)
3
快速参考数据
符号
V
DD
I
DD ( TOT )
P
合计
f
VCLK
f
SCL
B
V
IH
V
IL
V
OH
V
OL
T
AMB
4
数字电源电压
全数字供电电流
总功耗
视频时钟频率
I
2
C总线时钟频率
输出比特率
高电平输入电压
低电平输入电压
高电平输出电压
低电平输出电压
环境温度
参数
分钟。
3.0
25.6
100
1.5
2.0
0.5
2.4
0
SAA6750H
典型值。
3.3
0.22
0.73
27.0
马克斯。
3.6
0.56
2.0
28.6
400
40
5.5
+0.8
V
DD
0.4
70
单位
V
A
W
兆赫
千赫
Mbit / s的
V
V
V
V
°C
订购信息
TYPE
数
包
名字
SQFP208
描述
塑料收缩四方扁平的封装; 208引脚(引脚长度1.3毫米) ;
身体28
×
28
×
3.4毫米;高对峙高度
VERSION
SOT316-1
SAA6750H
2000 5月03日
5