飞利浦半导体
产品speci fi cation
2.9兆位网络连接存储场
特点
2949264位字段存储
245772
×
12位组织
3.3 V电源
使用一个额外的5 V输入时完全兼容TTL
电源
高速读写操作
FIFO的操作:
- 全字连续读写
- 独立的读写指针(异步
读取和写入访问)
- 复位读写指针
框功能可选的随机存取(每40个字
块)的指针复位操作过程中启用
准静态的(内部的自我更新和时钟暂停
无限长)
写屏蔽功能
级联操作可能
16兆位的CMOS DRAM制程技术
40引脚SOJ包装。
概述
该SAA4955TJ是2949264位字段存储器设计
先进的电视应用,如100/120赫兹的电视,
快速参考数据
符号
T
CY ( SWCK )
T
CY ( SRCK )
t
加
V
DD ( P)
I
DD ( TOT )
参数
写周期( SWCK )
读周期时间( SRCK )
阅读SRCK之后访问时间
电源电压(引脚20和21)
总电源电流
(I
DD ( TOT )
= I
DD
+ I
DD ( O)
+ I
DD ( P)
)
最小读/写周期;
输出打开
条件
看科幻G.3
见图10
见图10
分钟。
26
26
3.0
3.0
SAA4955TJ
PALplus ,画中画和3D梳状滤波器。最大存储
深度为245772字
×
12位。一个FIFO操作
全字连续读取和写入,可作为一个
数据延迟,例如。一个FIFO操作
异步读,写,可作为一个数据速率
乘数。这里的数据被写入一次,然后读为许多
按要求时间没有被覆盖新的数据。
除了在FIFO的操作,一个随机块存取
模式为指针复位操作期间访问。
当启用该模式下,读取和/或写入可
开始时,或要从中任意的起始地址
6144块。各块的长度为40个字。两
更多SAA4955TJs可以级联,以提供更大的
存储深度或一个较长的延迟,而不需要
额外的电路。
该SAA4955TJ包含单独的12位宽的串行端口
阅读和写作。该端口被控制,并且
主频分开,所以异步读,写
支持的操作。独立的读写
时钟速率是可能的。寻址是通过读取控制
写地址指针。一个控制写入前
操作开始时,写指针必须被设置为零
或与有效地址块的开始。同样地,所述
读出指针必须被设置为零或一的开始
受控的读操作之前有效地址块可以
开始。
典型值。
3.3
3.3
22
马克斯。
21
3.6
5.5
70
单位
ns
ns
ns
V
V
mA
V
DD
, V
DD ( O)
电源电压(引脚19和22 )
订购信息
TYPE
数
SAA4955TJ
包
名字
SOJ40
描述
塑料小外形封装; 40引线( J-弯曲) ;体宽10.16毫米
VERSION
SOT449-1
1999年04月29日
2
飞利浦半导体
产品speci fi cation
2.9兆位网络连接存储场
框图
SAA4955TJ
手册,全页宽
D0到D11
12
14 3
IE
18
WE
17
RSTW
16
SWCK
15
3
串行写入控制器
写
控制
写
应答
LOAD写
块
地址
IE浏览器的内部
数据输入和
写面膜
BUFFER ( × 13 )
IE
国内
D0
国内
19
20
21
22
输入缓冲器
(×3)
迷你高速缓存写入控制
+
高速缓存转移
12
+
1
串行写入寄存器
20 - WORD( ×13 )
20
×
(12
+
1)
并行写寄存器
20 - WORD( ×13 )
20
×
(12
+
1)
+3.3
V
VDD
VDD (P)的
VDD (P)的
VDD ( O)
时钟
振荡器
刷新时钟
D0
国内
IE
国内
写MINI CACHE
12 - WORD( × 12)
100 nF的
12
缓存
转让
存储阵列
245760字( × 12 )
写地址
计数器
内存
仲裁刷新地址
计数器
逻辑
阅读地址
计数器
阅读MINI CACHE
12 - WORD( × 12)
GNDP
GND
GNDO
GNDP
1
2
39
40
12
20
×
12
并行读寄存器
20 - WORD( × 12)
20
×
12
串行读寄存器
20 - WORD( × 12)
迷你缓存中读取控制
OE
国内
输入缓冲器
(×4)
23
24
25
26
MGK676
OE
国内
SAA4955TJ
12
数据MUX
数据输出
BUFFER ( × 12 )
27至38
12
读
控制
3
读
应答
LOAD读
块
地址
串行读取控制器
RE
Q0到Q11
OE
SRCK
RSTR
引脚20和21 (V
DD ( P)
)应该连接到生成该输入电压的驱动电路的电源电压。这可能是,例如,
5.5 V ,而不是3.3 V引脚19和22 (V
DD
和V
DD ( O)
)需要3.3 V电源。
图1框图。
1999年04月29日
3
飞利浦半导体
产品speci fi cation
2.9兆位网络连接存储场
钉扎
符号
GND
P
GND
D11
D10
D9
D8
D7
D6
D5
D4
D3
D2
D1
D0
SWCK
RSTW
WE
IE
V
DD
V
DD ( P)
V
DD ( P)
V
DD ( O)
OE
RE
RSTR
SRCK
Q0
Q1
Q2
Q3
Q4
Q5
Q6
Q7
Q8
Q9
Q10
Q11
GND
O
GND
P
1999年04月29日
针
1
2
3
4
5
6
7
8
9
10
11
12
13
14
15
16
17
18
19
20
21
22
23
24
25
26
27
28
29
30
31
32
33
34
35
36
37
38
39
40
I / O
地
地
数字输入
数字输入
数字输入
数字输入
数字输入
数字输入
数字输入
数字输入
数字输入
数字输入
数字输入
数字输入
数字输入
数字输入
数字输入
数字输入
供应
供应
供应
供应
数字输入
数字输入
数字输入
数字输入
数字输出
数字输出
数字输出
数字输出
数字输出
数字输出
数字输出
数字输出
数字输出
数字输出
数字输出
数字输出
地
地
接地保护电路
通用地面
数据输入11
数据输入10
数据输入9
数据输入8
数据输入7
数据输入6
数据输入5
数据输入4
数据输入3
数据输入2
数据输入1
数据输入0
串行写时钟
写复位时钟
写使能
输入使能
描述
SAA4955TJ
+ 3.3V通用的电源电压(见网络gure注意在图1 )
3.3至5.5 V电源电压保护电路(见网络gure注意在图1 )
3.3至5.5 V电源电压保护电路
+ 3.3V电源电压输出电路
OUTPUT ENABLE
读使能
复位读
串行读时钟
数据输出0
数据输出1
数据输出2
数据输出3
数据输出4
数据输出5
数据输出6
数据输出7
数据输出8
数据输出9
数据输出10
数据输出11
地面输出电路
接地保护电路
4
飞利浦半导体
产品speci fi cation
2.9兆位网络连接存储场
特点
2949264位字段存储
245772
×
12位组织
3.3 V电源
使用一个额外的5 V输入时完全兼容TTL
电源
高速读写操作
FIFO的操作:
- 全字连续读写
- 独立的读写指针(异步
读取和写入访问)
- 复位读写指针
框功能可选的随机存取(每40个字
块)的指针复位操作过程中启用
准静态的(内部的自我更新和时钟暂停
无限长)
写屏蔽功能
级联操作可能
16兆位的CMOS DRAM制程技术
40引脚SOJ包装。
概述
该SAA4955TJ是2949264位字段存储器设计
先进的电视应用,如100/120赫兹的电视,
快速参考数据
符号
T
CY ( SWCK )
T
CY ( SRCK )
t
加
V
DD ( P)
I
DD ( TOT )
参数
写周期( SWCK )
读周期时间( SRCK )
阅读SRCK之后访问时间
电源电压(引脚20和21)
总电源电流
(I
DD ( TOT )
= I
DD
+ I
DD ( O)
+ I
DD ( P)
)
最小读/写周期;
输出打开
条件
看科幻G.3
见图10
见图10
分钟。
26
26
3.0
3.0
SAA4955TJ
PALplus ,画中画和3D梳状滤波器。最大存储
深度为245772字
×
12位。一个FIFO操作
全字连续读取和写入,可作为一个
数据延迟,例如。一个FIFO操作
异步读,写,可作为一个数据速率
乘数。这里的数据被写入一次,然后读为许多
按要求时间没有被覆盖新的数据。
除了在FIFO的操作,一个随机块存取
模式为指针复位操作期间访问。
当启用该模式下,读取和/或写入可
开始时,或要从中任意的起始地址
6144块。各块的长度为40个字。两
更多SAA4955TJs可以级联,以提供更大的
存储深度或一个较长的延迟,而不需要
额外的电路。
该SAA4955TJ包含单独的12位宽的串行端口
阅读和写作。该端口被控制,并且
主频分开,所以异步读,写
支持的操作。独立的读写
时钟速率是可能的。寻址是通过读取控制
写地址指针。一个控制写入前
操作开始时,写指针必须被设置为零
或与有效地址块的开始。同样地,所述
读出指针必须被设置为零或一的开始
受控的读操作之前有效地址块可以
开始。
典型值。
3.3
3.3
22
马克斯。
21
3.6
5.5
70
单位
ns
ns
ns
V
V
mA
V
DD
, V
DD ( O)
电源电压(引脚19和22 )
订购信息
TYPE
数
SAA4955TJ
包
名字
SOJ40
描述
塑料小外形封装; 40引线( J-弯曲) ;体宽10.16毫米
VERSION
SOT449-1
1999年04月29日
2
飞利浦半导体
产品speci fi cation
2.9兆位网络连接存储场
框图
SAA4955TJ
手册,全页宽
D0到D11
12
14 3
IE
18
WE
17
RSTW
16
SWCK
15
3
串行写入控制器
写
控制
写
应答
LOAD写
块
地址
IE浏览器的内部
数据输入和
写面膜
BUFFER ( × 13 )
IE
国内
D0
国内
19
20
21
22
输入缓冲器
(×3)
迷你高速缓存写入控制
+
高速缓存转移
12
+
1
串行写入寄存器
20 - WORD( ×13 )
20
×
(12
+
1)
并行写寄存器
20 - WORD( ×13 )
20
×
(12
+
1)
+3.3
V
VDD
VDD (P)的
VDD (P)的
VDD ( O)
时钟
振荡器
刷新时钟
D0
国内
IE
国内
写MINI CACHE
12 - WORD( × 12)
100 nF的
12
缓存
转让
存储阵列
245760字( × 12 )
写地址
计数器
内存
仲裁刷新地址
计数器
逻辑
阅读地址
计数器
阅读MINI CACHE
12 - WORD( × 12)
GNDP
GND
GNDO
GNDP
1
2
39
40
12
20
×
12
并行读寄存器
20 - WORD( × 12)
20
×
12
串行读寄存器
20 - WORD( × 12)
迷你缓存中读取控制
OE
国内
输入缓冲器
(×4)
23
24
25
26
MGK676
OE
国内
SAA4955TJ
12
数据MUX
数据输出
BUFFER ( × 12 )
27至38
12
读
控制
3
读
应答
LOAD读
块
地址
串行读取控制器
RE
Q0到Q11
OE
SRCK
RSTR
引脚20和21 (V
DD ( P)
)应该连接到生成该输入电压的驱动电路的电源电压。这可能是,例如,
5.5 V ,而不是3.3 V引脚19和22 (V
DD
和V
DD ( O)
)需要3.3 V电源。
图1框图。
1999年04月29日
3
飞利浦半导体
产品speci fi cation
2.9兆位网络连接存储场
钉扎
符号
GND
P
GND
D11
D10
D9
D8
D7
D6
D5
D4
D3
D2
D1
D0
SWCK
RSTW
WE
IE
V
DD
V
DD ( P)
V
DD ( P)
V
DD ( O)
OE
RE
RSTR
SRCK
Q0
Q1
Q2
Q3
Q4
Q5
Q6
Q7
Q8
Q9
Q10
Q11
GND
O
GND
P
1999年04月29日
针
1
2
3
4
5
6
7
8
9
10
11
12
13
14
15
16
17
18
19
20
21
22
23
24
25
26
27
28
29
30
31
32
33
34
35
36
37
38
39
40
I / O
地
地
数字输入
数字输入
数字输入
数字输入
数字输入
数字输入
数字输入
数字输入
数字输入
数字输入
数字输入
数字输入
数字输入
数字输入
数字输入
数字输入
供应
供应
供应
供应
数字输入
数字输入
数字输入
数字输入
数字输出
数字输出
数字输出
数字输出
数字输出
数字输出
数字输出
数字输出
数字输出
数字输出
数字输出
数字输出
地
地
接地保护电路
通用地面
数据输入11
数据输入10
数据输入9
数据输入8
数据输入7
数据输入6
数据输入5
数据输入4
数据输入3
数据输入2
数据输入1
数据输入0
串行写时钟
写复位时钟
写使能
输入使能
描述
SAA4955TJ
+ 3.3V通用的电源电压(见网络gure注意在图1 )
3.3至5.5 V电源电压保护电路(见网络gure注意在图1 )
3.3至5.5 V电源电压保护电路
+ 3.3V电源电压输出电路
OUTPUT ENABLE
读使能
复位读
串行读时钟
数据输出0
数据输出1
数据输出2
数据输出3
数据输出4
数据输出5
数据输出6
数据输出7
数据输出8
数据输出9
数据输出10
数据输出11
地面输出电路
接地保护电路
4