82091AA
先进的集成外围设备( AIP )
Y
单芯片PC兼容的输入输出解决方案
用于笔记本电脑和台式机平台
82078软盘控制器核心
两个16550兼容的UART
一个多功能并行端口
IDE接口
集成的反向功率保护
综合游戏端口片选
5V或3V 3电源供电,具有5V
容错驱动器接口
完整电源管理支持
支持F型DMA传输的
更快的I O性能
无等待状态的主机I O接口
可编程中断接口
单晶振时钟
( 24兆赫)
软件检测的设备ID
全面的通电
CON组fi guration
该82091AA 100%
兼容EISA ISA和AT
主机接口功能
8位零等待状态ISA总线
接口
DMA与F型转移
五个可编程ISA中断
线
内部地址解码器
并行端口特性
所有IEEE标准1284协议
支持(兼容四位
字节EPP和ECP )
高峰双向传输速率
2 MB秒
提供的接口,用于低成本
无引擎激光打印机
16字节FIFO的ECP
接口Backpower保护
Y
软盘控制器功能
100%软件兼容
与行业标准82077SL和
82078
集成的模拟数据分离
250K 300K 500K和1兆比特每秒
可编程的掉电
命令
自动掉电和唤醒
模式
集成的磁带驱动器支持
对于垂直记录技术支持
4 MB的驱动器
可编程写预
延误赔偿
256轨道直接地址无限
轨道支持
16字节FIFO
支持2个或4个驱动器
16550兼容的UART功能
两个独立的串行端口
软件与8250兼容
16450个UART
每个串行端口16字节FIFO
两个UART时钟源支架
MIDI波特率
IDE接口特写
产生片选IDE
驱动器
集成的缓冲控制逻辑
双IDE接口支持
电源管理功能
透明的操作系统
和应用方案
对于每一个独立的电源控制
集成器件
100 - pin QFP封装
(见包装规格240800 )
Y
Y
Y
Y
Y
Y
Y
该82091AA高级集成外围设备( AIP )是包含软盘集成IO解决方案
控制器2的串行端口的多功能并行端口一个IDE接口和一个单芯片上的游戏端口
在最小的外形成本和功耗的集成,这些IO设备的结果
其他品牌和名称是其各自所有者的财产
本文档中的信息均与英特尔产品相关的英特尔概不承担任何责任,包括侵犯任何专利或
版权销售英特尔产品和使用,除非在英特尔的条款和条件出售此类产品的英特尔保留作出正确的规定
修改这些参数,恕不另行通知微电脑产品随时可能有轻微的变化,以本规范勘误表
版权
英特尔公司1996
1995年12月
订单号290486-003
82091AA
软盘控制器是82078核心的串行端口是16550兼容并行端口支持所有的
IEEE标准1284协议( ECP EPP字节兼容性和四位)的IDE接口支持
8位或16位的编程IO和16位DMA的主机接口是用于优化的类型的8位ISA接口
'' F' ' DMA和无等待状态的IO访问提高吞吐量和性能82091AA包含六个
16字节的FIFO - 2 ,每一个并行端口的串行端口,一个用于软盘控制器的
82091AA还包括电源管理和3 3V能力,对功耗敏感的应用,如
笔记本电脑的82091AA支持的主板和附加卡的配置
290486 –1
图1 82091AA先进的集成外设框图
2
82091AA
先进的集成外围设备( AIP )
目录
1 0概述
1 1 3 3 5V工作模式
2 0信号说明
2 1主机接口信号
2 2软盘控制器接口
2 3串行端口接口
2 4个IDE接口
2 5并口外部缓冲控制游戏端口
2 6并行接口
2 6 1兼容性协议信号说明
2 6 2 NIBBLE协议信号说明
2 6 3字节模式信号说明
2 6 4增强型并行端口( EPP )协议信号说明
2 6 5扩展功能端口( ECP )协议信号说明
2 7硬复位信号条件
2 8电源和地
3 0 I O地址分配
4 0 AIP配置
4 1配置寄存器
4 1 1 CFGINDX CFGTRGT配置索引寄存器和目标
PORT
4 1 2 AIPID AIP识别寄存器
4 1 3 AIPREV AIP修订鉴定
4 1 4 AIPCFG1 AIP配置1寄存器
4 1 5 AIPCFG2 AIP配置寄存器2
4 1 6 FCFG1 FDC配置寄存器
4 1 7 FCFG2 FDC电源管理和状态寄存器
4 1 8 PCFG1并行端口配置寄存器
4 1 9 PCFG2并口电源管理和状态
注册
4 1 10 SACFG1串行端口配置寄存器
4 1 11 SACFG2串行端口A的电源管理和状态
注册
4 1 12 SBCFG1串行端口B配置寄存器
页面
8
11
11
13
15
17
18
19
20
21
22
23
24
24
26
27
27
29
29
30
32
32
33
34
36
37
38
40
42
43
46
3
目录
4 1 13 SBCFG2串行端口B的电源管理和状态
注册
4 1 13 1个串行端口AB配置寄存器SxEN和SxDPDN位
4 1 14 IDECFG IDE配置寄存器
4 2硬件配置
4 2 1选择硬件配置模式
4 2 2选择硬件配置模式选项
4 2 3硬件配置的时序关系
4 2 4硬件基本配置
4 2 5硬件扩展配置模式
4 2 6软件加载的配置
4 2 7软件主机板配置
5 0 HOST接口
页面
48
49
50
51
52
53
55
57
58
59
60
61
62
62
63
64
64
67
69
69
70
72
73
74
74
75
76
78
80
81
82
83
84
85
88
88
90
92
6 0并行端口
6 1个并行端口寄存器
6 1 1 ISA兼容且PS 2兼容模式
6 1 1 1 PDATA并行端口数据寄存器( ISA兼容和PS 2兼容
模式)
6 1 1 2 PSTAT状态寄存器( ISA兼容和PS 2兼容模式)
6 1 1 3 PCON控制寄存器( ISA兼容和PS 2兼容模式)
6 1 2 EPP模式
6 1 2 1 PDATA并行端口数据寄存器( EPP模式)
6 1 2 2 PSTAT状态寄存器( EPP模式)
6 1 2 3 PCON控制寄存器( EPP模式)
6 1 2 4 ADDSTR EPP自动地址选通寄存器( EPP模式)
6 1 2 5 DATASTR自动数据选通寄存器( EPP模式)
6 1 3 ECP模式
6 1 3 1 ECPAFIFO ECP地址RLE FIFO寄存器( ECP模式)
6 1 3 2 PSTAT状态寄存器( ECP模式)
6 1 3 3 PCON控制寄存器( ECP模式)
6 1 3 4 SDFIFO标准的并行端口数据FIFO
6 1 3 5 DFIFO数据FIFO ( ECP模式)
6 1 3 6 TFIFO ECP测试FIFO寄存器( ECP模式)
6 1 3 7 ECPCFGA ECP配置寄存器A ( ECP模式)
6 1 3 8 ECPCFGB ECP配置寄存器B ( ECP模式)
6 1 3 9 ECR ECP扩展控制寄存器( ECP模式)
6 2并口操作
6 2 1 ISA兼容且PS 2兼容模式
6 2 2 EPP模式
6 2 3 ECP模式
4
目录
6 2 3 1 FIFO操作
6 2 3 2 DMA传输
6 2 3 3复位FIFO和DMA传输完成中断
6 2 3 4可编程I O传输
6 2 3 5数据压缩
6 2 4个并行端口外部缓冲器控制
6 2 5并行端口摘要
7 0串行端口
7 1注册说明
7 1 1 THR ( A,B )发送器保持寄存器
7 1 2 RBR ( A,B )接收缓冲寄存器
7 1 3 DLL ( AB ) DLM ( AB )除数锁存( LSB和MSB )寄存器
7 1 4 IER ( A,B )中断使能寄存器
7 1 5 IIR ( A,B )中断识别寄存器
7 1 6 FCR ( A,B ) FIFO控制寄存器
7 1 7 LCR ( A B )线控制寄存器
7 1 8 MCR ( A,B ), MODEM控制寄存器
7 1 9 LSR ( A B )线状态寄存器
7 1 10 MSR ( A,B ), MODEM状态寄存器
7 1 11 SCR ( A,B )暂存寄存器
7 2 FIFO操作
7 2 1 FIFO中断模式运行
7 2 2 FIFO查询模式操作
8 0软盘控制器
8 1软盘控制器的寄存器
8 1 1 SRB状态寄存器B ( EN EREG
e
1)
8 1 2 DOR数字输出寄存器
8 1 3 TDR增强型磁带驱动器注册
8 1 4 MSR主状态寄存器
8 1 5 DSR数据速率选择寄存器
8 1 6 FDCFIFO FDC先进先出( DATA)的
8 1 7 DIR数字输入寄存器
8 1 8 CCR配置控制寄存器
8 2复位
8 2 1硬复位和配置寄存器复位
8 2 2 DOR VS RESET复位DSR
8 3 DMA传输
8 4相控制器
8 4 1指令阶段
8 4 2执行阶段
页面
95
95
95
95
96
96
96
97
97
99
99
99
101
102
104
106
108
109
112
113
114
114
114
115
115
117
118
119
121
122
125
126
127
128
128
128
128
128
128
129
5
82091AA
先进的集成外围设备( AIP )
Y
单芯片PC兼容的输入输出解决方案
用于笔记本电脑和台式机平台
82078软盘控制器核心
两个16550兼容的UART
一个多功能并行端口
IDE接口
集成的反向功率保护
综合游戏端口片选
5V或3V 3电源供电,具有5V
容错驱动器接口
完整电源管理支持
支持F型DMA传输的
更快的I O性能
无等待状态的主机I O接口
可编程中断接口
单晶振时钟
( 24兆赫)
软件检测的设备ID
全面的通电
CON组fi guration
该82091AA 100%
兼容EISA ISA和AT
主机接口功能
8位零等待状态ISA总线
接口
DMA与F型转移
五个可编程ISA中断
线
内部地址解码器
并行端口特性
所有IEEE标准1284协议
支持(兼容四位
字节EPP和ECP )
高峰双向传输速率
2 MB秒
提供的接口,用于低成本
无引擎激光打印机
16字节FIFO的ECP
接口Backpower保护
Y
软盘控制器功能
100%软件兼容
与行业标准82077SL和
82078
集成的模拟数据分离
250K 300K 500K和1兆比特每秒
可编程的掉电
命令
自动掉电和唤醒
模式
集成的磁带驱动器支持
对于垂直记录技术支持
4 MB的驱动器
可编程写预
延误赔偿
256轨道直接地址无限
轨道支持
16字节FIFO
支持2个或4个驱动器
16550兼容的UART功能
两个独立的串行端口
软件与8250兼容
16450个UART
每个串行端口16字节FIFO
两个UART时钟源支架
MIDI波特率
IDE接口特写
产生片选IDE
驱动器
集成的缓冲控制逻辑
双IDE接口支持
电源管理功能
透明的操作系统
和应用方案
对于每一个独立的电源控制
集成器件
100 - pin QFP封装
(见包装规格240800 )
Y
Y
Y
Y
Y
Y
Y
该82091AA高级集成外围设备( AIP )是包含软盘集成IO解决方案
控制器2的串行端口的多功能并行端口一个IDE接口和一个单芯片上的游戏端口
在最小的外形成本和功耗的集成,这些IO设备的结果
其他品牌和名称是其各自所有者的财产
本文档中的信息均与英特尔产品相关的英特尔概不承担任何责任,包括侵犯任何专利或
版权销售英特尔产品和使用,除非在英特尔的条款和条件出售此类产品的英特尔保留作出正确的规定
修改这些参数,恕不另行通知微电脑产品随时可能有轻微的变化,以本规范勘误表
版权
英特尔公司1996
1995年12月
订单号290486-003
82091AA
软盘控制器是82078核心的串行端口是16550兼容并行端口支持所有的
IEEE标准1284协议( ECP EPP字节兼容性和四位)的IDE接口支持
8位或16位的编程IO和16位DMA的主机接口是用于优化的类型的8位ISA接口
'' F' ' DMA和无等待状态的IO访问提高吞吐量和性能82091AA包含六个
16字节的FIFO - 2 ,每一个并行端口的串行端口,一个用于软盘控制器的
82091AA还包括电源管理和3 3V能力,对功耗敏感的应用,如
笔记本电脑的82091AA支持的主板和附加卡的配置
290486 –1
图1 82091AA先进的集成外设框图
2
82091AA
先进的集成外围设备( AIP )
目录
1 0概述
1 1 3 3 5V工作模式
2 0信号说明
2 1主机接口信号
2 2软盘控制器接口
2 3串行端口接口
2 4个IDE接口
2 5并口外部缓冲控制游戏端口
2 6并行接口
2 6 1兼容性协议信号说明
2 6 2 NIBBLE协议信号说明
2 6 3字节模式信号说明
2 6 4增强型并行端口( EPP )协议信号说明
2 6 5扩展功能端口( ECP )协议信号说明
2 7硬复位信号条件
2 8电源和地
3 0 I O地址分配
4 0 AIP配置
4 1配置寄存器
4 1 1 CFGINDX CFGTRGT配置索引寄存器和目标
PORT
4 1 2 AIPID AIP识别寄存器
4 1 3 AIPREV AIP修订鉴定
4 1 4 AIPCFG1 AIP配置1寄存器
4 1 5 AIPCFG2 AIP配置寄存器2
4 1 6 FCFG1 FDC配置寄存器
4 1 7 FCFG2 FDC电源管理和状态寄存器
4 1 8 PCFG1并行端口配置寄存器
4 1 9 PCFG2并口电源管理和状态
注册
4 1 10 SACFG1串行端口配置寄存器
4 1 11 SACFG2串行端口A的电源管理和状态
注册
4 1 12 SBCFG1串行端口B配置寄存器
页面
8
11
11
13
15
17
18
19
20
21
22
23
24
24
26
27
27
29
29
30
32
32
33
34
36
37
38
40
42
43
46
3
目录
4 1 13 SBCFG2串行端口B的电源管理和状态
注册
4 1 13 1个串行端口AB配置寄存器SxEN和SxDPDN位
4 1 14 IDECFG IDE配置寄存器
4 2硬件配置
4 2 1选择硬件配置模式
4 2 2选择硬件配置模式选项
4 2 3硬件配置的时序关系
4 2 4硬件基本配置
4 2 5硬件扩展配置模式
4 2 6软件加载的配置
4 2 7软件主机板配置
5 0 HOST接口
页面
48
49
50
51
52
53
55
57
58
59
60
61
62
62
63
64
64
67
69
69
70
72
73
74
74
75
76
78
80
81
82
83
84
85
88
88
90
92
6 0并行端口
6 1个并行端口寄存器
6 1 1 ISA兼容且PS 2兼容模式
6 1 1 1 PDATA并行端口数据寄存器( ISA兼容和PS 2兼容
模式)
6 1 1 2 PSTAT状态寄存器( ISA兼容和PS 2兼容模式)
6 1 1 3 PCON控制寄存器( ISA兼容和PS 2兼容模式)
6 1 2 EPP模式
6 1 2 1 PDATA并行端口数据寄存器( EPP模式)
6 1 2 2 PSTAT状态寄存器( EPP模式)
6 1 2 3 PCON控制寄存器( EPP模式)
6 1 2 4 ADDSTR EPP自动地址选通寄存器( EPP模式)
6 1 2 5 DATASTR自动数据选通寄存器( EPP模式)
6 1 3 ECP模式
6 1 3 1 ECPAFIFO ECP地址RLE FIFO寄存器( ECP模式)
6 1 3 2 PSTAT状态寄存器( ECP模式)
6 1 3 3 PCON控制寄存器( ECP模式)
6 1 3 4 SDFIFO标准的并行端口数据FIFO
6 1 3 5 DFIFO数据FIFO ( ECP模式)
6 1 3 6 TFIFO ECP测试FIFO寄存器( ECP模式)
6 1 3 7 ECPCFGA ECP配置寄存器A ( ECP模式)
6 1 3 8 ECPCFGB ECP配置寄存器B ( ECP模式)
6 1 3 9 ECR ECP扩展控制寄存器( ECP模式)
6 2并口操作
6 2 1 ISA兼容且PS 2兼容模式
6 2 2 EPP模式
6 2 3 ECP模式
4
目录
6 2 3 1 FIFO操作
6 2 3 2 DMA传输
6 2 3 3复位FIFO和DMA传输完成中断
6 2 3 4可编程I O传输
6 2 3 5数据压缩
6 2 4个并行端口外部缓冲器控制
6 2 5并行端口摘要
7 0串行端口
7 1注册说明
7 1 1 THR ( A,B )发送器保持寄存器
7 1 2 RBR ( A,B )接收缓冲寄存器
7 1 3 DLL ( AB ) DLM ( AB )除数锁存( LSB和MSB )寄存器
7 1 4 IER ( A,B )中断使能寄存器
7 1 5 IIR ( A,B )中断识别寄存器
7 1 6 FCR ( A,B ) FIFO控制寄存器
7 1 7 LCR ( A B )线控制寄存器
7 1 8 MCR ( A,B ), MODEM控制寄存器
7 1 9 LSR ( A B )线状态寄存器
7 1 10 MSR ( A,B ), MODEM状态寄存器
7 1 11 SCR ( A,B )暂存寄存器
7 2 FIFO操作
7 2 1 FIFO中断模式运行
7 2 2 FIFO查询模式操作
8 0软盘控制器
8 1软盘控制器的寄存器
8 1 1 SRB状态寄存器B ( EN EREG
e
1)
8 1 2 DOR数字输出寄存器
8 1 3 TDR增强型磁带驱动器注册
8 1 4 MSR主状态寄存器
8 1 5 DSR数据速率选择寄存器
8 1 6 FDCFIFO FDC先进先出( DATA)的
8 1 7 DIR数字输入寄存器
8 1 8 CCR配置控制寄存器
8 2复位
8 2 1硬复位和配置寄存器复位
8 2 2 DOR VS RESET复位DSR
8 3 DMA传输
8 4相控制器
8 4 1指令阶段
8 4 2执行阶段
页面
95
95
95
95
96
96
96
97
97
99
99
99
101
102
104
106
108
109
112
113
114
114
114
115
115
117
118
119
121
122
125
126
127
128
128
128
128
128
128
129
5