S6C1108
6位384 CHANNEL RSDS TFT -LCD源极驱动器
2002年11月。
版本。 0.2
S6C1108
6位384 CHANNEL RSDS源极驱动器
介绍
该S6C1108适用于低摆幅差分信号( RSDS )数字接口源驱动。
其转换的18位数字数据转换成模拟电压为384信道,每个子像素充电到正确的灰度
对应于数字值电平。
该RSDS路径面板时序控制器有助于朝着降下了EMI辐射,降低系统功耗
耗,并消除在典型的XGA , SXGA的TFT LCD面板中使用的两个像素的总线中的一个。
此单9位差分总线传送18位彩色数据的XGA , SXGA的面板。
特点
TFT有源矩阵LCD源极驱动器LSI
64G / S是可以通过图14( 7 2 ),外部电源和D / A转换器
这两个点反转显示和N行反转的显示是可能的
适用于γ校正
电荷共享功能
逻辑电源电压[ VDD1 ] : 2.7 3.6 V
LCD驱动器的电源电压[ VDD2 ]: 7.0 12.0 V
输出动态范围: VSS2 + 0.2V至VDD2-0.2V
最大工作频率: f最大= 85兆赫(内部数据传输,在2.7 V的操作速度)
输出:输出384
低摆幅差分信号( RSDS )接口,低功耗和低EMI 。
RSDS最小输入电平摆幅( CLKP , CLKN , DATAP ,大滩) : 100mV的
数据总线接口控制引脚( DATPOL )
TCP或COF支持
2
6位384 CHANNEL RSDS源极驱动器
S6C1108
引脚说明
符号
VDD1
VDD2
VSS1
VSS2
Y1至Y384
D0P<0 : 2>
D0N<0 : 2>
D1P<0 : 2>
D1N<0 : 2>
D2P<0 : 2>
D2N<0 : 2>
SHL
DIO1
DIO2
DATPOL
引脚名称
逻辑电源
驱动电源
逻辑地
地面驱动
驱动器输出
2.7至3.6 V
7.0 12.0 V
接地( 0 V )
接地( 0 V )
该D / A转换的64级灰度模拟电压输出。
总的数据线由18个数据总线。
( 6位数字的, 3个颜色(R,G ,B)和2个差分输入对)
3比特的差分输入对产生通过内部的6位数据
DxxP和DxxN之间的比较。
该引脚控制移位寄存器级联连接的方向。
当SHL = H : DIO1输入, Y1 → Y384 , DIO2输出
当SHL = L : DIO2输入, Y384 → Y1 , DIO1输出
SHL = H :作为起始脉冲输入引脚。
SHL = L :作为起始脉冲输出引脚。
SHL = H :作为起始脉冲输出引脚。
SHL = L :作为起始脉冲输入引脚。
DATPOL = L :没有反转
DATPOL = H :数据极性反转
( DATPOL必须是固定的VSS1或VDD1 )。
POL = H :基准电压为奇数输出VGMA1到
VGMA7和那些偶数输出VGMA8到VGMA14 。
POL = L :基准电压为奇数输出VGMA8到
VGMA14和那些偶数输出VGMA1到VGMA7 。
该RSDS时钟输入对产生内部移位时钟, CLK2 ,
通过CLKP与CLKN之间的比较。
S6C1108清除128的移位寄存器在CLK1的上升沿和
模拟数据输出到每个信道在下降沿。
描述
RSDS数据输入
移位方向控制
输入
启动脉冲输入/输出
启动脉冲输入/输出
数据反相输入
POL
CLKP
CLKN
CLK1
VGMA1
到VGMA14
TESTI1/O1,
TESTI2/O2
性输入
RSDS移位时钟输入
锁存输入
输入伽玛校正的电源来自外部源。
伽马校正的电源
VDD2>VGMA1>VGMA2>……>VGMA13>VGMA14>VSS2
耗材
保持电源不变的灰阶电压输出时。
放大器测试输入/输出
这些引脚可用于放大器的测试。
TESTI1 ( = TESTI2 )= L :正常工作模式
5
S6C1108
6位384 CHANNEL RSDS TFT -LCD源极驱动器
2002年11月。
版本。 0.2
S6C1108
6位384 CHANNEL RSDS源极驱动器
介绍
该S6C1108适用于低摆幅差分信号( RSDS )数字接口源驱动。
其转换的18位数字数据转换成模拟电压为384信道,每个子像素充电到正确的灰度
对应于数字值电平。
该RSDS路径面板时序控制器有助于朝着降下了EMI辐射,降低系统功耗
耗,并消除在典型的XGA , SXGA的TFT LCD面板中使用的两个像素的总线中的一个。
此单9位差分总线传送18位彩色数据的XGA , SXGA的面板。
特点
TFT有源矩阵LCD源极驱动器LSI
64G / S是可以通过图14( 7 2 ),外部电源和D / A转换器
这两个点反转显示和N行反转的显示是可能的
适用于γ校正
电荷共享功能
逻辑电源电压[ VDD1 ] : 2.7 3.6 V
LCD驱动器的电源电压[ VDD2 ]: 7.0 12.0 V
输出动态范围: VSS2 + 0.2V至VDD2-0.2V
最大工作频率: f最大= 85兆赫(内部数据传输,在2.7 V的操作速度)
输出:输出384
低摆幅差分信号( RSDS )接口,低功耗和低EMI 。
RSDS最小输入电平摆幅( CLKP , CLKN , DATAP ,大滩) : 100mV的
数据总线接口控制引脚( DATPOL )
TCP或COF支持
2
6位384 CHANNEL RSDS源极驱动器
S6C1108
引脚说明
符号
VDD1
VDD2
VSS1
VSS2
Y1至Y384
D0P<0 : 2>
D0N<0 : 2>
D1P<0 : 2>
D1N<0 : 2>
D2P<0 : 2>
D2N<0 : 2>
SHL
DIO1
DIO2
DATPOL
引脚名称
逻辑电源
驱动电源
逻辑地
地面驱动
驱动器输出
2.7至3.6 V
7.0 12.0 V
接地( 0 V )
接地( 0 V )
该D / A转换的64级灰度模拟电压输出。
总的数据线由18个数据总线。
( 6位数字的, 3个颜色(R,G ,B)和2个差分输入对)
3比特的差分输入对产生通过内部的6位数据
DxxP和DxxN之间的比较。
该引脚控制移位寄存器级联连接的方向。
当SHL = H : DIO1输入, Y1 → Y384 , DIO2输出
当SHL = L : DIO2输入, Y384 → Y1 , DIO1输出
SHL = H :作为起始脉冲输入引脚。
SHL = L :作为起始脉冲输出引脚。
SHL = H :作为起始脉冲输出引脚。
SHL = L :作为起始脉冲输入引脚。
DATPOL = L :没有反转
DATPOL = H :数据极性反转
( DATPOL必须是固定的VSS1或VDD1 )。
POL = H :基准电压为奇数输出VGMA1到
VGMA7和那些偶数输出VGMA8到VGMA14 。
POL = L :基准电压为奇数输出VGMA8到
VGMA14和那些偶数输出VGMA1到VGMA7 。
该RSDS时钟输入对产生内部移位时钟, CLK2 ,
通过CLKP与CLKN之间的比较。
S6C1108清除128的移位寄存器在CLK1的上升沿和
模拟数据输出到每个信道在下降沿。
描述
RSDS数据输入
移位方向控制
输入
启动脉冲输入/输出
启动脉冲输入/输出
数据反相输入
POL
CLKP
CLKN
CLK1
VGMA1
到VGMA14
TESTI1/O1,
TESTI2/O2
性输入
RSDS移位时钟输入
锁存输入
输入伽玛校正的电源来自外部源。
伽马校正的电源
VDD2>VGMA1>VGMA2>……>VGMA13>VGMA14>VSS2
耗材
保持电源不变的灰阶电压输出时。
放大器测试输入/输出
这些引脚可用于放大器的测试。
TESTI1 ( = TESTI2 )= L :正常工作模式
5